KR970001341Y1 - Pecvd 장치 - Google Patents

Pecvd 장치 Download PDF

Info

Publication number
KR970001341Y1
KR970001341Y1 KR2019930030457U KR930030457U KR970001341Y1 KR 970001341 Y1 KR970001341 Y1 KR 970001341Y1 KR 2019930030457 U KR2019930030457 U KR 2019930030457U KR 930030457 U KR930030457 U KR 930030457U KR 970001341 Y1 KR970001341 Y1 KR 970001341Y1
Authority
KR
South Korea
Prior art keywords
wafer
substrate
push rod
inp
gaas
Prior art date
Application number
KR2019930030457U
Other languages
English (en)
Other versions
KR950021399U (ko
Inventor
김래성
강명구
강중구
김남준
조규석
유순재
Original Assignee
현대전자산업 주식회사
김주용
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대전자산업 주식회사, 김주용 filed Critical 현대전자산업 주식회사
Priority to KR2019930030457U priority Critical patent/KR970001341Y1/ko
Publication of KR950021399U publication Critical patent/KR950021399U/ko
Application granted granted Critical
Publication of KR970001341Y1 publication Critical patent/KR970001341Y1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/458Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for supporting substrates in the reaction chamber

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

내용 없음.

Description

PECVD 장치
제1도는 종래 기술에 의한 PECVD 장치의 개략적인 구조를 나타내는 단면도.
제2도는 본 고안에 의한PECVD 장치의 개략적인 구조를 나타내는 단면도.
* 도면의 주요부분에 대한 부호의 설명
2 : 기판 4 : InP/GaAs/GRAPHITE 커버
6 : 푸쉬로드 8 : 실 포트
10 : 몸체 12 : 홈
14 : 웨이퍼
본 고안은 반도체 소자 제작공정에서 절연막 증착시 사용되는PECVD(Plasma Enhanced Chemical Vapor Deposition)장치에 관한 것이다.
일반적으로 PECVD 장치를 이용하여 절연막을 증착할 때3-5족 화합물 반도체 웨이퍼(Inp,GaAs)에 에피텍셜층(InGaAs, InGaAsP,AlGaAs)은 실리콘 반도체 기판에 비하여 열 및 플라즈마(plasma)손상, 스트레스(stress)로 인하여 우수한 양질의 절연막 및 계면특성을 갖지 못한다. 3족은 휘발성이 없으나 5족은 상대적으로 휘발성이 강하므로 3족과 5족사이에 서로 다른 증기압을 갖기 때문에 절연막 증착시 5족 원소의 광잉 결핍이 생기게 되어 증착된 절연 막은 안정 및 양호한 특성을 지니지 못한다. 종래 기술을 제1도를 참조하여 설명하면 다음과 같다.
종래에는 제1도에 도시된 바와 같이, 웨이퍼(14)를PECVD 장치의 기판(2)위에 직접 올려 놓고 기판(2)내부의 열선에 의하여 증착전 까지 가열을 하게 되어 있다. 그러나, 공정 체임버(process chamber)가 몸체(10)에 의하여 밀폐되어 있지 않기 때문에 웨이브(14)는 열에 의한 5족 원소의 누츨에 의하여 손상되어 3-5족 화합물 반도체의 경우 고온(300℃이상)에서는 열에 의한 손상으로 절연막을 형성 하기 어려우며, 보다 저온(300℃이하)에서는 공정조건이 어렵기 때문에 실리콘 반도체에 비하여 양질의 절연막을 얻을 수 없는 문제점이 있었다.
따라서, 본 고안은 상기의 문제점을 해결하기 위하여 안출된 것으로서, 웨이퍼를 놓기 위하여 기판에 일정한 홈을 형성하고Inp/GaAs/GEAPHITE커버를 덮어 증차가온도까지 상승 시킨후InP/GaAS/GRAPHITE커버를 증착 공정에서는 푸쉬로드에 의하여 밀어버림으로써 5족원소의 누출의 위험성을 줄임과 더불어 양호한 계면 특성 및 안정된 절연막을 증착할 수 있도록 한 PECVD장비의 기판을 제공함에 그 목적을 두고 있다.
본 고안은 상기 목적을 달성하기 위하여, 웨이퍼를 올려 놓을 수 있는 홈이 형성된 기판; 상기 기판위에 설치되어 증착 공정 때까지 웨이퍼를 덮어 웨이퍼의 5족 원소의 누출을 방지하는 InP/GaAs/GRAPHITE 커버: 상기 InP/GaAs/GRAPHITE커버와 연결되어 좌우로 이동할 수 있는 푸쉬로드; 및 상기 기판과 일체로 형성되어 공정 체임버를 밀폐하며 실 포트를 삽입하는 구멍이 형성 됨 몸체를 포함하여 구성되는 것을 특징으로 하는 PECVD장치를 제공한다.,
이하, 제2도를 참조하여 본 고안의 실시예를 상세히 설명하기로 한다. 제2도는 본고안에 의한PECVD장치의 개략적인 구조를 나타내는 단면도이며, 도면에서 각각 나타낸다.
평평한 기판위에 웨이퍼가 들어갈수 있도록 홈(12)을 형성한 후 그 위에 InP/GaAs/GRAPHITE커버를 덮으며, 공정 체임버는 몸체(10)에 의하여 밀폐시킨다. 체임버의 온도가 300℃ 이상 증가할때까지 공정 체임버를 밀폐시키며, InP/GaAs/GRAPHITE커버를 웨이퍼 위에 덮어두어 웨이퍼의 5족 원소의 누출을 방지하여, 기판의 열선에 의하여 웨이퍼가 증착온도까지 상승하면 InP/GaAs/GRAPHITE커버에 연결되고 몸체(10)에 삽입된 푸쉬로드(push rod)(6)에 의하여InP/GaAs/GRAPHITE커버를 밀어내고 증착공정을 수행한다. InP/GaAs/GRAPHITE커버는 웨이퍼의 5족 원소 증발을 방지하며, 증발된 5족 원소를 웨이퍼에 다시 공급하는 역할을 한다. 푸쉬로드(6)는 2중 오링(O-ring)이 설치된 실 포트(seal port)(8)에 삽입되며, 실 포트(8)가 몸체(10)에 형성된 구멍에 삽입되어 푸쉬로드(6)가 좌우로 이동할 경우에도 공정 체임버가 밀폐되도록 한다.
이상에서 언급한 것과 같이 본 고안은PECVD장치의 기판에 웨이퍼를 놓을 수 있는 홈을 형성하고 그위에 커버를 설치하고 공정 체임버를 밀폐함으로써, 화합물 반도체 위에 절연막 증착시3-5족 원소들이 갖는 서로 다른 증기압으로 인해 고온(300℃이상)에서 5족 원소가 휘발하기 쉬운 물리적 특성을 방지함에 따라 실리콘 반도체에서와 같은 전기적으로 안정하고 계면특성을 얻을 수 있는 우수한 효과를 갖는다.

Claims (1)

  1. PECVD(plasma Enhanced Chemical Vapor Deposition) 장치에 있어서, 웨이퍼를 올려 놓을 수 있는 홈(12)이 형성된 기판(2); 상기 기판위에 설치되어 증착 공정 때까지 웨이퍼를 덮어 웨이퍼의 5족 원소의 누출을 방지하는 InP/GaAs/ GRAPHITE 커버(4); 상기 InP/GaAs/GRAPHITE커버와 연결되어 좌우로 이동할 수 있는 푸쉬로드(PUSH rOD)(6); 상기 푸쉬 로드(6)의 일부를 감싸고 2중오-링(O-ring)이 형성되어 상기 푸쉬로드(6)를 이동시키면서 공정체임버를 밀폐하도록 하는 실 포트(seal port)(8); 및 상기 기판과 일체로 형성되어 공정 체임버를 밀폐하며 상기 실포트(8)를 삽입하는 구멍이 형성된 몸체(10)를 포함하여 구성되는 것을 특징으로 하는PECVD 장치.
KR2019930030457U 1993-12-29 1993-12-29 Pecvd 장치 KR970001341Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930030457U KR970001341Y1 (ko) 1993-12-29 1993-12-29 Pecvd 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930030457U KR970001341Y1 (ko) 1993-12-29 1993-12-29 Pecvd 장치

Publications (2)

Publication Number Publication Date
KR950021399U KR950021399U (ko) 1995-07-28
KR970001341Y1 true KR970001341Y1 (ko) 1997-02-22

Family

ID=19373465

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930030457U KR970001341Y1 (ko) 1993-12-29 1993-12-29 Pecvd 장치

Country Status (1)

Country Link
KR (1) KR970001341Y1 (ko)

Also Published As

Publication number Publication date
KR950021399U (ko) 1995-07-28

Similar Documents

Publication Publication Date Title
CA1124409A (en) Semiconductor plasma oxidation
US3909119A (en) Guarded planar PN junction semiconductor device
US5104694A (en) Selective chemical vapor deposition of a metallic film on the silicon surface
EP0202240B1 (en) Coating of iii-v and ii-vi compound semiconductors
US3156591A (en) Epitaxial growth through a silicon dioxide mask in a vacuum vapor deposition process
US3520722A (en) Fabrication of semiconductive devices with silicon nitride coatings
Srinivasan Autodoping effects in silicon epitaxy
KR870002645A (ko) 반도체장치의 제조방법
KR930002808A (ko) 텅스텐 박막 제조용 플라즈마 화학증착 온도 측정장치
KR970001341Y1 (ko) Pecvd 장치
US3669769A (en) Method for minimizing autodoping in epitaxial deposition
US3178313A (en) Epitaxial growth of binary semiconductors
US3765960A (en) Method for minimizing autodoping in epitaxial deposition
US3330694A (en) Vapor deposition process
US20040211764A1 (en) Purged heater-susceptor for an ALD/CVD reactor
US4820651A (en) Method of treating bodies of III-V compound semiconductor material
Saito et al. Cause of the High Pesistance Region at Vapour Epitaxial GaAs Layer-Substrate Interface
CA1274429A (en) Vapor deposition method for the gaas thin film
US3303069A (en) Method of manufacturing semiconductor devices
US3406049A (en) Epitaxial semiconductor layer as a diffusion mask
KR960008507B1 (ko) 피이씨브이디법에 의한 절연막 증착방법
US3733527A (en) Semiconductor device and method for making the same
KR20030006221A (ko) 화학기상 증착 장치의 서셉터
JPS6199327A (ja) InP系の化合物半導体へのZn拡散方法
JPS56162841A (en) Forming method for insulating film of compound semiconductor

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20080102

Year of fee payment: 12

EXPY Expiration of term