KR960705269A - 동적 신호 동작을 제어가능하게 실현하는 신호 발생기(Signal generator for modelling dynamical system behaviour) - Google Patents

동적 신호 동작을 제어가능하게 실현하는 신호 발생기(Signal generator for modelling dynamical system behaviour) Download PDF

Info

Publication number
KR960705269A
KR960705269A KR1019960701284A KR19960701284A KR960705269A KR 960705269 A KR960705269 A KR 960705269A KR 1019960701284 A KR1019960701284 A KR 1019960701284A KR 19960701284 A KR19960701284 A KR 19960701284A KR 960705269 A KR960705269 A KR 960705269A
Authority
KR
South Korea
Prior art keywords
signal
mapping
output
signal generator
input
Prior art date
Application number
KR1019960701284A
Other languages
English (en)
Other versions
KR100385496B1 (ko
Inventor
바투스 레오나드 메이어 피터
Original Assignee
요트.게.아. 롤페즈
필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 필립스 일렉트로닉스 엔.브이. filed Critical 요트.게.아. 롤페즈
Publication of KR960705269A publication Critical patent/KR960705269A/ko
Application granted granted Critical
Publication of KR100385496B1 publication Critical patent/KR100385496B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/60Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers
    • G06F7/64Digital differential analysers, i.e. computing devices for differentiation, integration or solving differential or integral equations, using pulses representing increments; Other incremental computing devices for solving difference equations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • G06F1/03Digital function generators working, at least partly, by table look-up
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/10Complex mathematical operations
    • G06F17/11Complex mathematical operations for solving equations, e.g. nonlinear equations, general mathematical optimization problems
    • G06F17/13Differential equations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/20Design optimisation, verification or simulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Mathematical Analysis (AREA)
  • Pure & Applied Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Computational Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Data Mining & Analysis (AREA)
  • Geometry (AREA)
  • Evolutionary Computation (AREA)
  • Computer Hardware Design (AREA)
  • Operations Research (AREA)
  • Algebra (AREA)
  • Databases & Information Systems (AREA)
  • Software Systems (AREA)
  • Computing Systems (AREA)
  • Feedback Control In General (AREA)
  • Complex Calculations (AREA)

Abstract

신호 발생기는 소정의 함수 관계를 명시하는 미분방정식에 의해 설명된 동적동작을 구현한다. 발생기는 수학적 대응 관계에 다라 입력을 출력상으로 맵핑시키는 맵핑 섹션과, 선택된 입력에서 시간-미분계수를 제공하는 미분수단, 및 상기 미분 수단을통해 또는 직접적으로 출력들을 입력에 선택적으로 결합시키는 피드백경로를 포함한다. 피드백경로 및 미분 수단은 상기 언급된 관계를 설정하며 맵핑시킨다.

Description

동적 신호 동작을 제어 가능하게 실현하는 신호 발생기(Signal generator for modeling dynamical system behaviour)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 발생기의 제1블럭도,
제2도는 본 발명의 발생기의 제2블럭도.

Claims (6)

  1. 다수의 입력 신호를 수신하고 그 입력 신호들중 최소한 선택된 한 신호의 미분 계수를 독립 변수에 관하여 발생시키는 미분 수단을 구비하는 수신 섹션과, 상기수신 섹션에 결합되어 상기 선택된 입력 신호 및 상기 미분 계수를 수신하는 맵핑 입력 및, 다수의 출력 신호를 공급하는 맵핑 출력을 갖추며, 상기 수신된 미분계수 및 상기 선택된 입력신호와 상기 출력 신호를 관련시키도록 동작하는 맵핑 섹션을 포함하며, 동적 신호동작을 제어 가능하게 구현하기 위한 신호 발생기에 있어서, 최소한 선택된 한 출력 신호를 상기 수신 섹션을 통해 상기 맵핑 섹션에 공급하는, 상기 맵핑 출력과 상기수신 섹션간의 피드백 경로를 갖춘 것을 특징으로 하는 동적 신호 동작을 제어가능하게 실현하는 신호 발생기.
  2. 제1항에 있어서, 상기 수신 섹션은 외부 신호 소스로부터 상기 신호 발생기에 특정한 입력 신호를 수신하도록 동작가능한 것을 특징으로 하는 동적 신호 동작을 제어가능하게 실현하는 신호 발생기.
  3. 제1항에 있어서, 상기 맵핑 섹션은 최소한 순람표, 논리 게이터 어레이, 신경 회로망, 퍼지 프로세서중의 하나를 포함하는 것을 특징으로 하는 동적 신호 동작을 제어가능하게 실현하는 신호 발생기.
  4. 제1항 또는 3항중 어느 한 항에 있어서, 최소한 다음과 같은 특성중의 한 특성, 즉, 상기 미분 수단에 의해 처리될 특정 입력 신호를 선택하는 기능; 상기 맵핑 입력을 상기 맵핑 출력상으로 맵핑하는 기능; 상기 피드백 경로를 통해 상기 수신 섹션에 결합될 특정 출력 신호를 선택하는 기능중의 한 특성이 프로그램 가능하거나 수정가능한 것을 특징으로 하는 동적 신호 동작을 제어가능하게 실현하는 신호 발생기.
  5. 장치의 동작 제어용 제어기를 갖춘 장치에 있어서, 상기 제어기는 청구항 제1항 또는 2항에 따른 발생기를 구비하는 것을 특징으로 하는 동작 제어용 제어기를 갖춘 장치.
  6. 다수의 입력 신호를 제공하는 단계와, 최소한 선택된 한 입력 신호를 디지털 회로에 공급하며 상기 선택된 입력 신호의 독립 변수에 관한 미분 계수를 제공하는 단계와, 상기 선택된 입력 신호 및 상기 미분 계수를 또다른 디지털 회로에 공급하며 수학적 대응 관계에 따라 한 개 이상의 출력 신호를 발생하는 단계로 구성되는 동적 신호 동작을 가능하게 하는 방법에 있어서, 최소한 선택된 한 출력 신호 또는 그 출력 신호의 미분 계수를 입력 신호로 이용하여 최소한 상기 디지털 회로 또는 상기 또다른 디지털 회로에 공급하는 단계를 포함하는 것을 특징으로 하는 동적 신호 동작을 가능하게 하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960701284A 1994-07-08 1995-06-29 동적신호동작을제어가능하게구현하는신호발생기 KR100385496B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP94201976 1994-07-08
EP94201976.1 1994-07-08

Publications (2)

Publication Number Publication Date
KR960705269A true KR960705269A (ko) 1996-10-09
KR100385496B1 KR100385496B1 (ko) 2003-08-21

Family

ID=8217024

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960701284A KR100385496B1 (ko) 1994-07-08 1995-06-29 동적신호동작을제어가능하게구현하는신호발생기

Country Status (6)

Country Link
US (1) US5790757A (ko)
EP (1) EP0722582B1 (ko)
KR (1) KR100385496B1 (ko)
DE (1) DE69524721T2 (ko)
TW (1) TW284866B (ko)
WO (1) WO1996002032A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002027654A2 (de) * 2000-09-29 2002-04-04 Siemens Aktiengesellschaft Verfahren und anordnung zur rechnergestützten abbildung mehrerer zeitlich veränderlicher zustandsbeschreibungen und verfahren zum training einer solchen anordnung
EP2246755A1 (de) * 2009-04-22 2010-11-03 Powitec Intelligent Technologies GmbH Regelkreis
US9015093B1 (en) 2010-10-26 2015-04-21 Michael Lamport Commons Intelligent control with hierarchical stacked neural networks
US8775341B1 (en) 2010-10-26 2014-07-08 Michael Lamport Commons Intelligent control with hierarchical stacked neural networks
US11841391B1 (en) * 2017-09-15 2023-12-12 Eysight Technologies, Inc. Signal generator utilizing a neural network
US11434839B2 (en) * 2020-12-30 2022-09-06 Tula Technology, Inc. Use of machine learning for detecting cylinder intake and/or exhaust valve faults during operation of an internal combustion engine
DE112022000592T5 (de) 2021-01-11 2023-11-02 Tula Technology, Inc. Diagnose und management von auslassventilfehlern

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2625347B1 (fr) * 1987-12-23 1990-05-04 Labo Electronique Physique Structure de reseau de neurones et circuit et arrangement de reseaux de neurones
US5025499A (en) * 1988-04-13 1991-06-18 Hitachi, Ltd. Process control method and control system
JPH087789B2 (ja) * 1988-08-15 1996-01-29 工業技術院長 パターン連想記憶方法および装置
US5293459A (en) * 1988-12-23 1994-03-08 U.S. Philips Corporation Neural integrated circuit comprising learning means
US5319587A (en) * 1989-08-07 1994-06-07 Rockwell International Corporation Computing element for neural networks
JP2764832B2 (ja) * 1989-11-15 1998-06-11 本田技研工業株式会社 車両制御方法
US5245695A (en) * 1991-06-12 1993-09-14 American Neuralogix Inc. Fuzzy microcontroller
EP0646880B1 (en) * 1993-09-30 2000-07-05 Koninklijke Philips Electronics N.V. Dynamic neural net

Also Published As

Publication number Publication date
WO1996002032A1 (en) 1996-01-25
DE69524721T2 (de) 2002-08-22
EP0722582B1 (en) 2001-12-19
KR100385496B1 (ko) 2003-08-21
DE69524721D1 (de) 2002-01-31
TW284866B (ko) 1996-09-01
EP0722582A1 (en) 1996-07-24
US5790757A (en) 1998-08-04

Similar Documents

Publication Publication Date Title
MY124544A (en) Efficient parallel-stage power amplifier
NO20005417L (no) Fremgangsmåte for linearisering av en forsterker, samt forsterkeranordning
ATE316664T1 (de) Servosteuerungsgerät welches die absolutwerte von eingangssignalen anwendet
KR960706147A (ko) 디지털 신호 처리용 집적 회로(Integrated circuit for processing digital signal)
WO2002056145A3 (en) Circuit simulation
EP1758236A3 (en) Method and apparatus for digital control of a switching regulator
KR910017814A (ko) 저전력 소모 전송 입/출력 장치
KR960705269A (ko) 동적 신호 동작을 제어가능하게 실현하는 신호 발생기(Signal generator for modelling dynamical system behaviour)
KR930015805A (ko) 텔레비젼용 제어 회로 및 전원
KR960006396A (ko) 다중 프로토콜 데이타 버스 시스템
US5614843A (en) CMOS-PECL level conversion circuit
GB2364402A (en) Regulated Buzzer Drive Circuit
KR890012446A (ko) 이득 제어회로
MY132472A (en) Simulator unit for the simulation of a peripheral unit of a modularly constructed programmable logic controller
KR960003103A (ko) 연합 헤테로젠니우스 필드 프로그래머블 게이트 어레이 논리 모듈 및 그 형성방법
KR900003758A (ko) 퍼지추론(fuzzy reasoning)을 실행하기 위한 컴퓨터시스템
SE9601617L (sv) Adaptivt luftgränssnitt
KR920701881A (ko) Pc의 신호전송 제어방식
AU6502598A (en) Associative neuron in an artificial neutral network
CA2144420A1 (en) Circuit Arrangement for an Integrated Output Amplifier
MY133020A (en) Method and circuit arrangement for transmitting signals
JPH11153994A (ja) 鳴動装置
US5504380A (en) Method and apparatus for controlling a current generator
KR950030720A (ko) 리모콘 장치 및 그 방법
KR940022543A (ko) 하나의 입력신호를 다중화음으로 만드는 방법 및 이를 적용한 기기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060502

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee