KR960025001A - Data Link Matching Device Enables Loopback Test - Google Patents

Data Link Matching Device Enables Loopback Test Download PDF

Info

Publication number
KR960025001A
KR960025001A KR1019940034028A KR19940034028A KR960025001A KR 960025001 A KR960025001 A KR 960025001A KR 1019940034028 A KR1019940034028 A KR 1019940034028A KR 19940034028 A KR19940034028 A KR 19940034028A KR 960025001 A KR960025001 A KR 960025001A
Authority
KR
South Korea
Prior art keywords
data
loopback
bit
cell
loopback test
Prior art date
Application number
KR1019940034028A
Other languages
Korean (ko)
Other versions
KR0136523B1 (en
Inventor
임성렬
최은창
정희영
박권철
Original Assignee
양승택
재단법인 한국전자통신연구소
조백제
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소, 조백제, 한국전기통신공사 filed Critical 양승택
Priority to KR1019940034028A priority Critical patent/KR0136523B1/en
Publication of KR960025001A publication Critical patent/KR960025001A/en
Application granted granted Critical
Publication of KR0136523B1 publication Critical patent/KR0136523B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/242Testing correct operation by comparing a transmitted test signal with a locally generated replica
    • H04L1/243Testing correct operation by comparing a transmitted test signal with a locally generated replica at the transmitter, using a loop-back
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/04Processing captured monitoring data, e.g. for logfile generation
    • H04L43/045Processing captured monitoring data, e.g. for logfile generation for graphical visualisation of monitoring data

Abstract

본 발명은 데이터의 이상 유무를 검증하기 위한 루우프백 시험 기능을 가지는 데이터 링크 정합 장치에 관한 것으로, 데이터 링크의 오동작 시에 정합 장치의 운용을 중지하지 않고, 마이크로 프로세서의 루우프백 명령 및 루우프백 시험할 링크 지정 데이터를 받아 루우프백을 시험하는 데이터 링크 정합장치를 제공하기 위하여, 병렬 셀데이타와 원천 데이터를상호 변환하는 셀 동기 수단(21); 병렬 셀데이타를 직렬로 변환하는 비트동기 송신 수단(22); 직렬 데이터를 차동 레벨로변환하는 차동 신호 전송 수단(24); 외부로 출력되는 데이터와 외부 데이터중 하나를 선택하는 데이터 선택 수단(25); 직렬 데이터를 병렬 변환하는 비트 동기 수신 수단(23); 데이터를 래치하는 래치 수단(26); 루우프백 인에이블 신호를 발생하는 루우프백 제어 신호 발생 수단(27)을 구비하여 데이터 링크 운용의 효율성의 향상 및 시스템의 신뢰도를 향상시키는효과가 있다.The present invention relates to a data link matching device having a loopback test function for verifying abnormality of data, wherein the loopback command and loopback test of the microprocessor are not stopped when the data link malfunctions. Cell synchronization means (21) for mutually converting parallel cell data and source data to provide a data link matching device for receiving loop-specified data and testing loopback; Bit synchronous transmission means (22) for converting parallel cell data in series; Differential signal transmission means (24) for converting serial data to a differential level; Data selection means (25) for selecting one of externally output data and external data; Bit synchronization receiving means (23) for converting serial data in parallel; Latch means 26 for latching data; The loopback control signal generating means 27 for generating the loopback enable signal has the effect of improving the efficiency of data link operation and reliability of the system.

Description

루프백 시험이 가능한 데이타 링크 정합 장치Data Link Matching Device Enables Loopback Test

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 데이타 링크의 연결 구성도, 제4도는 본 발명에 따른 루우프백 시험 회로의 상세 구성도.1 is a connection diagram of a data link, and FIG. 4 is a detailed diagram of a loopback test circuit according to the present invention.

Claims (7)

외부로부터 원천 데이터를 입력받아 병렬 셀 데이터로 변환하여 출력하고, 병렬 데이터를 입력받아 상기원천 데이터를 복구한 후에 패러티 비트를 추가하여 외부로 출력하는 셀 동기 수단(21); 상기 셀 동기 수단(21)으로부터병렬 셀 데이터를 입력받아 직렬로 변환하여 출력하고 바이트 클럭을 감시하여 링크상의 에러 발생을 감시하는 비트동기송신 수단(22); 상기 비트 동기 송신 수단(22)으로부터 직렬 데이터를 입력받아 차동 레벨로 변환하여 외부로 전송하는차동 신호 전송 수단(24); 상기 차동 신호 전송 수단(24)에서 외부로 출력되는 데이터와 외부로부터 데이터를 입력받아루우프백 인에이블 신호에 따라 정상 동작 시에는 외부에서 수신되는 데이터를 선택하고 루우프백 시험시에는 외부로 출력되는 데이터를 선택하여 출력하는 데이터 선택수단(25); 상기 데이터 선택 수단(25)으로부터 직렬 데이터를 입력받아병렬 변환하여 상기 셀 동기 수단(21)으로 병렬 셀 데이터를 출력하는 비트 동기 수신 수단(23); 외부로부터 루우프백 시험 데이터를 입력받아 래치하여 출력하는 래치 수단(26); 상기 래치 수단(26)으로부터 루우프백 시험 데이터를 입력받아루우프백 인에이블 신호를 발생하여 상기 데이터 선택 수단(25)으로 출력하는 루우프백 제어 신호 발생 수단(27)을 구비하는 것을 특징으로 하는 루우프백 시험이 가능한 데이터 링크 정합 장치.Cell synchronizing means (21) for receiving source data from the outside and converting the same into parallel cell data and outputting the same; Bit synchronous transmission means (22) for receiving parallel cell data from the cell synchronizing means (21), converting it in series, and outputting the serial data; Differential signal transmission means (24) for receiving serial data from the bit synchronous transmission means (22), converting the serial data to a differential level, and transmitting the serial data to the outside; According to the loopback enable signal, the differential signal transmission means 24 receives data output from the outside and data received from the outside, and selects data received from the outside during the normal operation, and outputs the data during the loopback test. Data selection means (25) for selecting and outputting the data; Bit synchronization reception means (23) for receiving serial data from the data selection means (25) and performing parallel conversion to output parallel cell data to the cell synchronization means (21); Latch means (26) for receiving loopback test data from outside and latching the same; A loopback control signal generation means 27 for receiving loopback test data from the latch means 26 and generating a loopback enable signal and outputting the loopback enable signal to the data selection means 25. Testable data link matching device. 제1항에 있어서, 루우프백 시험 상태에서는 발광 소자를 구동하여 운용자에게 루우프백 시험중임을 가시적으로 알려주는 발광 소자 구동 수단(28)을 더 포함하는 것을 특징으로 하는 루우프백 시험이 가능한 데이터 링크 정합 장치.2. The data link matching according to claim 1, further comprising a light emitting device driving means (28) for driving the light emitting device in the loopback test state to visually inform the operator that the loopback test is in progress. Device. 제2항에 있어서, 상기 발광 소자 구동 수단(28)은, D4비트가 로직 1이면 발광 소자가 구동되어 루우프백시험 중임을 운용자에게 가시적으로 알려 주며, 루우프백 시험 완료한 후에는 외부의 프로세서가 정합 장치에 루우프백해제 명령을 주어 D4비트가 로직 0이 되어 발광 소자가 꺼져 루우프백 시험이 완료되었음을 운용자에게 가시적으로 알려주는 것을 특징으로 하는 루우프백 시험이 가능한 데이터 링크 정합 장치.The method of claim 2, wherein the light emitting element driving means 28, if the D4 bit is logic 1, the light emitting element is driven to visually inform the operator that the loopback test is in progress, and after completion of the loopback test, the external processor A loopback test capable data link matching device, characterized in that the loopback unwinding command is given to the matching device so that the D4 bit is set to logic 0 and the light emitting device is turned off to visually inform the operator that the loopback test is completed. 제2항에 있어서, 상기 발광 소자 구동 수단(28)은, 반전 수단을 이용하여 발광 소자를 구동하도록 구성한것을 특징으로 하는 루우프백 시험이 가능한 데이터 링크 정합 장치.The data link matching device according to claim 2, wherein the light emitting element driving means (28) is configured to drive the light emitting element by using an inverting means. 제1 또는 제2항에 있어서, 상기 루우프백 제어 신호 발생 수단(27)은, 상기 래치 수단(26)으로부터 데이터를 각각 입력받아 논리합하여 상기 데이터 선택 수단(25)으로 출력하는 다수의 논리합 연산 수단을 구비하는 것을 특징으로 하는 루우프백 시험이 가능한 데이터 링크 정합 장치.3. The plurality of logical sum calculating means according to claim 1 or 2, wherein the loopback control signal generating means (27) receives data from the latch means (26) and logically combines the data to output the data to the data selecting means (25). A data link matching device capable of loopback testing, comprising: a. 제1 또는 제2항에 있어서, 상기 셀 동기 수단(21)은, 외부의 스위치 네트워크로부터 수신한 원천 데이터를부호화, 순환 여유 검사 데이터 발생 및 데이터 다중화 기능을 하여 56바이트 단위로 수신된 셀 데이터를 64바이트 단위의 병렬 셀 데이터 비트열로 변환하여 상기 비트동기 송신 수단(22)으로 출력하는 송신 수단; 상기 비트 동기 수신 수단(23)으로부터 받은 64바이트 단위의 병렬 셀 데이터를 데이터 순환 여유 검사를 하여 셀식별, 복호화하여 원천 데이터를복구하여 56바이트 단위의 병렬 셀 데이터를 패러티비트를 추가하여 외부의 스위치 네트 워크로 전송하여 수신 수단을 구비하는 것을 특징으로 하는 루우프백 시험이 가능한 데이터 링크 정합 장치.The cell synchronization means (21) according to claim 1 or 2, wherein the cell synchronizing means (21) encodes source data received from an external switch network, generates cyclic redundancy check data, and multiplexes the received cell data in units of 56 bytes. Transmitting means for converting into 64 bit unit parallel cell data bit strings and outputting them to said bit synchronization transmitting means (22); External switch by adding parity bits to parallel cell data in units of 56 bytes by restoring the original data by performing cell-circuit margin checking on parallel cell data received from the bit synchronous receiving means 23 and performing cell identification and decoding. A data link matching device capable of performing loopback test, characterized in that it comprises a receiving means for transmitting to a network. 제1 또는 제2항에 있어서, 상기 비트 동기 송신 수단(22)은 셀 동기 수단(21)에서 전달받은 64바이트 단위의 병렬 셀데이타를 직렬로 변환하고 바이트 클럭을 이용하여 주파수를 합성한 후 상기 차동 신호 전송 수단(24)으로 단선 ECL(Emitter Coupled Logic) 레벨의 직렬 데이터를 출력하며, 바이트 클럭을 감시하여 링크상에 에러가 발생하였는가를 감시하고, 상기 차동 신호 전송 수단(24)은 상기 비트 동기 송신 수단(22)에서 수신한 단선 ECL레벨의 신호를 차동ECL레벨 신호로 변환하여 외부의 링크와 상기 데이터 선택 수단(25)으로 전송하고, 상기 데이터 선택 수단(25)은 상기 차동 신호 전송 수단(24)의 출력단에서 전송된 신호와 상기 외부의 링크에서 수신되는 신호를 선택부의 입력 신호로 하며상기 루우프백 제어 신호 발생 수단(27)의 출력 단자 신호를 데이터 선택 단자의 입력 신호로 하여 정상 동작 시에는 상기 링크에서 수신되는 신호를 선택하여 상기 비트동기 수신 수단(23)의 데이터 통로로 연결하여 주고, 루우프백 시험시에는 상기 링크로 전송되는 데이터를 선택하여 상기 비트동기 수신 수단(23)으로 전송하고, 상기 비트 동기 수신 수단(23)은 상기 데이터 선택 수단(25)의 출력 단자에서 수신된 직렬 데이터에서 비트 데이터를 읽어 주기 위한 클럭을 복구하며바이트 클럭 발생기에서 비트 단위의 데이터를 직렬/병렬 변환한 바이트 단위의 데이터로 읽어 주기 위한 바이트 클럭을생성하여 동기된 데이터를 상기 셀동기 수단(21)으로 전송하고, 상기 래치 수단(26)은 외부의 프로세서가 써주는 루우프백 시험 데이터를 래치하여 상기 루우프백 제어 신호 발생 수단(27)으로 출력하고, 상기 루우프백 제어 신호 발생 수단(27)은 상기 래치 수단(26)으로부터 전달받은 루우프백 시험 데이터로 상기 데이터 선택 수단(25)에서 송신 데이터를 선택하여 수신 데이터 패스로 연결하여 주는 ECL레벨의 루우프백 안에이블 신호를 발생하도록 구성하는 것을 특징으로 하는루우프백 시험이 가능한 데이터 링크 정합장치.The method of claim 1 or 2, wherein the bit synchronous transmission means (22) converts the parallel cell data in units of 64 bytes received from the cell synchronization means (21) in series and synthesizes frequencies using a byte clock. Outputs serial data of the disconnected ECL (Emitter Coupled Logic) level to the differential signal transmission means 24, monitors the byte clock to monitor whether an error has occurred on the link, and the differential signal transmission means 24 transmits the bit. The single-line ECL level signal received by the synchronous transmission means 22 is converted into a differential ECL level signal and transmitted to an external link and the data selection means 25. The data selection means 25 is the differential signal transmission means. The signal transmitted from the output terminal of 24 and the signal received from the external link are the input signals of the selector, and the output terminal signal of the loopback control signal generating means 27 is a data line. As an input signal of the terminal, the signal received from the link is selected in the normal operation and connected to the data path of the bit synchronous receiving means 23, and the data transmitted to the link is selected in the loopback test. The bit synchronization receiving means 23, and the bit synchronization receiving means 23 recovers a clock for reading bit data from the serial data received at the output terminal of the data selecting means 25, Generates a byte clock for reading the data in the unit of bit unit to the data in the unit of serial-parallel conversion and transmits the synchronized data to the cell synchronization unit 21. The latch unit 26 is written by an external processor. Latches the loopback test data and outputs the loopback control signal to the loopback control signal generating means 27. The generation means 27 generates the loopback enable signal of the ECL level that selects the transmission data from the data selection means 25 and connects the received data path with the loopback test data received from the latch means 26. And a data link matching device for loopback testing. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940034028A 1994-12-13 1994-12-13 Data link junction apparatus KR0136523B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940034028A KR0136523B1 (en) 1994-12-13 1994-12-13 Data link junction apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940034028A KR0136523B1 (en) 1994-12-13 1994-12-13 Data link junction apparatus

Publications (2)

Publication Number Publication Date
KR960025001A true KR960025001A (en) 1996-07-20
KR0136523B1 KR0136523B1 (en) 1999-05-15

Family

ID=19401342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940034028A KR0136523B1 (en) 1994-12-13 1994-12-13 Data link junction apparatus

Country Status (1)

Country Link
KR (1) KR0136523B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002077182A (en) * 2000-08-29 2002-03-15 Sony Corp Network error display device and error detection display method

Also Published As

Publication number Publication date
KR0136523B1 (en) 1999-05-15

Similar Documents

Publication Publication Date Title
US5218465A (en) Intelligent interconnects for broadband optical networking
US7554351B2 (en) Chip burning system for burning chips of motherboard
JPS58501698A (en) data communication system
CN1972142B (en) Communications device single board active/standby changeover apparatus and implementation method
JP2948837B2 (en) Communication link interface initialization and synchronization method and communication link receiver
KR960025001A (en) Data Link Matching Device Enables Loopback Test
US5421002A (en) Method for switching between redundant buses in a distributed processing system
US7216269B2 (en) Signal transmit-receive device, circuit, and loopback test method
JPS6047531A (en) Fail-safe circuit of multiple signal transmission system
JPS6014347A (en) Trouble detector
KR100194821B1 (en) Test device for testing alarm collection device of asynchronous transfer mode switching system
KR100194801B1 (en) Test method for asynchronous transfer mode switching system alarm collection device
JP2599637Y2 (en) Photo coupler testing equipment
JPS59194550A (en) Testing circuit of line adaptor
US5736889A (en) Duplexing control apparatus for use in a time division switching device
KR100397497B1 (en) DS1/DS1E signal connection apparatus and circuit exchange method
KR100270021B1 (en) Parity checking device of interface data
JPS6010939A (en) Data transmission equipment
JPH05276135A (en) Parity addition system for multiplex system
JPS63290033A (en) Data transmission reception circuit
KR960000156B1 (en) An interface circuit for data storage apparatus
KR200180134Y1 (en) Apparatus for Optical Interface Link in Switching System
KR100414744B1 (en) Memory device having parity bit generator
JP2004234204A (en) Electronic device
KR910005618A (en) Data link interface unit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031231

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee