KR960018837A - 모니터의 고압 출력 트랜지스터 보호 회로 - Google Patents

모니터의 고압 출력 트랜지스터 보호 회로 Download PDF

Info

Publication number
KR960018837A
KR960018837A KR1019940030863A KR19940030863A KR960018837A KR 960018837 A KR960018837 A KR 960018837A KR 1019940030863 A KR1019940030863 A KR 1019940030863A KR 19940030863 A KR19940030863 A KR 19940030863A KR 960018837 A KR960018837 A KR 960018837A
Authority
KR
South Korea
Prior art keywords
high voltage
transistor
voltage output
output transistor
diode
Prior art date
Application number
KR1019940030863A
Other languages
English (en)
Other versions
KR100202942B1 (ko
Inventor
이문걸
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR1019940030863A priority Critical patent/KR100202942B1/ko
Priority to US08/561,597 priority patent/US5673164A/en
Priority to CN95120311A priority patent/CN1133524A/zh
Priority to JP7306225A priority patent/JPH08223435A/ja
Publication of KR960018837A publication Critical patent/KR960018837A/ko
Application granted granted Critical
Publication of KR100202942B1 publication Critical patent/KR100202942B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/08126Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in bipolar transitor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/085Protection of sawtooth generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dc-Dc Converters (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 고전압이 순간적으로 들어올 때 고압 출력 트랜지스터를 보호 해줄 수 있는 모니터의 고압 출력 트랜지스터 보호 회로에 관한 것으로 수평 발진 신호가 입력되는 고압 드라이브 트랜스와, 상기 고압 드라이브 트랜스의 출력단에 접속되어 고압 출력 트랜지스터를 보호해 주는 트랜지스터 보호부와, 상기 트랜지스터 보호부의 출력단에 접속된 고압 출력 트랜지스터와, 상기 고압 출력 트랜지스터의 콜렉터에 접속된 댐퍼 다이오드와, 공급 콘텐서 및 플라이 백 트랜스를 포함하여 구성된 모니터의 고압 출력 회로에 있어서, 상기 고압 출력 트랜지스터의 베이스단과 콜렉터단 사이에 순간적인 고전압이 인입될 때 이를 차단시켜 줄 수 있는 고압 차단 수단을 더 포함하여서 이루어진 것이다.

Description

모니터의 고압 출력 트랜지스터 보호 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 모니터의 고압 출력 트랜지스터 보호 회로도

Claims (2)

  1. 고압 수평 드라이브 신호가 입력되는 고압 드라이브 트랜스(1)와, 상기 고압 드라이브 트랜스의 출력단에 접속되어 고압 출력 트랜지스터를 보호해 주는 트랜지스터 보호부(2)와, 상기 트랜지스터 보호부의 출력단에 접속된 고압 출력 트랜지스터(TR1)와, 상기 트랜지스터의 콜렉터에 접속된 댐퍼 다이오드(D2)와, 공급콘덴서(C1) 및 플라이 백 트랜스(FBT)를 포함하여 구성되는 모니터의 고압 출력회로에 있어서, 상기 고압 출력 트랜지스터(TR1)의 베이스단과 콜렉터단 사이에 접속되어 순간적인 고전압이 인입될 때 바이패스시키는 고압 차단 수단(3)을 더 포함하여서 구성 한 것을 특징으로 하는 모니터의 고압 출력 트랜지스터 보호 회로.
  2. 제1항에 있어서, 상기 고압 차단 수단(3)이, 전압을 분배시키는 저항(R2)(R3)과, 상기 저항(R2)(R3)의 접점에 접속되어 고전압 인입시 도통되는 다이오드(D3)와, 상기 다이오드(D3)의 캐소우드단에 접속되어 고신호 리플을 제거하는 콘덴서(C2)와, 상기 다이오드(D3)와 콘덴서(C2)의 접점에 접속되어 트랜지스터(TR2)의 도통 전위값을 유지시키는 저항(R4)과, 상기 저항(R4)과 병렬 접속되어 트랜지스터(TR2)의 베이스 인입 전류를 안전화시키는 저항(R5)으로 구성된 것을 특징으로 하는 모니터의 고압 출력 트랜지스터 보호 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940030863A 1994-11-23 1994-11-23 모니터의 고압 출력 트랜지스터 보호 회로 KR100202942B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019940030863A KR100202942B1 (ko) 1994-11-23 1994-11-23 모니터의 고압 출력 트랜지스터 보호 회로
US08/561,597 US5673164A (en) 1994-11-23 1995-11-21 Transistor protection circuit of a monitor
CN95120311A CN1133524A (zh) 1994-11-23 1995-11-23 监视器的晶体管保护电路
JP7306225A JPH08223435A (ja) 1994-11-23 1995-11-24 モニターのトランジスター保護回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940030863A KR100202942B1 (ko) 1994-11-23 1994-11-23 모니터의 고압 출력 트랜지스터 보호 회로

Publications (2)

Publication Number Publication Date
KR960018837A true KR960018837A (ko) 1996-06-17
KR100202942B1 KR100202942B1 (ko) 1999-06-15

Family

ID=19398696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940030863A KR100202942B1 (ko) 1994-11-23 1994-11-23 모니터의 고압 출력 트랜지스터 보호 회로

Country Status (4)

Country Link
US (1) US5673164A (ko)
JP (1) JPH08223435A (ko)
KR (1) KR100202942B1 (ko)
CN (1) CN1133524A (ko)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4691262A (en) * 1985-04-03 1987-09-01 Sprague Electric Company Circuit for protecting a power transistor against a short-circuited load

Also Published As

Publication number Publication date
CN1133524A (zh) 1996-10-16
JPH08223435A (ja) 1996-08-30
KR100202942B1 (ko) 1999-06-15
US5673164A (en) 1997-09-30

Similar Documents

Publication Publication Date Title
US5943225A (en) Circuit for removing a peak reverse voltage generated from a power supply source
WO1998049765A3 (en) Overvoltage protection circuit for smps based on demagnetization signal
KR960018837A (ko) 모니터의 고압 출력 트랜지스터 보호 회로
CA2078573A1 (en) Electronic switching power supply
KR960028155A (ko) 음극선관의 스폿 제거회로
GB2136233A (en) Circuit for sensing the status of a voltage input over a wide range of voltage levels and waveforms
KR960003419Y1 (ko) 과전압 보호회로
KR970000257B1 (ko) 스너버 회로
KR0180480B1 (ko) 스위칭 방식 전원 공급장치(smps)의 라인 필터회로
KR910002085A (ko) 셔트 다운방식을 이용한 스위칭모드 파워 서플라이 보호회로
KR970023493A (ko) 플라이백트랜스포머의 세트보호장치
KR920000769Y1 (ko) 텔레비젼의 과전압 보호회로
GB2124804A (en) Electrical power supply arrangements
KR960028352A (ko) 과전류 유입방지회로
KR920001272A (ko) 복사기의 노광램프 보호회로
KR0111711Y1 (ko) 과전류 차단회로
SU1348945A1 (ru) Устройство дл защиты источника питани от токовых перегрузок при включении нагрузки
KR890009010Y1 (ko) 배압 정류장치용 안정화 장치
KR900007982Y1 (ko) 캠코더의 과전류 검출회로
KR970028992A (ko) 모니터의 과전류 보호회로
JP2607314Y2 (ja) スイッチング電源装置
KR930011384A (ko) 전압자동 절환회로
KR970004210A (ko) 대전력 전류형 인버터의 과전압 보호회로
KR970024423A (ko) 자동 과전류 검출회로
KR980006752A (ko) 스위칭 모드 전원 공급장치(smps)에서의 정전압 출력단 과전압 보호회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020228

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee