KR970000257B1 - 스너버 회로 - Google Patents

스너버 회로 Download PDF

Info

Publication number
KR970000257B1
KR970000257B1 KR1019940024451A KR19940024451A KR970000257B1 KR 970000257 B1 KR970000257 B1 KR 970000257B1 KR 1019940024451 A KR1019940024451 A KR 1019940024451A KR 19940024451 A KR19940024451 A KR 19940024451A KR 970000257 B1 KR970000257 B1 KR 970000257B1
Authority
KR
South Korea
Prior art keywords
power
capacitor
transistor
power supply
snubber
Prior art date
Application number
KR1019940024451A
Other languages
English (en)
Other versions
KR960011624A (ko
Inventor
주용진
Original Assignee
대우전자 주식회사
배순훈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 배순훈 filed Critical 대우전자 주식회사
Priority to KR1019940024451A priority Critical patent/KR970000257B1/ko
Publication of KR960011624A publication Critical patent/KR960011624A/ko
Application granted granted Critical
Publication of KR970000257B1 publication Critical patent/KR970000257B1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/34Snubber circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Power Conversion In General (AREA)

Abstract

내용 없음.

Description

스너버 회로
제1도는 종래의 회로도.
제2도는 본 발명의 스너버 회로도.
제3도는 (a)(b)는 본 발명에 따른 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 정전원 공급부 20 : 파우어
IC,30 : 스너버부 T : 트랜스
BD : 브릿지 다이오드 R₁~R₃ : 저항
C₁, C₂ : 콘덴서 Q₁ : 트랜지스터
본 발명은 모니터 등의 전원장치에 사용되는 스너버(Sunbber) 회로에 관한 것으로 특히 파우어 트랜지스터의 피크(peak)전압을 클램프(clamp)하여 파우어 트랜지스터를 보호할 수 있도록 한 것이다.
종래 모니터 스위칭 전원부의 회로 구성을 살펴보면 제1도에 도시된 바와 같이 AC 입력 전원을 정류 및 평활하여 일정 정전원을 공급하는 브릿지 다이오드(BD), 저항(R₁), 콘덴서(C₁)로 된 정전원 공급부(10)와, 상기 정전원 공급부(10)의 출력측에 접속된 트랜스(T)와, 상기 트랜스(T)의 일차측에 접속되어 구형파를 발생시켜 입력 전원을 스위칭하는 트랜지스터(Q₁)를 가진 스위칭 전원용 파우어 IC(20)를 포함하여 구성된다.
이와 같이 구성된 종래의 회로에 있어서는 파우어 스위치를 온시키면 스위칭 전원용 파우어 IC(20)가 동작하여 이 파우어 IC(20)의 내부에 내장된 파우어 트랜지스터(Q₁)가 동작하게 된다.
또한, 이 파우어 IC(20)는 스위칭용 IC이므로 파우어 IC 내부에 내장된 파우어 트랜지스터가 주기적으로 턴 온/오프를 반복하게 된다. 이때 파우어 IC(20) 내부의 파우어 트랜지스터(Q₁)이 오프되었을 때 트랜지스터(Q₁)의 에미터-컬렉터 전압이 펄스 형식으로 동작하는데 이러한 펄스의 피크 전압이 너무 높아 파우어 IC(20)의 Vce 정격 전압에 이르기가 쉬우며, 만일 피크전압이 Vce의 정격 전압에 이르면 파우어 IC(20)에 충격을 주어 IC 자체가 동작하지 않거나 또는 동작을 하여도 오동작하게 되는 문제가 있다.
본 발명은 이와 같은 종래의 문제점을 해결하기 위하여 안출한 것으로 파우어 IC의 스위칭 트랜지스터와 에미터-컬렉터 전압의 피크치를 순간적으로 콘데서에 충전시켜 파우어 IC의 트랜지스터의 컬렉터 전압을 클램프함으로써 파우어 IC에 충격을 주지 않아 IC 자체의 오동작이나 무동작을 방지할 수 있게 하는 스너버 회로를 제공하는데 그 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명은 입력되는 AC 전원을 정류 및 평할하여 일정 정전원을 공급하는 정전원 공급부와, 상기 정전원 공급부의 출력측에 접속된 트랜스와, 상기 트랜스의 일차측에 접속되어 구형파를 발생시키는 스위칭 전원용 파우어 IC를 포함하여 이루어지는 회로에 있어서, 상기 정전원 공급부와 파우어 IC 사이에 트랜스의 일차측과 병렬로 접속되어 파우어 IC의 트랜지스터의 컬렉터 전압의 피크치를 순간적으로 충전시켜 클램프시킬 수 있는 스너버부를 더 포함하여서 구성함을 특징으로 한다.
또한, 상기 스너버부는 파우어 IC의 트랜지스터의 켈렉터 전압을 순간적으로 충전시키는 콘덴서와, 상기 콘덴서와 병렬로 접속되어 상기 콘덴서에 충전된 전하를 방전시키는 다수의 저항과, 상기 콘덴서와 저항의 접접에 접속된 역전압 방지용 다이오드를 포함하여 이루어진다.
이하, 본 발명의 실시예를 첨부된 도면을 참고로 하여 상세히 설명하면 다음과 같다.
제2도는 본 발명의 회로도로 입력되는 AC 전원을 정류 및 평할하여 일정 정전원을 공급하는 브릿지 다이오드(BD),저항(R₁), 콘덴서(C₁)로 된 정전원 공급부(10)와, 상기 정전원 공급부(10)의 출력측에 접속된 트랜스(T)와, 상기 트랜스(T)의 일차측에 접속되어 구형파를 발생시켜는 스위칭 전원용 파우어 IC(20)를 포함하여 이루어지는 회로에 있어서, 상기 정전원 공급부(10)와 파우어 IC(20) 사이에 트랜스(T)의 일차측과 병렬로 접속되어 파우어 IC(20)의 트랜지스터(Q₁)의 컬렉터 전압의 피크치를 순간적으로 충전시켜 클램프시킬 수 있는 스너버부(30)를 더 포함하여서 구성함을 특징으로 한다.
또한, 상기 스너버부(30)는 파우어 IC(20)의 트랜지스터의 컬렉터 전압을 순간적으로 충전시키는 콘덴서(C₂)와, 상기 콘덴서(C₂)와 병렬로 접속되어 상기 콘덴서(C₂)에 충전된 전하를 방전시키는 다수의 저항(R₂)(R₃)과, 상기 콘덴서(C₂)와 저항(R₂)(R₃)의 접점에 접속된 역전압 방지용 다이오드(D1)를 포함하여 이루어진다.
이와 같이 구성된 본 발명은 전원이 인가되어 파우어 IC(20)가 동작하게 되면, 트랜지스터(Q₁)의 컬렉터를 통하여 제3도의 (A)와 같은 구형파가 출력되는데 먼저 트랜지스터(Q₁)가 온된 상태(b 구간)에서는 정전원 공급부(10)의 브릿지 다이오드(BD)와 저항(R₁) 및 콘덴서(C₁)를 통하여 흐르는 전류가 한편으로는 트랜스(T)의 일차측을 통하여 파우어 IC(20)의 트랜지스터(Q₁)로 흐는다. 도한 콘덴서(C₁)에 충전되어 있던 에너지가 저항(R₂)(R₃)으로 방전하게 되고 다이오드(D1)는 파우어 IC(20)의 트랜지스터(Q₁)로 흐르는 것을 방지한다.
또한, 트랜지스터(Q₁)가 오프된 상태(a 구간)에서는 누설 인덕턴스에 의해 순간적으로 콘덴서(C₂)가 충전되어 진다.
따라서, 파우어 IC(20)의 트랜지스터(Q₁)이 오프될 때 스너버부(30)의 콘덴서(C₂)에 순간적으로 파우어 IC(20)의 트랜지스터(Q₁)의 컬렉터 전압의 피크전압이 충전됨으로써 파우어 IC(20)의 트랜지스터(Q₁)의 컬렉터 전압이 클램프되어 제3도의 (B)와 같이 피크치가 클램프된 펄스가 출력되는 것이다.
이상에서 설명한 바와 같은 본 발명은 파우어 IC(20)의 트랜지스터(Q₁)의 출력 전압인 컬렉터 전압이 너무 높은 경우에 스너버부(30)에 의해 펄스의 피크전압을 순간적으로 콘덴서(C₂)에 충전시켜 컬렉터 전압을 클램프시켜 파우어 IC(20)에 충격을 주지 않아 IC 자체의 오동작이나 무동작을 방지할 수 있는 효과가 있다.

Claims (2)

  1. 입력되는 AC 전원을 정류 및 평할하여 일정 정전원을 공급하는 정전원 공급부와, 상기 정전원 공급부의 출력측에 접속된 트랜스와, 상기 트랜스의 일차측에 접속되어 구형파를 발생시키는 스위칭 전원용 파우어 IC를 포함하여 이루어지는 회로에 있어서, 상기 정전원 공급부와 파우어 IC 사이에 트랜스의 일차측과 병렬로 접속되어 파우어 IC의 출력 전압의 피크치를 순간적으로 충전시켜 클램프시킬 수 있는 스너버부를 더 포함하여서 구성한 것을 특징으로 하는 스너버 회로.
  2. 제1항에 있어서, 상기 스너버부는 파우어 IC의 트랜지스터 컬렉터 전압을 순간적으로 억제시키는 콘덴서와, 상기 콘덴서와 병렬로 접속되어 상기 콘덴서에 충전된 전하를 방전시키는 다수의 저항과, 상기 콘덴서와 저항의 접점에 접속된 역전압 방지용 다이오드를 포함하여 구성한 것을 특징으로 하는 스너버 회로.
KR1019940024451A 1994-09-28 1994-09-28 스너버 회로 KR970000257B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940024451A KR970000257B1 (ko) 1994-09-28 1994-09-28 스너버 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940024451A KR970000257B1 (ko) 1994-09-28 1994-09-28 스너버 회로

Publications (2)

Publication Number Publication Date
KR960011624A KR960011624A (ko) 1996-04-20
KR970000257B1 true KR970000257B1 (ko) 1997-01-08

Family

ID=19393689

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940024451A KR970000257B1 (ko) 1994-09-28 1994-09-28 스너버 회로

Country Status (1)

Country Link
KR (1) KR970000257B1 (ko)

Also Published As

Publication number Publication date
KR960011624A (ko) 1996-04-20

Similar Documents

Publication Publication Date Title
US5943225A (en) Circuit for removing a peak reverse voltage generated from a power supply source
US6219263B1 (en) Electronic power supply device
US4438486A (en) Low loss snubber for power converters
CA2076127A1 (en) Electronic ballast arrangement for a compact fluorescent lamp
KR970055442A (ko) 유전체 저항 방전을 위해 전압 펄스 시퀀스를 발생시키는 회로 장치
EP0093544B1 (en) Improvements in and relating to electrostatic precipitators
CA2425901A1 (en) Fault tolerant power supply circuit
US5451845A (en) Device for protecting a ballast circuit from excess voltage
JPH03503954A (ja) 電圧変換器
KR100433356B1 (ko) 전기집진용펄스전원장치및그보호방법
KR970000257B1 (ko) 스너버 회로
US5420776A (en) Blocking-oscillator switched-mode power supply with sinusoidal current consumption
US3840774A (en) Magnetron operating circuit with surge-voltage absorber
JPH0681500B2 (ja) スイッチング回路
KR920002205B1 (ko) 전자교환 시스템에 있어서 시험용 호출신호 발생회로
JP3257093B2 (ja) パルス幅制御インバータ回路
US20030235061A1 (en) Power supply circuit for video display device
EP0888668B1 (en) Electrical inverter with a silicon controlled rectifier full-bridge circuit
KR100287845B1 (ko) 모니터의 이상전압 보호회로
SU1647748A1 (ru) Устройство дл защиты преобразовател от перенапр жений
KR940007028Y1 (ko) 할로겐 전자안정기 및 네온형광등 안정기 보호회로
KR820001954B1 (ko) 전압 조정기
KR950034957A (ko) 전원 공급 장치의 돌입 전류 방지 회로
KR100469072B1 (ko) 공작기계용전원부의고조파억제회로
KR970002432Y1 (ko) 스위칭모드 전원공급기

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011227

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee