KR950035227A - 다치 fsk 검파회로 - Google Patents

다치 fsk 검파회로 Download PDF

Info

Publication number
KR950035227A
KR950035227A KR1019950012147A KR19950012147A KR950035227A KR 950035227 A KR950035227 A KR 950035227A KR 1019950012147 A KR1019950012147 A KR 1019950012147A KR 19950012147 A KR19950012147 A KR 19950012147A KR 950035227 A KR950035227 A KR 950035227A
Authority
KR
South Korea
Prior art keywords
circuit
signal
frequency
instantaneous
modulated wave
Prior art date
Application number
KR1019950012147A
Other languages
English (en)
Other versions
KR100302543B1 (ko
Inventor
세이조 나까무라
Original Assignee
진구지 준
오끼덴끼고오교 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 진구지 준, 오끼덴끼고오교 가부시끼가이샤 filed Critical 진구지 준
Publication of KR950035227A publication Critical patent/KR950035227A/ko
Application granted granted Critical
Publication of KR100302543B1 publication Critical patent/KR100302543B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits
    • H04L27/144Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements
    • H04L27/152Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements using controlled oscillators, e.g. PLL arrangements
    • H04L27/1525Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements using controlled oscillators, e.g. PLL arrangements using quadrature demodulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

[목적] 제조편차가 없는 LSI 화에 대응할 수 있는 다치 FSK 검파 회로를 제공한다.
[구성] 순시위상 검출회로(105)가, 기준 클럭 신호에 의거하여, 다치 FSK 변조파 신호의 순시 위상을 디지털적으로 검출하여 미분회로(115)에 출력하고, 미분회로가 이 순시위상 신호를 미분하여 순시 주파수 신호로 변환하고, 베이스 밴드 처리회로(130)가, 순시 주파수 신호로 부터 데이터 및 데이터 클럭을 재생한다. 순시 위상 검출 회로(105)에 있어서는, 변조파 정보 생성 회로(106)∼(109)가, π/2만큼 위상이 다른 제1 및 제2클럭 신호를 토대로, 다치 FSK 신호의 변조파 신호의 정보를 갖는 제1 및 제2변조파 정보신호를 출력하고, 2개의 이동 평균 필터회로(110) 및 (111)이 제1 및 제2변조파 정보 신호의 이동 평균을 각각 얻고, 논리 회로(112)가 2개의 이동 평균 신호에 의거하여, 입력 다치 FSK 변조파 신호의 순시 위상 신호를 형성한다.

Description

다치 FSK 검파회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 실시예 1의 구성을 나타내는 블럭도, 제2도는 순시위상 검출회로(105)의 순시위상 검출신호의 위상 특성의 설명도, 제3도는 FSK 베이스 밴드신호의 예를 나타내는 신호 파형도, 제4도는 미분회로(115)로부터의 순시주파수신호의 아이패턴을 나타내는 도면.

Claims (10)

  1. 다치 FSK 변조파신호 및 기준 클럭신호가 입력되고, 이 다치 FSK 변조파신호의 순시위상을 검출하여 디지털적으로 출력하는 순시위상 검출회로와, 이 순시위상 검출회로로부터 출력된 다치 FSK 변조파신호의 순시위상신호를 미분하여, 상기 다치 FSK 변조파신호의 순시주파수를 계산하여 출력하는 미분회로와, 이 미분 회로로부터 출력된 순시주파수신호로부터, 데이터 및 데이터 클럭을 재생하는 베이스 밴드 처리회로로 이루어지며, 상기 순시위상 검출회로가, 상기 기준클럭신호에 의거하여 생성된 π/2만큼 위상이 다른 동일주파수의 제1 및 제2클럭신호를 토대로, 상기 FSK 변조파신호의 이들 제1 및 제2클럭신호를 기준으로 한 위상차 반영정보를 포함하는 제1 및 제2변조파 정보신호를 출력하는 변조파정보 생성회로와, 이들 제1 및 제2변조파 정보신호의 이동평균을 각각 얻는 단순이동 필터회로 또는 이중이동 필터회로로 이루어지는 제1 및 제2이동평균 필터회로와, 이들 제1 및 제2이동평균 필터회로로부터의 이동평균신호에 의거하여, 입력된 상기 다치 FSK 변조파 신호의 순시위상신호를 형성용 논리회로로 이루어지는 것을 특징으로 하는 다치 FSK 검파회로.
  2. 제1항에 있어서, 상기 변조파정보생성회로가, 상기 기준클럭신호를 1/m분주(m은 정수)하는 1/m분주회로와, 분주된 클럭신호를 2분기하고, 적어도 분기한 한족의 클럭신호의 위상을 조작하여 π/2만큼 위상이 다른 상기 제1 및 제2클럭신호를 형성하는 클럭 신호 형성회로와, 당해 순시위상 검출회로에 입력된 상기 다치 FSK변조파신호와, 상기 제1클럭신호와의 논리레벨의 일치 불일치 신호를 형성하여 제1변조파 신호로서 출력하는 제1일치 불일치 회로와, 당해 순시위상 검출회로에 입력된 상기 다치 FSK 변조파신호와, 상기 제2클럭신호와의 논리레벨의 일치 불일치를 형성하여 제2변조파 정보신호로서 출력하는 제2일치 불일치 신호를 구비하는 것을 특징으로 하는 다치 FSK 검파 회로.
  3. 제1항 또는 제2항에 있어서, 상기 클럭 신호에 의거하여, 입력된 다치 FSK 변조파 신호의 주파수를 변환하고, 주파수가 변환된 다치 FSK 변조파 신호를 상기 순시위상 검출회로에 입력시키는 주파수 변환회로를 설치한 것을 특징으로 하는 다치 FSK 검파 회로.
  4. 제3항에 있어서, 상기 주파수 변환 회로가, 상기 기준 클럭 신호를 1/n분주(n은 정수)하는 1/n분주 회로와, 이 1/n분주회로로 부터 출력된 클럭신호와, 입력된 상기 다치 FSK 변조파 신호와의 논리 레벨의 일치 불일치를 구하는 주파수 변환용 일치불일치 회로를 구비하는 것을 특징으로 하는 다치 FSK 검파 회로.
  5. 제1항에 있어서, 상기 베이스 밴드 처리 회로가, 상기 비분회로로 부터의 순시 주파수 신호로 부터 데이터 클럭을 재생하는 클럭 재생 회로와, 재생된 데이터 클럭 및 상기 미분회로로 부터의 순시 주파수 신호에 의거하여, 그 순시 주파수 신호에 포함되어 있는 송수신기 사이의 반송파주파수의 변동에 의한 오차를 보상하는 주파수 변동 보상 회로와, 이 주파수 변동 보상회로에 의해 주파수 변동이 보상된 순시주파수 신호로 부터, 재생된 데이터를 클럭에 의거하여, 데이터를 재생하는 데이터 재생회로를 구비한 것을 특징으로 하는 다치 FSK 검파 회로.
  6. 제1항에 있어서, 상기 베이스 밴드 처리 회로가, 재생된 데이터 클럭 및 상기 미분회로로 부터의 순시 주파수 신호에 의거하여, 그 순시 주파수 신호가 소정의 상한 및 하한 사이에 들어가도록, 송수신기 사이의 반송파 주파수의 변동에 의거하여 오차를 보상하는 피드백형 주파수 변동 보상회로와, 이 피드백형 주파수 변동 보상회로로 부터의 순시 주파수 신호로 부터 데이터 클럭을 재생하는 재생회로와, 재생된 데이터 클럭 및 상기 피드백형 주파수 변동 보상회로로 부터 순시 주파수 신호에 의거하여, 그 순시 주파수 신호에 포함되어 있는 송수신시 사이의 반송파 주파수의 변동에 의거하여 잔존 오차를 보상하는 피드포워드형 주파수 변동 보상회로와, 이 피드포워드형 주파수 변동 보상회로에 의해 주파수 변동이 보상된 순시 주파수 신호로 부터 재생된 데이터 클럭에 의거하여, 데이터를 재생하는 데이터 재생회로를 구비한 것을 특징으로 하는 다치 FSK 검파 회로.
  7. 제1항에 있어서, 상기 미분회로 및 베이스 밴드 처리회로가, 상기 기준 클럭 신호와는 다른 주파수로서, 데이터 속도의 N배(N은 정수)의 주파수를 갖는 제2클럭신호에 의거하여 동작하는 것을 특징으로 하는 다치 FSK 검파 회로.
  8. 제1항에 있어서, 상기 베이스 밴드 처리회로가, 상기 기준 클럭 신호와는 다른 주파수로서, 데이터 속도의 N배(N은 정수)의 주파수를 갖는 제2클럭신호에 의거하여 동작하는 것을 특징으로 하는 다치 FSK 검파 회로.
  9. 제7항 또는 제8항에 있어서, 상기 제2기준 클럭 신호를 1/k분주(k는 정수)하는 1/k분주회로와, 이 1/k분주회로로 부터의 클럭신호에 의거하여, 입력신호의 샘플링 주파수를 변환하여 출력하는 샘플링 회로를 구비하고, 상기 샘플링 회로가, 상기 기준 클럭 신호로 동작하는 가장 후단의 회로의 후단에 형성되어 있는 것을 특징으로 하는 다치 FSK 검파 회로.
  10. 제1항에 있어서, 상기 미분회로 및 상기 베이스 밴드 처리 회로 사이에, 다비트 이동평균 필터회로를 설치한 것을 특징으로 하는 다치 FSK 검파 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950012147A 1994-06-06 1995-05-16 다치fsk검파회로 KR100302543B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP12398094 1994-06-06
JP94-123980 1994-06-06
JP28645894A JP3514529B2 (ja) 1994-06-06 1994-11-21 多値fsk検波回路
JP94-286458 1994-11-21

Publications (2)

Publication Number Publication Date
KR950035227A true KR950035227A (ko) 1995-12-30
KR100302543B1 KR100302543B1 (ko) 2001-11-22

Family

ID=26460764

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950012147A KR100302543B1 (ko) 1994-06-06 1995-05-16 다치fsk검파회로

Country Status (6)

Country Link
US (1) US5539355A (ko)
JP (1) JP3514529B2 (ko)
KR (1) KR100302543B1 (ko)
CA (1) CA2150631A1 (ko)
GB (1) GB2290202B (ko)
HK (1) HK1010810A1 (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5703908A (en) * 1993-10-08 1997-12-30 Rutgers University Fixed reference shift keying modulation for mobile radio telecommunications
US5777911A (en) * 1996-02-12 1998-07-07 Analog Devices, Inc. Digital filtering system
GB9603609D0 (en) * 1996-02-21 1996-04-17 Cedardell Ltd Apparatus for processing radiated radio frequency signals
GB9617598D0 (en) * 1996-08-22 1996-10-02 Philips Electronics Nv M-ary fsk receiver
US6046630A (en) * 1997-06-27 2000-04-04 Hyundai Electronics Industries Co., Ltd. π/4 QPSK digital demodulating apparatus and a method thereof
GB0104280D0 (en) * 2001-02-21 2001-11-21 Cambridge Silicon Radio Ltd Estimating frequency offset
US20020141568A1 (en) * 2001-04-02 2002-10-03 Acoustic Technologies, Inc. Dual threshold correlator
JP4161883B2 (ja) * 2003-11-19 2008-10-08 沖電気工業株式会社 Fsk信号検波器
JP4792908B2 (ja) * 2005-10-12 2011-10-12 日本電気株式会社 Fm復調装置及びその方法並びにそれを用いた通信装置
US8214163B2 (en) * 2006-03-17 2012-07-03 Lecroy Corporation Envelope generation algorithm
JP2010271091A (ja) 2009-05-20 2010-12-02 Seiko Epson Corp 周波数測定装置
JP5517033B2 (ja) * 2009-05-22 2014-06-11 セイコーエプソン株式会社 周波数測定装置
JP5440999B2 (ja) 2009-05-22 2014-03-12 セイコーエプソン株式会社 周波数測定装置
JP5582447B2 (ja) 2009-08-27 2014-09-03 セイコーエプソン株式会社 電気回路、同電気回路を備えたセンサーシステム、及び同電気回路を備えたセンサーデバイス
JP5815918B2 (ja) 2009-10-06 2015-11-17 セイコーエプソン株式会社 周波数測定方法、周波数測定装置及び周波数測定装置を備えた装置
JP5876975B2 (ja) 2009-10-08 2016-03-02 セイコーエプソン株式会社 周波数測定装置及び周波数測定装置における変速分周信号の生成方法
JP5883558B2 (ja) 2010-08-31 2016-03-15 セイコーエプソン株式会社 周波数測定装置及び電子機器
JP5770077B2 (ja) * 2011-12-09 2015-08-26 ラピスセミコンダクタ株式会社 周波数オフセット除去回路及び方法並びに通信機器
JP6089182B2 (ja) * 2014-02-21 2017-03-08 日本キャステム株式会社 多値fsk受信回路および方法、並びにプログラム
US9231751B1 (en) * 2014-09-18 2016-01-05 Realtek Semiconductor Corporation Clock-data recovery circuit and method thereof
PL417418A1 (pl) * 2016-06-06 2017-12-18 Neuro Device Group Spółka Akcyjna System pomiarowy i sposób pomiaru parametrów życiowych podczas snu
CN107544426B (zh) * 2016-06-27 2021-09-07 苏州宝时得电动工具有限公司 一种电动工具的控制方法、装置及电动工具
TWI625935B (zh) * 2017-05-12 2018-06-01 中原大學 移動平均低通濾波裝置與方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4433422A (en) * 1982-03-29 1984-02-21 Sperry Corporation Frequency measuring system for alternating frequency signals
JPS60100859A (ja) * 1983-11-08 1985-06-04 Nec Corp 周波数検波器
GB2158330A (en) * 1984-04-30 1985-11-06 Philips Electronic Associated An afc system for a direct modulation fm data receiver
JP2531614B2 (ja) * 1985-05-20 1996-09-04 沖電気工業株式会社 Pll装置
JPS6445097A (en) * 1987-08-13 1989-02-17 Hiroshi Sakamura Automatic illuminance control device for fluorescent lamp
JPH0410776A (ja) * 1990-04-27 1992-01-14 Victor Co Of Japan Ltd ゴースト除去装置
JPH051662A (ja) * 1991-06-26 1993-01-08 Mitsubishi Electric Corp 液体燃料燃焼装置の電磁ポンプ
US5243299A (en) * 1992-01-22 1993-09-07 Glenayre Electronics, Inc. Variable speed asynchronous modem
US5436589A (en) * 1994-01-31 1995-07-25 Motorola, Inc. Demodulator for frequency shift keyed signals

Also Published As

Publication number Publication date
US5539355A (en) 1996-07-23
CA2150631A1 (en) 1995-12-07
GB2290202A (en) 1995-12-13
KR100302543B1 (ko) 2001-11-22
HK1010810A1 (en) 1999-06-25
JPH0856243A (ja) 1996-02-27
GB2290202B (en) 1998-04-22
GB9510950D0 (en) 1995-07-26
JP3514529B2 (ja) 2004-03-31

Similar Documents

Publication Publication Date Title
KR950035227A (ko) 다치 fsk 검파회로
US8204153B2 (en) Clock recovery circuit and data receiving circuit
US5767750A (en) Modulator
US5021788A (en) Digital analog converter
US5835544A (en) Clock signal reproduction circuit and data reproduction circuit
US6127897A (en) Zero-crossing detection type clock recovery circuit operated at symbol rate
JPH07193564A (ja) クロック再生装置および再生方法
US4752942A (en) Method and circuitry for extracting clock signal from received biphase modulated signal
US4825452A (en) Digital FSK demodulator
US5835042A (en) Signal transmission method and signal transmission apparatus
EP1198065A1 (en) Digital-analog converter and method, and data interpolation device and method
KR0186138B1 (ko) 디지탈 디스크의 데이타 재생장치
US7072264B2 (en) VCO with phase modulated output
JP2004214932A (ja) クロック信号再生pll回路
US5841815A (en) Data receiver for correcting a phase of a received phase-modulated signal
JP4292355B2 (ja) Gmsk変調回路
JP3065859B2 (ja) 遅延検波回路
JPS60501533A (ja) 多機能デ−タ信号処理の方法と装置
KR950013441B1 (ko) 가우스 최소 천이방식의 부호식별 디지탈 재생장치
JPH09149086A (ja) デジタルfm系変調回路
FR2591828A1 (fr) Dispositif de modulation d'une frequence porteuse par sauts de phase ou de frequence
JPS62243426A (ja) デ−タ伝送システム
JPH01502551A (ja) 伝送媒体上で伝送速度がデータ信号ビット速度より大きい同期データ信号を前記伝送媒体を介して伝送する方法及び装置
JPS6247030B2 (ko)
KR20020064849A (ko) 입력신호의 위상오차 검출장치와 그 방법, 및 이를 이용한위상고정루프회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120625

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20130626

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee