KR950020174A - Interface device for data storage of digital compact cassettes - Google Patents

Interface device for data storage of digital compact cassettes Download PDF

Info

Publication number
KR950020174A
KR950020174A KR1019930029860A KR930029860A KR950020174A KR 950020174 A KR950020174 A KR 950020174A KR 1019930029860 A KR1019930029860 A KR 1019930029860A KR 930029860 A KR930029860 A KR 930029860A KR 950020174 A KR950020174 A KR 950020174A
Authority
KR
South Korea
Prior art keywords
data
counter
storing
memory
interface device
Prior art date
Application number
KR1019930029860A
Other languages
Korean (ko)
Inventor
강성춘
Original Assignee
이헌조
주식회사 엘지전자
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 엘지전자 filed Critical 이헌조
Priority to KR1019930029860A priority Critical patent/KR950020174A/en
Publication of KR950020174A publication Critical patent/KR950020174A/en

Links

Landscapes

  • Dram (AREA)

Abstract

본 발명은 디지탈 콤팩트 카세트(DCC; DIGITAL COMPACT CASSETTE)에서 데이타를 메모리(DRAM)에 저장하기 위한 인터페이스 장치에 관한 것으로서, 특히 불규칙적으로 입력되는 데이타를 일정한 속도로 메모리에 전송하여 저장할 수 있도록 한 디지탈 콤팩트 카세트의 데이타 저장을 위한 인터페이스 장치에 관한 것이다. 종래의 DCC시스템에서는 테이프의 뒤틀림이나, 기구 장치등의 장애로 인하여 7바이트에서 9바이트까지의 변화로 입력되는 데이타를 메모리(4)에 일정하게 저장할 수 없기 때문에 데이타 처리 에러가 발생되고, 이러한 에러 발생은 품질저하로 나타나게 되는 문제점이 있다. 본 발명은 테이프 포맥 및 에러 처리기(3)내에 구비되는 동기 검출 및 복조기(3A)에서 출력되는 데이타를 메모리(4)에 저장할 때 이 데이타를 일정하게 저장할 수 있도록 하는 메모리 인터페이스(7)로서, 테이프로부터 재생 및 동화증폭되어 입력되는 데이타(DATA)를 저장 및 카운트하는 버퍼 및 카운터부(8)와, 데이타를 2분주하여 카운트하는 카운터 및 멀티플렉서부(9)와, 1바이트의 데이타와 프레임 어드레스, 트랙 어드레스, 블럭 어드레스, 인텍스 어드레스를 저장하는 래치셀(10)과, 출력 데이타를 시분할된 제어신호(DOERDCB)에 의해 선택하여 메모(DRAM)에 제공하는 디멀티플렉서 및 카운터(11)로 구성되어, DCC시스템에서 메모리에 저장될 데이타가 불규칙적으로 입력되어도 이를 일정한 속도로 처리하여 저장할 수 있게함으로써 데이타 처리 에러 발생을 줄이고, 이에 따른 품질 향상을 기할수 있도록 한 디지탈 콤팩트 카세트의 데이타 저장을 위한 인터페이스 장치이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an interface device for storing data in a memory (DRAM) in a digital compact cassette (DCC). Particularly, the present invention relates to a digital compact that transmits and stores irregularly input data to a memory at a constant speed. An interface device for data storage of a cassette. In the conventional DCC system, data processing error occurs because data input from 7 bytes to 9 bytes cannot be stored constantly in the memory 4 due to a tape warp or a failure in a mechanical device. The occurrence is a problem that appears to be deterioration. The present invention is a memory interface (7) which makes it possible to constantly store data when the data output from the synchronization detection and demodulator (3A) provided in the tape format and the error processor (3) is stored in the memory (4). A buffer and counter section 8 for storing and counting data DATA which is reproduced and amplified and inputted from the video stream, a counter and multiplexer section 9 for dividing the data by two divisions, and a one-byte data and frame address; DCC includes a latch cell 10 for storing track addresses, block addresses, and index addresses, a demultiplexer and a counter 11 for selecting output data by time-divided control signals DOERDCB and providing them to a memo DRAM. Even if the data to be stored in the system is input irregularly, the system can process the data at a constant speed and reduce the data processing error. High, this is an interface device for data storing of the digital compact cassette to be based quality improvement according.

Description

디지탈 콤팩트 카세트의 데이타 저장을 위한 인터페이스 장치Interface device for data storage of digital compact cassettes

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제3도는 본 발명의 인터페이스 장치를 구성한 데이타 저장 블록의 회로도,3 is a circuit diagram of a data storage block constituting the interface device of the present invention;

제4도는 본 발명의 인터페이스 장치의 블록 구성도.4 is a block diagram of an interface device of the present invention.

Claims (1)

테이프로부터 재생 및 등화증폭되어 입력되는 데이타(DATA)를 클(CLK1,CLK2)에 따라 바이트 단위로 저장하고, 저장된 데이타의 카운트를 실행하는 버퍼 및 카운터부(8)와, 상기 버퍼 및 카운터부(8)에서 출력된 데이타를 클록(CLK2)에 맞춰 2분주하여 카운트하고, 카운트된 값에 따라 입력 데이타들을 각 래치 셀(10)에 저장 제어하는 카운터 및 멀티플렉서부(9)와, 상기 카운터 및 멀티플렉서브(9)에서 출력된 데이타를 클록(CLK2)에 맞춰 1바이트의 데이타와 프레임 어드레스, 트랙 어드레스, 블록 어드레스, 인텍스 어드레스를 저장하는 래치 셀(10; CELL1-CELLn)과, 상기 래치 셀(10)에서 출력된 데이타를 클록(CLK2)과 시분할된 제어신호(DOERDCB)에 의해 선택하여 메모리(DRAM)에 제공하는 디멀티플렉서 및 카운터(11)로 구성된 디지탈 카세트의 데이타저장을 위한 인터페이스 장치.A buffer and counter section 8 for storing data DATA reproduced and amplified from tape and inputted in units of bytes CLK1 and CLK2, and performing counting of the stored data; A counter and multiplexer section 9 for counting and dividing the data outputted from 8) in accordance with the clock CLK2, and storing and controlling input data in each latch cell 10 according to the counted value, and the counter and multiplexer. A latch cell 10 (CELL1-CELLn) storing data of 1 byte, a frame address, a track address, a block address, and an index address in accordance with the clock CLK2, and the latch cell 10 Interface for storing data of a digital cassette comprising a demultiplexer and a counter 11 which selects the data outputted by the clock) by a clock CLK2 and a time-divided control signal DOERDCB and provides it to a memory DRAM. Device. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019930029860A 1993-12-27 1993-12-27 Interface device for data storage of digital compact cassettes KR950020174A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930029860A KR950020174A (en) 1993-12-27 1993-12-27 Interface device for data storage of digital compact cassettes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930029860A KR950020174A (en) 1993-12-27 1993-12-27 Interface device for data storage of digital compact cassettes

Publications (1)

Publication Number Publication Date
KR950020174A true KR950020174A (en) 1995-07-24

Family

ID=66850547

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930029860A KR950020174A (en) 1993-12-27 1993-12-27 Interface device for data storage of digital compact cassettes

Country Status (1)

Country Link
KR (1) KR950020174A (en)

Similar Documents

Publication Publication Date Title
US4409627A (en) Video signal decoding circuit
KR950020651A (en) Disc player and its playback data processing method
KR880008173A (en) Information processing equipment
KR840005958A (en) Aligner of digital transmission system
JP2522258B2 (en) Signal processor
US5864309A (en) Serial data timing base modulator
KR950020174A (en) Interface device for data storage of digital compact cassettes
KR950013262A (en) Memory device of the video decoder
SE9501015L (en) Apparatus and method for handling digital signals and a processing device comprising such
JPS5658113A (en) Data delaying device
KR19980045940A (en) Error detection and automatic recovery of read-write pointers in first-in first-out (FIFO)
US5590279A (en) Memory data copying apparatus
JPS6255758B2 (en)
JP2751983B2 (en) Storage circuit for communication data processing
SU983748A1 (en) Information measuring device
KR0137408B1 (en) Fifo data i/o method
JPH05174144A (en) Histogram calculation circuit
KR910011057A (en) Signal processing unit
JPH01106136A (en) Hardware queue
KR950013255A (en) Address generator according to frame and field structure
JPH0678273A (en) Picture correction device
JPH0548556A (en) Data insertion circuit
KR920022114A (en) Data Bus Selector for Ed-Drop Transmission Equipment
JPH0547108A (en) Multiplexing data separating device
KR970017546A (en) Video program content notice device

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination