KR950012225A - 프로세서간 통신 인터페이스 회로 - Google Patents

프로세서간 통신 인터페이스 회로 Download PDF

Info

Publication number
KR950012225A
KR950012225A KR1019930022920A KR930022920A KR950012225A KR 950012225 A KR950012225 A KR 950012225A KR 1019930022920 A KR1019930022920 A KR 1019930022920A KR 930022920 A KR930022920 A KR 930022920A KR 950012225 A KR950012225 A KR 950012225A
Authority
KR
South Korea
Prior art keywords
data
processor
transmission
bus line
reception
Prior art date
Application number
KR1019930022920A
Other languages
English (en)
Other versions
KR0163006B1 (ko
Inventor
한승직
Original Assignee
전성원
현대자동차 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전성원, 현대자동차 주식회사 filed Critical 전성원
Priority to KR1019930022920A priority Critical patent/KR0163006B1/ko
Publication of KR950012225A publication Critical patent/KR950012225A/ko
Application granted granted Critical
Publication of KR0163006B1 publication Critical patent/KR0163006B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 프로세서를 다수개 구비한 시스템에 있어서 각 프로세서간의 데이터 송수신을 실행하는 인터페이스 회로에 관한 것으로서, 다수의 프로세서를 채용한 시스템에 있어서, 데이터 송수신용으로 동일 버스라인(5)을 사용하고, 상기 프로세서(1)로부터의 출력 데이터를 상기 버스라인(5)상으로 출력하는 송신수단(3)과, 상기 프로세서(1)로부터의 인에이블 신호에 따라 상기 송신수단(3)으로 동작전원을 공급하는 전원수단(2) 및, 상기 버스라인(5)상의 데이터를 상기 프로세서(1)로 입력하는 수신수단(4)을 포함하여 구성되며, 상기 프로세서(1)는 상기 버스라인(5)상의 데이터 유무를 근거로 송신데이터를 출력하고, 송신 뎅터 출력후에는 상기 수신수단(4)을 통해서 입력되는 데이터를 근거로 송신 데이터가 올바로 송신되는 지를 판단하도록 구성된 것을 특징으로 한다.

Description

프로세서간 통신 인터페이스 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1 실시예에 따른 프로세서간 인터페이스 회로를 나타낸 회로구성도.
* 도면의 주요부분에 대한 부호의 설명
1 : 프로세서 2 : 전원부
3 : 송신부 4 : 수신부
5 : 버스라인 31 : 입력부
32,33 : 증폭부

Claims (3)

  1. 다수의 프로세서를 채용한 시스템에 있어서, 데이터 송수신용으로 동일 버스라인(5)을 사용하고, 상기 프로세서(1)로부터의 출력 데이터를 상기 버스라인(5)상으로 출력하는 송신수단(3)과, 상기 프로세서(1)로부터의 인에이블 신호에 따라 상기 송신수단(3)으로 동작전원을 공급하는 전원수단(2) 및, 상기 버스라인(5)상의 데이터를 상기 프로세서(1)로 입력하는 수신수단(4)을 포함하여 구성되며, 상기 프로세서(1)는 상기 버스라인(5)상의 데이터 유무를 근거로 송신 데이터를 출력하고, 송신 데이터 출력후에는 상기 수신수단(4)을 통해서 입력되는 데이터를 근거로 송신 데이터가 올바로 송신되는지를 판단하도록 구성된 것을 특징으로 하는 프로세서간 통신 인터페이스 회로.
  2. 제1항에 있어서, 상기 송신수단(3)은 상기 프로세서(1)로부터의 출력 데이터를 입력하는 입력부(31)와, 이 입력부(31)에 의해 입력된 데이터를 증폭하는 증폭부(32,33)를 갖추어, 송신 데이터를 소정의 레벨로 레벨상승시키는 것을 특징으로 하는 프로세서간 통신 인터페이스 회로.
  3. 제1항에 있어서, 상기 수신수단(4)은 상기 버스라인(5)상의 데이터를 저항(R9,R10)에 의해 생성된 일정 레벨의 기준전위와 비교하여 입력하는 비교기(CP)를 포함하는 구성으로 되어, 입력 데이터의 레벨을 레벨 강하시키는 것을 특징으로 하는 프로세서간 통신 인터페이스 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930022920A 1993-10-30 1993-10-30 프로세서간 통신 인터페이스 회로 KR0163006B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930022920A KR0163006B1 (ko) 1993-10-30 1993-10-30 프로세서간 통신 인터페이스 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930022920A KR0163006B1 (ko) 1993-10-30 1993-10-30 프로세서간 통신 인터페이스 회로

Publications (2)

Publication Number Publication Date
KR950012225A true KR950012225A (ko) 1995-05-16
KR0163006B1 KR0163006B1 (ko) 1999-01-15

Family

ID=19367053

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930022920A KR0163006B1 (ko) 1993-10-30 1993-10-30 프로세서간 통신 인터페이스 회로

Country Status (1)

Country Link
KR (1) KR0163006B1 (ko)

Also Published As

Publication number Publication date
KR0163006B1 (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
KR920003300A (ko) 전자 기기 접속 장치
KR890702140A (ko) 버스에서 엑세스를 얻기 위한 노드용 장치 및 그 방법
KR960006396A (ko) 다중 프로토콜 데이타 버스 시스템
KR960035213A (ko) 도킹 스테이션 착/탈시 전원 제어 장치
KR950004015A (ko) 섹션간 교차 접속된 케이블 감지 시스템
KR950012225A (ko) 프로세서간 통신 인터페이스 회로
KR900010578A (ko) 분산형 터미널 드라이버 프로토콜을 사용하는 데이타 처리시스템
KR890012219A (ko) 컴퓨터 시스템에서의 키보드 선택 방법 및 장치
KR920008607A (ko) 시스템의 확장기능을 위한 선택보드의 인터페이스를 갖는 컴퓨터 시스템
KR980007804A (ko) 일대다 프로세서 통신장치 및 통신방법
US5001780A (en) Optical communication adapter with projector
KR960038550A (ko) 적외선 통신 장치
KR940013029A (ko) 가입자회로 이상 유무 판단회로
KR970013910A (ko) 외부 통신장애로 인한 모뎀 다운시 모뎀 리셋이 가능한 플러그 앤 플레이 기능을 가진 내장형 모뎀카드(Computer with PnP Modem)
KR880014775A (ko) 통신상태에 따른 전송선로 조절회로
KR920020901A (ko) 전전자 교환기의 하위레벨 프로세서 로딩방법
KR970029090A (ko) 사용자 인터페이스와 메인제어 시스템의 통신방법
KR910002172A (ko) 비 고정된 마스터/슬레이브 시스템의 멀티플 통신방법 및 회로
KR970066844A (ko) 옵션모뎀을 지원하는 인터페이스 장치를 갖는 휴대용 컴퓨터
KR910014293A (ko) 엘리베이터의 데이타 송수신방식
KR970078098A (ko) 통신망상의 불요데이타 제거장치
KR970019289A (ko) 보조제어장치와 외부장치간 정합회로(circuit for interfacing between auxiliary processor and external device)
KR940012893A (ko) 페이징 송신기에 있어서 주/예비장치의 절체방법 및 회로
KR890016869A (ko) 전원선을 이용한 분산 제어시스템
KR970049596A (ko) 이중 시스템 버스 정합장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020718

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee