KR950006453B1 - 영상신호 기록장치 - Google Patents
영상신호 기록장치 Download PDFInfo
- Publication number
- KR950006453B1 KR950006453B1 KR1019910018726A KR910018726A KR950006453B1 KR 950006453 B1 KR950006453 B1 KR 950006453B1 KR 1019910018726 A KR1019910018726 A KR 1019910018726A KR 910018726 A KR910018726 A KR 910018726A KR 950006453 B1 KR950006453 B1 KR 950006453B1
- Authority
- KR
- South Korea
- Prior art keywords
- line memory
- pulse
- signal
- video signal
- frame
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/797—Processing of colour television signals in connection with recording for recording the signal in a plurality of channels, the bandwidth of each channel being less than the bandwidth of the signal
- H04N9/7973—Processing of colour television signals in connection with recording for recording the signal in a plurality of channels, the bandwidth of each channel being less than the bandwidth of the signal by dividing the luminance or colour component signal samples or frequency bands among a plurality of recording channels
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S348/00—Television
- Y10S348/91—Flicker reduction
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
- Television Systems (AREA)
Abstract
내용 없음.
Description
제1도 및 제2도는 본 발명의 한 실시예를 표시한 것.
제1도는 본 발명에 관련한 영상신호 기록장치의 요부의 회로구성을 표시하는 블럭도.
제2도는 제1도의 요부의 타이밍차트.
* 도면의 주요부분에 대한 부호의 설명
1 : A/D변환기 2 : 동기분리회로
3 : 1H 디레이용 라인메모리 4,5 : 시간축 신장메모리
6 : 메모리 컨트롤 회로 7,8 : D/A변환기
10 : 입력단자 11,12 : 출력단자
HD : 수평동기신호 FP1 : 프레임 펄스
FP2 : 2프레임 펄스 RES : 리세트 펄스
CK : 클럭펄스 WRES : 라이트 리세트 펄스
RRES : 리드 리세트 펄스 WCK : 라이트 클럭펄스
RCK : 리드 리세트 펄스
본 발명의 목적은 구성회로소자의 흩어짐에 관계없이 재생화면에 있어 밝은곳이나 색조의 차이등에 의한 화면의 알아보기 어려운 것을 없애는데 있다.
본 발명은 일본국에서 개발된 EDTV(Editied Definition Television) 대응의 VTR(Video Tape Recorder), HDTV(High Definition Television) 대응의 VTR이나 MUSE(Multipe Sub-Nyquist Sampling Encoding) 대응의 VTR와 같은 범위로 영상신호의 기록을 하는 장치에 관한 것이다. 일본국에 있어 HDTV와 같은 광대역인 영상을 기록하는 장치에는 영상신호를 기록할때 영상신호를 시간축 신장처리하여 채널분할하여 기록하는 것이 알려져 있다(예를들면 일본국 공개특허 공보인 특개소 62-196985호공보나 특개소 62-190981호 공보참조). 이와 같이하여 기록하면은 예를들어 입력영상신호의 범위가 8㎒의 경우 이 신호를 2배로 시간축 연장하면 점유범위는 8㎒의 1/2인 4㎒로 충분하다.
단 시간축은 2배로 신장되어 있으므로 신호를 2채널로 분할하지 않으면 시간오차가 발생하여 버린다.
따라서 상기 기록방법은 기록재생계의 범위에 여유가 없는 경우에 자주 채용된다.
그렇지만 상기 기록방법을 채용한 기록장치로는 그 채널의 계통에 각기 사용되어 있는 회로소자의 흩어짐에 의한 회로특성상의 차가 자주 문제가 된다.
즉 2계통의 회로특성에 차가 있을때에는 재생화면에 있어 1수평주사기간(1라인 : 1H)마다 밝은 곳이나 색조의 차이등의 현상이 생겨서 화면이 대단히 알아보기 어려운 문제점을 갖고 있다.
상기의 목적을 달성하기 위하여 본 발명에 관련되는 영상신호 기록장치는 입력영상신호를 전송하기 위한 제1채널과 입력영상신호의 기수라인과 우수라인과를 어떤 프레임에는 제1채널을 끼워서 기수라인을 전송함과 동시에 제2채널을 끼워서 우수라인을 전송하고 다음 프레임에서 제1채널을 끼워서 우수라인을 전송함과 동시에 제2채널을 끼워서 기수라인을 전송하는 수단과를 포함하고 있다.
상기의 구멍에 의하면, 제1,제2의 채널간에 회로특성상의 차가 있어도 각 채널에 있어서 서로 이웃간에 있는 프레임에 각기 포함되는 우수라인 및 기수라인의 배열이 역으로 된다.
따라서 재생화면에서는 양 채널의 회로특성이 차가 눈에 띄지않게 된다.
더욱 상기 제1 및 제2채널은 예컨대 라인메모리로 구성하면 좋다.
본 발명의 다시 타의목적, 특징 및 뛰어난 점은 이하에 표시한 기재에 의하여 충분히 알것이다.
또 본 발명의 이익은 첨부도면을 참조한 다음 설명으로 명백하게 될 것이다.
본 발명의 한 실시예를 제1도 및 제2도에 의거하여 설명하며는 이하와 같다.
더욱 일본국에 있는 HDTV와 같은 1프레임의 1125본의 주사선에서 되는 예에 관하여 설명을 이하에 하겠다.
본 발명에 관련되는 영상신호 기록장치는 제1도에 표시함과 같은 구성이 되어 있어 단자 10을 끼워서 입력시킨 영상신호는 다시 A/D변환기 1에 입력시킴과 동시 동기분리회로 2에 입력시킨다.
이 동기분리회로 2는 입력된 영산신호의 수평동기신호 HD를 분리하든지 주기가 1프레임의 프레임 펄스 FP1나 2프레임의 프레임 펄스 FP2를 생성하든지 한다.
D/A변환기 1로서 디지탈 데이터에 변환된 영상신호는 라인메모리 3(제1라인메모리수단, 지연수단)에 입력되어 영상신호가 1H(수평주사시간)지연된후 라인메모리 4(제2라인메모리수단)에 입력된다.
라인메모리 4로 입력된 신호에 대하여 시간축 신장이 이루어져 D/A변환기 7(제1D/A변환수단)에 입력되어 애널로그 데이터에 반환되어 제1채널(CH1)의 신호로서 출력된다.
더욱 제1채널은 라인메모리 3, 라인메로리 4 및 D/A변환기 7에서 구성되어 있다.
상기 A/D변환기 1로서 디지틀 데이터에 변환된 영상신호는 또 지연되지 않고 라인메모리 5(제3라인메모리수단)에 입력되어 시간축 신장이 이루어져 D/A변환기 8(제2D/A변환수단)에 입력되어 애널로그 데이터에 변환되어 제2채널(CH2)의 신호로서 출력된다.
더욱 제2채널은 라인메모리 5 및 D/A변환기 8에서 구성되어 있다.
메모리 콘트롤회로 6(라인메모리 제어수단)는 동기분리회로 2의 출력인 수평동기신호 HD, 프레임 펄스 FP1 및 2프레임 펄스 FP2의 각 펄스신호에 의거하여 리세트 펄스 RES나 클럭펄스 CK를 생성하여 이것들을 1H 디레이용의 라인메모리의 3에 보낸다. 리세트 펄스 RES나 클럭펄스 CK(공히 제1제어신호)는 라인메모리 3을 제어하여 입력신호를 1H 지연시키기 위한 것이다.
또, 메모리 콘트롤회로 6는 동기분리회로 2에서의 수평동기신호 HD 프레임 펄스 FP1 및 2프레임 펄스 FP2의 각 펄스신호에 의거하여 라이트 리세트 펄스 WRES, 리드 리세트 펄스 RRES, 라이트 클럭펄스 WCK 및 리드 클럭펄스 RCK를 생성하여 시간축 신장용의 라인메모리 4,5에 각기 보낸다.
여기서 예를들면 리드 클럭펄스 RCK가 라이트 클럭펄스 WCK의 1/2의 주파수로 되어 있다면 2배의 시간축 신장이 되는 것으로 된다.
역시 라이트 리세트 펄스 WRES, 리드 리세트 펄스 RRES, 라이트 클럭펄스 WCK 및 리드 클럭펄스 RCK에서 제2 및 제3제어신호가 각기 구성된다.
리드 클럭펄스 RCK에 의거하여 읽어내었다.
2배로 시간축 신장된 영상데이터는 D/A변환기 7 및 8로서 애널로그 데이터에 각기 변환된 후 출력단자 11,12에서 로패스필터, 변조기, 기록앰프 등을 끼워서 자기테이프등의 기록매체(어느것이나 그림표시가 되지 않은)에 기록된다.
다음에 제2도를 사용하여 제1도의 회로의 상세한 타이밍에 대하여 설명한다.
제2a도는 A/D변환기 1로 디지틀 데이터에 변환된 영상신호(라인메모리 3의 입력신호)를 표시하고 있다.
디지틀 데이터에 변환된 영상신호는 라인메모리 3으로 1라인(1H) 지연되며는 제2b도에 표시함과 같다.
역시 그림중의 숫자는 수평주사 라인넘버를 표시하고 있다. 단자 10에 입력된 영상신호가 동기분리회로 2에 입력되며는 입력된 영상신호에서 수평동기신호 HD(제2c도 참조)가 분리됨과 동시에 프레임 펄스 FP1(제2d도 참조)나 프레임 펄스 FP2(제2e도 참조)가 생성되어 출력된다.
동기분리회로 2에서의 상기 출력신호에 의거하여 메모리 콘트롤 회로 6는 제2f도에 표시하는 라이트 리세트 펄스 WRES와 제2g도에 표시하는 리드 리세트 펄스 RRES를 시간축 신장용 라인메모리 4,5에 대하여 출력한다.
라이트 리세트 펄스 WRES는 기입하는 스타트 포인트를 표시하는 것으로 제2f도로 표시하는 타이밍으로 데이터가 라인메모리 4,5에 각기 기입된다(제2h,i도 참조).
리드 리세트 펄스 PRES는 판독의 스타트 포인트를 표시하는 것으로 제2g도로 표시하는 타이밍으로 판독하면 제2j, k도로 표시함과 같이 데이터가 판독된다.
라이트 클럭펄스 WCK, 리드 클럭펄스 RCK는 어느것이나 그림표시가 없지만 리드 클럭펄스 RCK는 라이트 클럭펄스 WCK의 1/2의 주파수에 설정되어 있다.
제1채널(CH1)에는 제2j도에 표시함과 같이 제1프레임으로서 기수라인이 또 제2프레임으로서 우수라인이 할당되어 있다.
한쪽 제2채널에는 제2k도에 표시함과 같이 제1프레임으로서 우수라인이 제2프레임으로서 기수라인이 할당되어 있다.
이와 같이하여 입력된 영상신호는 번갈아 각 채널에 분산되게 된다. 따라서 영상신호의 n라인눈금(n는 자연수로 1≤n≤1125)은 제1, 제2채널 CH1,CH2를 끼워서 번갈아 전송되기 때문에 제1,제2채널 CH1,CH2에 회로특성상의 차가 있어도 재생화면상에는 시각적으로 평균화되어 색깔에진 얼룩이나 밝은곳의 얼룩이 되어 지각되는 것이 거의 없어진다.
본 발명에 관련한 영상신호 기록장치는 이상과 같이 입력영상신호를 전송하기 위한 제1의 채널 및 제2의 채널과 상기 입력영상신호의 기수라인과 우수라인과를 어떤 프레임에는 제1의 채널에 기수라인, 제2의 채널에 우수라인이 되도록 또 다음의 프레임에는 제1의 채널에 우수라인, 제2의 채널에 기수라인이 되도록 각 채널에 있어 서로 이웃에 있는 프레임에 각기 포함되는 우수라인 및 기수라인의 배열을 역으로 하는 수단을 포함하는 것을 특징으로 하고 있다.
그러므로, 제1,제2채널간에 회로특성상의 차가 있어도 화상을 형성하는 신호의 기수라인과 우수라인이 1프레임마다 번갈아 제1, 제2채널의 특성으로 전송된다.
따라서, 재생화면에서는 양 채널의 회로특성상의 차에 의한 영향이 평균화되어 색깔에진 얼룩이나 휘도얼룩으로 되어 지각되는 것이 없어진다.
따라서 양 채널간의 특성차를 없애는 특수한 회로를 필요로 하지 않으므로 장치의 낮은 코스트화가 가능하게 된다.
발명의 상세한 설명의 항에 있어서 성취한 구체적인 실시양태, 또는 실시예는 어디까지나 본 발명의 기술 내용을 명백하게 하는 것으로 그와 같은 구체예만이 한정하여 협의로 해석되는 것은 아니고 본 발명의 정신과 다음에 기재하는 특허청구 사항의 범위내에서 여러가지로 변경하여 실시하는 것이 되는 것이다.
Claims (2)
- 입력 비디오 신호를 디지탈 데이터로 변환하기 위한 A/D변환수단과, 입력 비디오 신호에서 수평동기 신호를 분리하여 하나의 프레임의 사이클을 가지는 제1프레임 펄스와 두개의 프레임의 사이클을 가지는 제2프레임 펄스를 생성하기 위한 동기분리수단과, 수평동기신호와 제1프레임 펄스와 제2프레임 펄스에 의거해서 제1,제2,제3제어신호를 출력하기 위한 선 메모리 제어수단과, 제1제어신호에 따라 하나의 수평주사주기의 상기 A/D변환수단의 출력을 지연하기 위한 제1선 메모리수단과, 제2제어신호에 따라 상기 제1선 메모리수단의 출력의 시간축을 확장하기 위한 제2선 메모리수단과, 제3제어신호에 따라 상기 A/D변환수단의 출력의 시간축을 확장하기 위한 제3선 메모리수단과, 상기 제2선 메모리수단의 출력을 제1아날로그 데이터로 변환하기 위한 제1D/A변환수단과, 상기 제3선 메모리수단의 출력을 제2아날로그 데이터로 변환하기 위한 제2D/A변환수단과, 제1 및 제2아날로그 데이터에 의거해서 기록매체상에 두개의 채널로 기록되는 입력 비디오 신호를 포함하는 비디오 신호 기록장치.
- 제1항에 있어서, 제1제어신호는 리세트 펄스와 클럭펄스를 포함하고, 제2 및 제3제어신호의 각각은 라이트 데이터용 시작점을 지시하는 라이트 리세트 펄스와 데이터를 리드 하기위한 시작점을 지시하는 리드 리세트 펄스와 라이트 클럭펄스 및 리드 클럭펄스를 포함하며, 리드 클럭펄스는 상기 제2 및 제3선 메모리수단에 입력되는 각 신호의 시간축을 두배로 확장하도록 라이트 클럭펄스의 주파수의 1/2주파수를 가지는 비디오 신호 기록장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2319374A JPH04188979A (ja) | 1990-11-21 | 1990-11-21 | 映像信号記録装置 |
JP90-319374 | 1990-11-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950006453B1 true KR950006453B1 (ko) | 1995-06-15 |
Family
ID=18109441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910018726A KR950006453B1 (ko) | 1990-11-21 | 1991-10-24 | 영상신호 기록장치 |
Country Status (6)
Country | Link |
---|---|
US (2) | US5295024A (ko) |
EP (1) | EP0487182B1 (ko) |
JP (1) | JPH04188979A (ko) |
KR (1) | KR950006453B1 (ko) |
DE (1) | DE69123433T2 (ko) |
ES (1) | ES2094201T3 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100292588B1 (ko) * | 1992-05-12 | 2001-06-15 | 이데이 노부유끼 | 자기기록재생장치및그방법 |
KR100228028B1 (ko) * | 1993-10-29 | 1999-11-01 | 니시무로 타이죠 | 다종 언어 대응형 기록매체 및 재생장치 |
US5850500A (en) * | 1995-06-28 | 1998-12-15 | Kabushiki Kaisha Toshiba | Recording medium comprising a plurality of different languages which are selectable independently of each other |
EP0836192A1 (en) * | 1993-10-29 | 1998-04-15 | Kabushiki Kaisha Toshiba | Multi-scene recording medium and method and apparatus for reproducing data therefrom |
US5764846A (en) * | 1993-10-29 | 1998-06-09 | Kabushiki Kaisha Toshiba | Multi-scene recording medium and apparatus for reproducing data therefrom |
JP2795214B2 (ja) * | 1994-10-12 | 1998-09-10 | 日本電気株式会社 | Vdt障害緩和方法および画像周波数減衰装置およびvdtアダプタ |
US5815633A (en) * | 1995-06-15 | 1998-09-29 | Kabushiki Kaisha Toshiba | Multi-scene recording medium and apparatus for reproducing data therefrom |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5773577A (en) * | 1980-10-27 | 1982-05-08 | Sony Corp | Control signal fetch circuit |
GB2098021B (en) * | 1981-05-06 | 1985-06-19 | Sony Corp | Digital television apparatuses |
WO1985005001A1 (en) * | 1984-04-24 | 1985-11-07 | Matsushita Electric Industrial Co., Ltd. | Device for correcting time axis |
US4780769A (en) * | 1985-02-05 | 1988-10-25 | Sony Corporation | Recording and reproducing apparatus for time compressed video signals wherein said signals are expanded and converted into two separate channels before recording |
JPS61234683A (ja) * | 1985-04-10 | 1986-10-18 | Fuji Photo Film Co Ltd | フイ−ルド/フレ−ム変換におけるフリツカ防止回路 |
JPH0620292B2 (ja) * | 1985-11-12 | 1994-03-16 | 富士写真フイルム株式会社 | 時間軸修正機能を有する映像信号回路 |
KR900007470B1 (ko) * | 1986-02-18 | 1990-10-10 | 마쯔시다덴기산교 가부시기가이샤 | 영상신호의 기록방법 및 기록재생장치 |
JPS62190981A (ja) * | 1986-02-18 | 1987-08-21 | Matsushita Electric Ind Co Ltd | 映像信号記録方法および記録再生装置 |
JPS62196985A (ja) * | 1986-02-25 | 1987-08-31 | Matsushita Electric Ind Co Ltd | 映像信号記録方法 |
JPH084334B2 (ja) * | 1986-07-14 | 1996-01-17 | ソニー株式会社 | 映像信号処理回路 |
US4783704A (en) * | 1986-12-10 | 1988-11-08 | Eastman Kodak Company | Skip-field video recorder with high temporal sampling rate |
US4774599A (en) * | 1987-01-02 | 1988-09-27 | Eastman Kodak Company | Skip-field video recording with maximum vertical resolution |
US4939593A (en) * | 1987-03-11 | 1990-07-03 | Sanyo Electric Co., Ltd. | Still picture processing apparatus for a still camera |
-
1990
- 1990-11-21 JP JP2319374A patent/JPH04188979A/ja active Pending
-
1991
- 1991-05-23 US US07/704,385 patent/US5295024A/en not_active Expired - Fee Related
- 1991-07-09 ES ES91306211T patent/ES2094201T3/es not_active Expired - Lifetime
- 1991-07-09 EP EP91306211A patent/EP0487182B1/en not_active Expired - Lifetime
- 1991-07-09 DE DE69123433T patent/DE69123433T2/de not_active Expired - Fee Related
- 1991-10-24 KR KR1019910018726A patent/KR950006453B1/ko not_active IP Right Cessation
-
1993
- 1993-04-20 US US08/049,589 patent/US5394276A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5394276A (en) | 1995-02-28 |
EP0487182B1 (en) | 1996-12-04 |
US5295024A (en) | 1994-03-15 |
EP0487182A3 (en) | 1993-03-17 |
DE69123433T2 (de) | 1997-05-28 |
JPH04188979A (ja) | 1992-07-07 |
EP0487182A2 (en) | 1992-05-27 |
ES2094201T3 (es) | 1997-01-16 |
DE69123433D1 (de) | 1997-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940003046B1 (ko) | 2화면 텔레비젼 수상기 | |
JPS6043707B2 (ja) | 位相変換装置 | |
KR950006453B1 (ko) | 영상신호 기록장치 | |
US5063437A (en) | Method and apparatus for processing a color video signal | |
US6020927A (en) | Video signal format converter | |
US4673980A (en) | Video-signal time-axis correction apparatus | |
US4792863A (en) | Apparatus for recording still image with random noise minimized | |
JPS60203094A (ja) | ビデオ信号を時間圧縮または時間伸長する回路装置 | |
EP0260045A2 (en) | Video signal recording method and associated recording/reproducing apparatus | |
US5245414A (en) | Video signal synchronizer for a video signal in luminance and chrominance component form | |
US5636312A (en) | Video image mixing apparatus | |
EP0349989B1 (en) | Field memory device for processing a color television signal including different two modulated color signals transmitted alternately for one horizontal period | |
KR900001450B1 (ko) | 기록 재생 장치 | |
KR920001848B1 (ko) | 영상신호 전송장치 | |
JPH0554315B2 (ko) | ||
KR0124853Y1 (ko) | 텔레비젼방송방식 변환장치 | |
JPH0632459B2 (ja) | 映像信号の記録再生装置 | |
JP2711142B2 (ja) | 時間伸長回路 | |
JPH0530355B2 (ko) | ||
KR960003878B1 (ko) | Muse 디코더 | |
KR930003238Y1 (ko) | 영상신호의 샘플링 장치 | |
CA1287162C (en) | Method of reformatting color television signals | |
JPH09298719A (ja) | 複数のディジタル信号の多重化方法およびその装置 | |
JPS61238185A (ja) | 画像情報記録再生装置 | |
JPS59112789A (ja) | カラ−映像信号処理回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010605 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |