KR950004704A - 3 input 1 output divider - Google Patents

3 input 1 output divider Download PDF

Info

Publication number
KR950004704A
KR950004704A KR1019930012716A KR930012716A KR950004704A KR 950004704 A KR950004704 A KR 950004704A KR 1019930012716 A KR1019930012716 A KR 1019930012716A KR 930012716 A KR930012716 A KR 930012716A KR 950004704 A KR950004704 A KR 950004704A
Authority
KR
South Korea
Prior art keywords
signal
output
logic
switching
gate
Prior art date
Application number
KR1019930012716A
Other languages
Korean (ko)
Other versions
KR0164561B1 (en
Inventor
김진복
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930012716A priority Critical patent/KR0164561B1/en
Publication of KR950004704A publication Critical patent/KR950004704A/en
Application granted granted Critical
Publication of KR0164561B1 publication Critical patent/KR0164561B1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J3/00Continuous tuning

Landscapes

  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

본 발명은 위성 방송 수신기 내장형 TV에서 TV튜너와 위성 방송 튜너를 일체화 시킨 세트에 있어서, TV신호와 위성 방송 신호를 선택하여 일체화 튜너에 인가시키도록 하는 것으로 TV 신호와 위성 수평 신호 및 위성 수직 신호중 모우드에 따라 하나의 신호를 선택하여 일체화 튜너에 인가시키는 것이다.According to the present invention, a TV tuner and a satellite broadcast tuner are integrated in a TV set with a built-in satellite broadcast receiver, and the TV signal and the satellite broadcast signal are selected and applied to the integrated tuner. In this case, one signal is selected and applied to the integrated tuner.

이를 위하여 모우드에 따라 각기 다르게 인가되는 DC전압(VDC)을 비교부(100)에서 기준전압과 비교하여 논리 신호를 출력시키고 상기 비교부(100)의 논리 신호를 로직게이트부(200)에서 논리 조합하여 스위칭 신호로 출력시키며 상기 로직게이트부(200)의 스위칭 신호로 TV 시그널 스위칭부(300)와 위성 시그널 스위칭부(400)를 스위칭 구동시켜 TV 신호와 위성방송 신호를 선택적으로 일체화 튜너에 인가시키도록 한 것으로 TV신호와 위성 수평 신호 및 위성 수직 신호중 한가지 신호를 모우드 선택에 따라 다른 신호와 간섭없이 일체화 튜너에 인가시키게 된다.To this end, a logic signal is output by comparing a DC voltage (V DC ) applied differently according to a mode with a reference voltage in the comparator 100, and a logic signal of the comparator 100 is logic in the logic gate part 200. And outputs a switching signal and selectively drives the TV signal switching unit 300 and the satellite signal switching unit 400 with the switching signal of the logic gate unit 200 to selectively apply the TV signal and the satellite broadcasting signal to the integrated tuner. One of the TV signal, the satellite horizontal signal and the satellite vertical signal is applied to the integrated tuner without interference with other signals according to the mode selection.

Description

3입력 1출력 분배기3 input 1 output divider

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제 1 도는 본 발명의 회로도, 제 2 도는 본 발명 비교부의 실시 회로도, 제3도는 본 발명 로직게이트부의 실시 회로도.1 is a circuit diagram of the present invention, FIG. 2 is an implementation circuit diagram of the comparison unit of the present invention, and FIG. 3 is an implementation circuit diagram of the logic gate unit of the present invention.

Claims (7)

TV튜너와 위성 방송 튜너를 일체화 시킨 일체화 튜너가 구비된 세트에 있어서, 방송신호 모우드 선택에 따라 각기 다르게 인가되는 DC전압을 기준전압과 비교하여 방송 신호 모우드에 따른 논리 신호를 출력시키는 비교수단과, 상기 비교수단의 논리 신호 출력을 논리 게이트로 논리 조합하여 방송 신호 모우드 선택에 따른 스위칭 신호를 출력시키는 논리 수단과, 상기 논리 수단의 스위칭 신호 출력에 의하여 스위칭 동작되고 방송 신호를 선택하여 일체형 튜너에 인가시키는 스위칭 수단을 구비한 분배기를 구성시킨 것을 특징으로 하는 3입력 1출력 분배기.A set comprising an integrated tuner integrating a TV tuner and a satellite broadcast tuner, comprising: comparing means for outputting a logic signal according to a broadcast signal mode by comparing a DC voltage applied differently according to a broadcast signal mode selection with a reference voltage; A logic means for logically combining the logic signal output of the comparison means with a logic gate to output a switching signal according to the broadcast signal mode selection, and switching by the switching signal output of the logic means and selecting a broadcast signal to apply to the integrated tuner A three input one output divider comprising a divider having a switching means. 제1항에 있어서, 비교수단은 방송 신호 모우드별로 다르게 인가되는 DC전압(VDC)을 정격전압 이상의 신호만 통과시키는 제너다이오드(ZD1)와, 상기 제너다이오드(ZD1)의 출력전압과 저항(R1)(R2)(R3)으로 설정된 기준전압으로비교하여 논리 신호를 출력시키는 비교기 (CP1)(CP2)로 구성시킨 것을 특징으로 하는 3입력 1출력 분배기.The method of claim 1, wherein the comparison means includes a zener diode ZD1 for passing only a signal having a rated voltage higher than a DC voltage V DC applied differently for each broadcast signal mode, and an output voltage and resistance R1 of the zener diode ZD1. And a comparator (CP1) (CP2) for outputting a logic signal in comparison with a reference voltage set to (R2) and (R3). 제 1항에 있어서, 논리 수단은 비교기(CP1)(CP2)의 출력(A)(B)을 앤드게이트(AN1)와 익스크루시브오와 게이트(EX1) 및 낸드게이트(NA1)의 입력으로 인가시키고 상기 앤드게이트(AN1)와 익스크루시브 오아 게이트(EX1) 및 낸드게이트(NA1)의 출력(X0)(Y0)(Z0)을 스위칭 신호로 스위칭 수단에 인가시키도록 구성시킨 것을 특징으로 하는 3입력 1출력 분배기.The logic means according to claim 1, wherein the logic means applies the outputs (A) (B) of the comparators (CP1) (CP2) to the inputs of the AND gate (AN1), the exclusive oh and gate (EX1), and the NAND gate (NA1). And the output (X0) (Y0) (Z0) of the AND gate (AN1), the exclusive ora gate (EX1), and the NAND gate (NA1) as a switching signal to the switching means. Input 1 output divider. 제1항에 있어서, 스위칭 수단은 논리 수단의 스위칭 신호에 의하여 TV방송 신호를 일체형 튜너에 인가시키는 TV 시그널 스위치부(300)와, 논리 수단의 스위칭 신호에 의하여 위성 방송 신호를 일체형 튜너에 인가시키는 위성 시그널 스위치부(400)로 구성시킨 것을 특징으로 하는 3입력 1출력 분배기.The switching means according to claim 1, wherein the switching means applies a TV signal switch unit 300 for applying the TV broadcast signal to the integrated tuner by the switching signal of the logic means, and applies the satellite broadcast signal to the integrated tuner by the switching signal of the logic means. 3 input 1 output splitter characterized in that the satellite signal switch unit 400. 제4항에 있어서, TV시그널 스위치부(300)는 TV방송 신호를 콘덴서(C1)(C3)를 통하여 일체형 튜너에 인가시키되 상기 콘덴서(C1)(C3)의 접속점에 콘덴서(C2)와 다이오드(D1)를 연결하고 상기 다이오드(D1)가 낸드게이트(NA1)의 출력(Z0)에 의하여 구동이 제어되게 연결 구성시킨 것을 특징으로 하는 3입력 1출력 분배기.The TV signal switch unit 300 applies a TV broadcast signal to the integrated tuner through the capacitors C1 and C3, and at the connection point of the capacitors C1 and C3, the capacitor C2 and the diode (5). D1) and the diode (D1) is connected to configure the drive is controlled by the output (Z0) of the NAND gate (NA1). 제4항에 있어서, 위성 시그널 스위치부(400)는 앤드게이트(AN1)와 익스크루시브 오아 게이트(EX1)의 출력(X0)(Y0)에 의하여 트랜지스터(Q2)(Q4)의 구동이 제어되게 연결하고 상기 트랜지스터(Q2)(Q4)의 구동에 따라 동작되게 트랜지스터(Q1)(Q3)를 연결하며 상기 트랜지스터(Q1)(Q3)를 통하여 위성방송 신호가 일체형 튜너에 인가되게 연결 구성시킨 것을 특징으로 하는 3입력 1출력 분배기.The satellite signal switch unit 400 is configured to control the driving of the transistors Q2 and Q4 by the outputs X0 and Y0 of the AND gate AN1 and the exclusive OR gate EX1. The transistors Q1 and Q3 to be operated according to the driving of the transistors Q2 and Q4, and the satellite broadcasting signals are connected to the integrated tuner through the transistors Q1 and Q3. 3 inputs and 1 output splitter. 제1항에 있어서, 분배기는 TV신호 입력단자(1)와 위성 방송 신호 입력단자(2)(3)를 갖추고 신호출력단자(4)를 갖춘 것을 특징으로 하는 3입력 1출력 분배기.The divider according to claim 1, characterized in that the distributor comprises a TV signal input terminal (1) and a satellite broadcast signal input terminal (2) (3) and a signal output terminal (4). ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019930012716A 1993-07-05 1993-07-05 Three input-1 output divider KR0164561B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930012716A KR0164561B1 (en) 1993-07-05 1993-07-05 Three input-1 output divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930012716A KR0164561B1 (en) 1993-07-05 1993-07-05 Three input-1 output divider

Publications (2)

Publication Number Publication Date
KR950004704A true KR950004704A (en) 1995-02-18
KR0164561B1 KR0164561B1 (en) 1999-03-20

Family

ID=19358856

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930012716A KR0164561B1 (en) 1993-07-05 1993-07-05 Three input-1 output divider

Country Status (1)

Country Link
KR (1) KR0164561B1 (en)

Also Published As

Publication number Publication date
KR0164561B1 (en) 1999-03-20

Similar Documents

Publication Publication Date Title
EP0817386B1 (en) Voltage-level shifter
KR970705237A (en) Supply and interface configurable input / output buffers (SUPPLY AND INTERFACE CONFIGURABLE INPUT / OUTPUT BUFFER)
KR910017787A (en) Cross fader for audio signal editing
KR950004704A (en) 3 input 1 output divider
KR19980050807A (en) Semiconductor circuit for generating high output voltage
JP3688497B2 (en) Analog switch circuit
US4015141A (en) Apparatus for comparing voltages
KR960005019Y1 (en) Video signal interference checking circuit
KR950028313A (en) In-phase signal output circuit, reverse-phase signal output circuit and two-phase signal output circuit
KR910005925Y1 (en) Tv mode switching compensation circuit
KR930005929Y1 (en) Automatic mode cutout circuit
KR940000938Y1 (en) Vcr control circuit with urerscart
KR930007042A (en) Multifunction Home Appliance Power Supply
KR0120179B1 (en) Mohs electronic field effect transistor driving circuit
KR0122313Y1 (en) Output buffer
KR910005005Y1 (en) Horizontal synchronous signal detecting circuit
KR920000925Y1 (en) Blanking level compensating circuit
KR950003794Y1 (en) Superimposing fade circuit
KR900004798Y1 (en) Multi signal switching circuits
KR950016026A (en) Input stage control circuit of satellite broadcasting receiver
KR890003588Y1 (en) Timer mode changing circuit of vtr
KR0137077Y1 (en) ID recognition circuit in series dependent configuration
KR970060696A (en) Digital hardware system with voltage automatic switching circuit
JPH0690126A (en) Analog switch circuit
KR950002222A (en) Audio switching circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee