KR950002224A - 리세트 회로 - Google Patents
리세트 회로 Download PDFInfo
- Publication number
- KR950002224A KR950002224A KR1019930010318A KR930010318A KR950002224A KR 950002224 A KR950002224 A KR 950002224A KR 1019930010318 A KR1019930010318 A KR 1019930010318A KR 930010318 A KR930010318 A KR 930010318A KR 950002224 A KR950002224 A KR 950002224A
- Authority
- KR
- South Korea
- Prior art keywords
- node
- reset
- power supply
- mode
- potential
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
Landscapes
- Electronic Switches (AREA)
Abstract
본 발명은 배터리를 사용하는 시스템에서 모드에 따라 전원의 상태에 관계없이 안정되게 리세트신호를 발생하는 회로에 관한 것이다.
이를 위하여 시스템은 배터리 백업 모드에서 모드 세트 신호를 발생하고 정상 동작 모드에서 모드 해제 신호를 발생한다. 그러면 전원단과 제 1 노드 사이에 스위칭 수단이 연결되고 제 1 노드와 접지단 사이에 전류 제어 수단이 연결되는 제어 수단은 모드 제어 신호에 스위칭되어 상기 제 1 노드로 전원 공급을 제어하여 제 1 노드의 전위를 정상 전위 또는 리세트 전위로 유지시킨다. 그리고 전원단 및 제 1 노드와 연결되는 리세트 수단은 초기 전원 온 시 제 1 리세트 신호를 발생하며, 제 1 노드에 전원이 공급이 차단될 시 스위칭 되어 제 2 리세트 신호를 발생한다.
따라서 본 발명의 리세트 회로는 배터리를 사용하는 시스템에서 배터리 백업 모드시 동작이 정지되어 불필요하게 소모되는 전류를 절약할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 4 도는 본 발명에 따른 전원 온 리세트 회로의 구성도
Claims (6)
- 배터리를 사용하며, 배터리 백업 모드 및 정상 모드의 모드 제어 신호를 발생하는 시스템의 리세트 회로에 있어서, 전원단과 제 1 노드 사이에 스위칭 수단이 연결되고 제 1 노드와 접지단 사이에 전류 제어 수단이 연결되며, 모드 제어 신호를 수신하는 스위칭 수단이 스위칭되어 상기 제 1 노드로 전원 공급을 제어하는 제어 수단과, 전원단 및 제 1 노드와 연결되며 초기 전원 온 시 제 1 리세트 신호를 발생하고 제 1 노드에 전원이 공급이 차단될 시 스위칭 되어 제 2 리세트 신호를 발생하는 리세트 수단으로 구성된 것을 특징으로 하는 리세트 회로.
- 제 1 항에 있어서, 제어 수단이, 전원단과 제 1 노드 사이에 연결되고 제어단이 상기 모드 제어 신호와 연결되며, 상기 모드 제어 신호에 의해 지정되는 모드에 따라 스위칭되어 배터리 백업 모드 신호일 시 상기 제 1 노드로 인가되는 동작 전원을 차단하는 제 1 모오스 트랜지스터의 스위칭 수단과, 상기 제 1 노드와 접지 단 사이에 연결되며 상기 제 1노드에 인가되는 동작 전원이 일정 전위를 유지하도록 전류의 흐름을 제어하는 제 2 모오스 트랜지스터의 전류 제어 수단으로 구성된 것을 특징으로 하는 리세트 회로.
- 제 2 항에 있어서, 리세트 수단이, 상기 제 1 노드와 접지단 사이에 연결되는 캐패시터와, 전원단과 제 2 노드 사이에 연결되고 제어단이 제 2노드에 공통으로 연결되는 모오스 트랜지스터와, 상기 제 2 노드와 접지단 사이에 연결되고 제어단이 상기 제 1 노드에 연결되며 상기 제 1 노드의 전위가 일정 전위 이하일 시 스위칭되어 상기 제 2 노드를 리세트 전위로 하는 모오스 트랜지스터와, 상기 제 2 노드에 연결되며 리세트 전위를 파형 정형하는 수단으로 구성된 것을 특징으로 하는 리세트 회로.
- 배터리를 사용하는 시스템의 리세트 회로에 있어서, 배터리 백업 모드의 세트 신호 및 해제 신호를 발생하는 모드 제어 신호 발생 수단과, 전원단과 제 1 노드 사이에 스위칭 수단이 연결되고 제 1 노드와 접지단 사이에 전류 제어 수단이 연결되며, 상기 모드 제어 신호를 수신하는 스위칭 수단이 스위칭되어 상기 제 1 노드의 전위를 리세트 전위 또는 정상 전위로 제어하는 수단과, 전원단 및 제 1 노드와 연결되며 초기 전원온 시 제 1 리세트 신호를 발생하며, 제 1 노드에 전원이 공급이 차단될 시 스위칭 되어 제 2 리세트 신호를 발생하는 리세트 수단으로 구성된 것을 특징으로 하는 리세트 회로.
- 제 4 항에 있어서, 제어 수단이, 전원단과 제 1 노드 사이에 연결되고 제어단이 상기 모드 제어 신호와 연결되며, 상기 모드 해제 신호 수신시 온스위칭되어 상기 제 1 노드로 전원을 공급하고 상기 모드 해제 신호 수신시 오프 스위칭되어 상기 제1 노드로 인가되는 전원을 차단하는 제 1 모오스 트랜지스터의 스위칭 수단과, 상기 제 1 노드와 접지단 사이에 연결되며 상기 제 1 노드에 인가되는 전원이 정상 전위를 유지하도록 전류의 흐름을 제어하며, 상기 제 1 노드의 전원이 차단될 시 리세트 전위로 천이 시키는 제 2 모오스 트랜지스터의 전류 제어 수단으로 구성된 것을 특징으로 하는 리세트 회로.
- 제 5 항에 있어서, 리세트 수단이, 상기 제 1 노드와 접지단 사이에 연결되는 캐패시터와, 전원단과 제 2 노드 사이에 연결되고 제어단이 제 2노드에 공통으로 연결되는 모오스 트랜지스터와, 상기 제 2 노드와 접지단 사이에 연결되고 제어단이 상기 제 1 노드에 연결되며 상기 제 1 노드의 전위가 일정 전위 이하일 시 스위칭되어 상기 제 2 노드를 리세트 전위로 하는 모오스 트랜지스터와, 상기 제 2 노드에 연결되며 리세트 전위를 파형 정형하는 수단으로 구성된 것을 특징으로하는 리세트 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930010318A KR100263059B1 (ko) | 1993-06-08 | 1993-06-08 | 리세트 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930010318A KR100263059B1 (ko) | 1993-06-08 | 1993-06-08 | 리세트 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950002224A true KR950002224A (ko) | 1995-01-04 |
KR100263059B1 KR100263059B1 (ko) | 2000-08-01 |
Family
ID=19356998
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930010318A KR100263059B1 (ko) | 1993-06-08 | 1993-06-08 | 리세트 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100263059B1 (ko) |
-
1993
- 1993-06-08 KR KR1019930010318A patent/KR100263059B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100263059B1 (ko) | 2000-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW345772B (en) | Low drop-out switching regulator architecture | |
KR910020738A (ko) | 반도체 집적회로 장치 | |
KR960030231A (ko) | 반도체 메모리장치의 전압 구동회로 | |
US5812386A (en) | Power supply control method and corresponding circuit | |
KR950015026A (ko) | 전원 제어 회로 | |
KR910019050A (ko) | 반도체 기억장치 | |
KR960036381A (ko) | 메인 전력 드롭을 보상하기 위한 보조 전력원을 갖는 전력 공급회로 | |
KR880010561A (ko) | 음성출력증폭기 | |
KR960009401A (ko) | 비교기 회로 | |
KR950002224A (ko) | 리세트 회로 | |
WO1999048206A3 (en) | Bicmos switch circuit | |
KR880001091A (ko) | 스위칭모드 전원공급회로의 안정화회로 | |
KR920022081A (ko) | 전원 제거시 필요 동작을 유지시키는 스위칭 회로를 구비한 제어 시스템 | |
KR950030504A (ko) | 밧데리 자동절체회로 및 그 제어방법 | |
KR0137425Y1 (ko) | 절전형 마이크장치 | |
KR970017592A (ko) | 반도체 장치의 내부 전원전압 발생회로 | |
KR920001840A (ko) | 적분기용 비교기회로 | |
KR200183491Y1 (ko) | 잔여전압 선택 방전장치 | |
KR940027243A (ko) | 파우어 굿 신호회로 | |
KR970031688A (ko) | 가입자 라인 인터페이스 회로 | |
JPH02156713A (ja) | バイアス回路 | |
KR970019045A (ko) | 출력 트랜지스터의 베이스 전류 제어 회로 | |
KR950015992A (ko) | 발광소자 제어회로 | |
KR960025765A (ko) | 전압 검출 회로 | |
KR960026778A (ko) | 셀프 리프레쉬용 링 오실레이터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100429 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |