KR950001542A - 도형묘화처리장치 - Google Patents
도형묘화처리장치 Download PDFInfo
- Publication number
- KR950001542A KR950001542A KR1019940012636A KR19940012636A KR950001542A KR 950001542 A KR950001542 A KR 950001542A KR 1019940012636 A KR1019940012636 A KR 1019940012636A KR 19940012636 A KR19940012636 A KR 19940012636A KR 950001542 A KR950001542 A KR 950001542A
- Authority
- KR
- South Korea
- Prior art keywords
- area
- drawing processing
- source data
- storage means
- data
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T7/00—Image analysis
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
Abstract
본 발명은 3차원 도형 등의 도형을 묘화하는 도형묘화처리장치에 관한 것으로, 특히 텍스처 매핑을 행하는 경우, 텍스처 패턴을 프레임메모리의 빈 부분을 사용함으로써, 비교적 저가의 구성으로 고속으로 텍스처 매핑을 행하는 것이 가능한 도형묘화처리장치를 제공하는 것을 목적으로 한다.
상기 과제를 해결하기 위해 본 발명은, 디스플레이(9) 상에 묘화되는 데이터를 유지하는 묘화데이터영역과 상기 디스플레이(9) 상에는 표시되지 않는 소정패턴의 소스데이터를 유지하는 오프스크린영역을 갖춘 프레임메모리(5)와, 오프스크린영역내의 패턴 소스데이터에 기초하여 묘화하는 화소에 대응하는 패턴데이터를 구하는 좌표변환수단(19) 및, 오프스크린영역내의 패턴 소스데이터의 일부를 유지하는 기억수단(21)을 갖추어 구성한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 제 1 실시예에 따른 도형묘화처리장치에서의 도형묘화 프로세서의 구성도, 제 3 도는 본 발명에서의 묘화공간과 텍스처 소스(texture source) 공간의 대응을 설명하는 도면, 제 4 도는 제 1 실시예의 도형묘화 프로세서의 버퍼메모리의 상세구성도이다.
Claims (19)
- 디스플레이상에 묘화하는 데이터를 유지하는 묘화데이터영역과, 상기 디스플레이 상에는 표시되지 않는 소정패턴의 소스데이터를 유지하는 오프스크린영역을 갖춘 프레임메모리(5,5-1,5-2)와, 상기 오프스크린영역내의 패턴 소스데이터에 기초하여 묘화하는 화소에 대응하는 패턴데이터를 구하는 좌표변환수단(19) 및, 상기 오프스크린영역내의 패턴 소스데이터의 일부를 유지하는 기억수단(21,21a,21b,21a-1,21a-2)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제 1 항에 있어서, 상기 기억수단(21,21a,21b,21a-1,21a-2)은, 상기 프레임메모리(5,5-1,5-2)의 오프스크린영역내에 있는 소망하는 영역에 대한 패턴의 소스데이터를 도형단위로 유지하고, 상기 좌표변화부(19)는, 상기 프레임메모리(5,5-1,5-2)의 묘화데이터영역내로의 기입시에 소망하는 도형을 구성하는 전화소에 대응하는 상기 패턴 소스데이터의 어드레스를 구하며, 상기 도형묘화처리장치(1,1a~1c,101)는, 소망하는 도형을 구성하는 전화소에 대응하는 소망하는 패턴 소스데이터를 상기 오프스크린영역으로부터 독출하여 상기 기억수단(21,21a,21b,21a-1,21a-2)내에 유지하고, 상기 기억수단을 참조하여 상기 묘화데이터 영역내로의 기입을 행하는 것을 특징으로 하는 도형묘화처리장치.
- 제 1 항에 있어서, 상기 기억수단(21b)은, 상기 프레임메모리(5,5-1,5-2)의 오프스크린영역내에 있는 소망하는 영역에 대한 패턴의 소스데이터를 n화소단위(n은 임의의 정(正)의 정수)로 복수개 유지하는 데이터영역과, 상기 데이터영역에 대응하여 그 데이터의 상기 프레임메모리에서의 어드레스를 유지하는 어드레스영역을 갖추고, 상기 좌표변화수단(19)은, 상기 프레임메모리의 묘화데이터영역내로의 기입시에 화소에 대응하는 상기 패턴 소스데이터의 어드레스를 구하며, 상기 도형묘화처리장치(1,1a~1c,101)는, 상기 좌표변환수단에 의해 구해진 어드레스와 상기 기억수단내의 어드레스영역의 어드레스를 비교하는 비교수단(31,31a,31b)을 갖추고서, 상기 비교수단의 비교결과에 의해 상기 기억수단내에 소망하는 패턴 소스데이터가 있는 경우에는 상기 기억수단으로부터 독출하여 화소의 묘화를 행하고, 상기 기억수단내에 소망하는 패터 소스데이터가 없는 경우에는 상기 오프스크린영역으로부터 독출하여 화소의 묘화를 행함과 더불어 독출한 내용을 상기 기억수단에 유지하는 것을 특징으로 하는 도형묘화처리장치.
- 제 1 항에 있어서, 상기 기억수단(21,21a,21b,21a-1,21a-2)은, 상기 프레임메모리(5,5-1,5-2)의 오프스크린영역내에 있는 소망하는 영역에 대한 패턴의 소스데이터를 n화소단위(n은 임의의 정의 정수)로 복수개 유지하는 데이터영역과, 상기 데이터영역에 대응하여 그 데이터의 상기 프레임메모리에서의 어드레스를 유지하는 어드레스영역을 갖추고, 상기 좌표변화수단(19)은, 상기 프레임메모리의 묘화데이터영역내로의 기입시에 소망하는 도형을 구성하는 전화소에 대응하는 상기 패턴 소스데이터의 어드레스를 구하며, 상기 도형묘화처리장치(1,1a~1c,101)는, 상기 좌표변환수단에 의해 구해진 소망하는 도형을 구성하는 전화소에 대응하는 상기 패턴 소스데이터의 어드레스와 상기 기억수단내의 어드레스영역의 어드레스를 비교하는 비교수단(31,31a,31b)을 갖추고서, 상기 비교수단의 비교결과에 의해 소망하는 도형을 구성하는 화소에 대응하는 소망하는 패턴 소스데이터가 상기 기억수단내에 있는 경우에는 상기 기억수단으로부터 독출하고 상기 기억수단내에 없는 경우에는 상기 오프스크린영역으로부터 독출하여 상기 기억수단내에 유지하고, 상기 기억수단내에 소망하는 도형을 구성하는 전화소에 대응하는 소망하는 패턴 소스데이터가 유지된 후에, 상기 기억수단을 참조하여 상기 묘화데이터영역내로의 기입을 행하는 것을 특징으로 하는 도형묘화처리장치.
- 제 2 항에 있어서, 상기 도형은 1개의 폴리곤(다각형 도형)인 것을 특징으로 하는 도형묘화처리장치.
- 제 4 항에 있어서, 상기 도형은 1개의 폴리곤(다각형 도형)인 것을 특징으로 하는 도형묘화처리장치.
- 제3,4,5 또는 6항에 있어서, 상기 프레임메모리(5,5-1,5-2)내의 오프스크린영역으로부터의 패턴 소스데이터의 독출 및 상기 기억수단(21,21a,21b,21a-1,21a-2)으로의 패턴 소스데이터의 기입은 n화소단위로 이루어지는 것을 특징으로 하는 도형묘화처리장치.
- 제2,3,4,5 또는 6항에 있어서, 상기 기억수단(21,21a,21b,21a-1,21a-2)은, m웨이(m은 2 이상의 정수)의 연상기억으로 구성되고, 상기 도형묘화처리장치는, 상기 비교수단의 비교결과에 의해 일치한 어드레스에 대응하는 패턴 소스데이터를 선택출력하는 선택수단을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제 7 항에 있어서, 상기 기억수단(21,21a,21b,21a-1,21a-2)은, m웨이(m은 2 이상의 정수)의 연상기억으로 구성되고, 상기 도형묘화처리장치는, 상기 비교수단의 비교결과에 의해 일치한 어드레스에 대응하는 패턴 소스데이터를 선택출력하는 선택수단을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제1,2,3,4,5 또는 6항에 있어서, 상기 프레임메모리는, 복수의 뱅크로 구성되고, 각 뱅크내의 상기 패턴 소스데이터에 대한 억세스를 교대로 행하는 인터리브제어방식으로 제어되는 것을 특징으로 하는 도형묘화처리장치.
- 제 7 항에 있어서, 상기 프레임메모리는, 복수의 뱅크로 구성되고, 각 뱅크내의 상기 패턴 소스데이터에 대한 억세스를 교대로 행하는 인터리브제어방식으로 제어되는 것을 특징으로 하는 도형묘화처리장치.
- 제1,2,3,4,5 또는 6항에 있어서, 상기 도형묘화처리장치(1,1a~1c,101)는, 전부 칠하는 색을 계산하여 영역판정을 행하는 디지탈미분해석수단(13)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제 7 항에 있어서, 상기 도형묘화처리장치(1,1a~1c,101)는, 전부 칠하는 색을 계산하여 영역판정을 행하는 디지탈미분해석수단(13)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제 8 항에 있어서, 상기 도형묘화처리장치(1,1a~1c,101)는, 전부 칠하는 색을 계산하여 영역판정을 행하는 디지탈미분해석수단(13)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제 9 항에 있어서, 상기 도형묘화처리장치(1,1a~1c,101)는, 전부 칠하는 색을 계산하여 영역판정을 행하는 디지탈미분해석수단(13)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제10항에 있어서, 상기 도형묘화처리장치(1,1a,~1c,101)는, 전부 칠하는 색을 계산하여 영역판정을 행하는 디지탈미분해석수단(13)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제11항에 있어서, 상기 도형묘화처리장치(1,1a~1c,101)는, 전부 칠하는 색을 계산하여 영역판정을 행하는 디지탈미분해석수단(13)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제1,2,3,4,5 또는 6항에 있어서, 상기 도형묘화처리장치(1,1a~1c,101)는, 상기 프레임메모리(5,5-1,5-2)의 오프스크린영역내의 패턴 소스데이터에 대하여 표시용의 프레임데이터보다 적은 비트수의 인덱스 컬러로 표현하는 컬러 룩업 테이블(23)을 갖춘 것을 특징으로 하는 도형묘화처리장치.
- 제18항에 있어서, 상기 프레임메모리(5,5-1,5-2)의 오프스크린영역내에는 상기 컬러 룩업 테이블(23)에 유지해야 할 복수종류의 테이블 데이터가 유지되고, 상기 도형묘화처리장치(1,1a~1c,101)는, 필요에 따라 상기 오프스크린영역으로부터 소망하는 테이블 데이터를 독출하여 상기 컬러 룩업 테이블의 내용을 갱신하는 것을 특징으로 하는 도형묘화처리장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13438593A JP3623972B2 (ja) | 1993-06-04 | 1993-06-04 | 図形描画処理装置 |
JP93-134385 | 1993-06-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950001542A true KR950001542A (ko) | 1995-01-03 |
KR0153793B1 KR0153793B1 (ko) | 1998-11-16 |
Family
ID=15127164
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940012636A KR0153793B1 (ko) | 1993-06-04 | 1994-06-04 | 도형묘화처리장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5859646A (ko) |
JP (1) | JP3623972B2 (ko) |
KR (1) | KR0153793B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8270775B2 (en) | 2004-12-13 | 2012-09-18 | Finger System, Inc. | System and method of detecting absolute coordinates |
US8269720B2 (en) | 2005-02-18 | 2012-09-18 | Finger System, Inc. | Input device having the function of recognizing hybrid coordinates and operating method of the same |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3071387B2 (ja) * | 1994-11-25 | 2000-07-31 | 松下電器産業株式会社 | 補間装置および補間方法、並びに画像生成装置 |
JP2889842B2 (ja) * | 1994-12-01 | 1999-05-10 | 富士通株式会社 | 情報処理装置及び情報処理方法 |
US6121974A (en) | 1996-06-27 | 2000-09-19 | Cirrus Logic, Inc. | Priority storage system for fast memory devices |
JP3903557B2 (ja) * | 1997-12-08 | 2007-04-11 | ソニー株式会社 | データ変換装置および画像生成装置 |
US6353438B1 (en) * | 1999-02-03 | 2002-03-05 | Artx | Cache organization—direct mapped cache |
US7583270B2 (en) | 1999-03-02 | 2009-09-01 | Sony Corporation | Image processing apparatus |
JP2001175696A (ja) * | 1999-12-15 | 2001-06-29 | Nec Corp | Cadデータの圧縮方法及びその装置 |
IL134623A0 (en) * | 2000-02-20 | 2001-04-30 | Anysoft Ltd | Method for constructing and storing a set of operations from commands intended for drawing pictures on the screen |
JP3467259B2 (ja) * | 2000-05-10 | 2003-11-17 | 株式会社ナムコ | ゲームシステム、プログラム及び情報記憶媒体 |
GB2374775B (en) * | 2001-04-19 | 2005-06-15 | Discreet Logic Inc | Rendering animated image data |
JP3833138B2 (ja) * | 2002-04-19 | 2006-10-11 | キヤノン株式会社 | 画像処理装置、画像処理方法、プログラム及び記憶媒体 |
JP4784446B2 (ja) * | 2006-08-31 | 2011-10-05 | 富士通セミコンダクター株式会社 | 画像処理装置 |
CN102270179B (zh) * | 2010-06-03 | 2015-12-02 | 苏州浩辰软件股份有限公司 | 用于cad系统的基于片元的数据存储和处理方法及其系统 |
JP5648465B2 (ja) * | 2010-12-17 | 2015-01-07 | 富士通セミコンダクター株式会社 | グラフィックスプロセッサ |
CN102110147B (zh) * | 2011-02-16 | 2012-10-10 | 北京数码大方科技有限公司 | 基于缓存的cad文件数据卸载方法及装置 |
CN107169917B (zh) * | 2017-04-21 | 2020-06-16 | 图芯芯片技术(上海)有限公司 | 矢量图形处理器不通过ddr完成图形图像实时绘制的装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3024145B2 (ja) * | 1989-07-12 | 2000-03-21 | 株式会社日立製作所 | テクスチャマッピング方法 |
US5333245A (en) * | 1990-09-07 | 1994-07-26 | Modacad, Inc. | Method and apparatus for mapping surface texture |
JPH04191941A (ja) * | 1990-11-27 | 1992-07-10 | Hitachi Ltd | オブジェクト管理システム |
-
1993
- 1993-06-04 JP JP13438593A patent/JP3623972B2/ja not_active Expired - Fee Related
-
1994
- 1994-06-04 KR KR1019940012636A patent/KR0153793B1/ko not_active IP Right Cessation
-
1997
- 1997-07-14 US US08/892,158 patent/US5859646A/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8270775B2 (en) | 2004-12-13 | 2012-09-18 | Finger System, Inc. | System and method of detecting absolute coordinates |
US8269720B2 (en) | 2005-02-18 | 2012-09-18 | Finger System, Inc. | Input device having the function of recognizing hybrid coordinates and operating method of the same |
Also Published As
Publication number | Publication date |
---|---|
KR0153793B1 (ko) | 1998-11-16 |
US5859646A (en) | 1999-01-12 |
JP3623972B2 (ja) | 2005-02-23 |
JPH06348857A (ja) | 1994-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950001542A (ko) | 도형묘화처리장치 | |
US5990912A (en) | Virtual address access to tiled surfaces | |
US5170468A (en) | Graphics system with shadow ram update to the color map | |
US5131080A (en) | Graphics frame buffer with RGB pixel cache | |
US4965751A (en) | Graphics system with programmable tile size and multiplexed pixel data and partial pixel addresses based on tile size | |
US5056044A (en) | Graphics frame buffer with programmable tile size | |
US6587112B1 (en) | Window copy-swap using multi-buffer hardware support | |
US5886705A (en) | Texture memory organization based on data locality | |
US5815169A (en) | Frame memory device for graphics allowing simultaneous selection of adjacent horizontal and vertical addresses | |
US5029105A (en) | Programmable pipeline for formatting RGB pixel data into fields of selected size | |
US4663619A (en) | Memory access modes for a video display generator | |
US5561750A (en) | Z-buffer tag memory organization | |
JPH06251166A (ja) | 画像処理装置 | |
US5621866A (en) | Image processing apparatus having improved frame buffer with Z buffer and SAM port | |
KR950006578A (ko) | 고속 카피 수단을 갖는 프레임 버퍼를 구성하기 위한 방법 및 장치 | |
EP0525986B1 (en) | Apparatus for fast copying between frame buffers in a double buffered output display system | |
EP0519694B1 (en) | Method for allocating off-screen display memory | |
US6091428A (en) | Frame buffer memory system for reducing page misses when rendering with color and Z buffers | |
KR970062965A (ko) | 화상 처리 장치 및 화상 메모리의 매핑 방법 | |
US6992673B2 (en) | Memory access device, semiconductor device, memory access method, computer program and recording medium | |
US6188386B1 (en) | Data conversion apparatus and image generation apparatus | |
GB2214038A (en) | Image display system | |
KR970707513A (ko) | 그래픽 영상 처리 방법 및 장치(Graphic Image Rendering) | |
JPH0562348B2 (ko) | ||
US6624822B2 (en) | Data conversion apparatus and image generation apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030701 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |