KR940009545B1 - 영상처리회로 및 방법 - Google Patents
영상처리회로 및 방법 Download PDFInfo
- Publication number
- KR940009545B1 KR940009545B1 KR1019910020911A KR910020911A KR940009545B1 KR 940009545 B1 KR940009545 B1 KR 940009545B1 KR 1019910020911 A KR1019910020911 A KR 1019910020911A KR 910020911 A KR910020911 A KR 910020911A KR 940009545 B1 KR940009545 B1 KR 940009545B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- line memory
- video signal
- delayed
- image processing
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/77—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
- H04N9/78—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
Abstract
내용 없음.
Description
제 1 도는 종래의 영상처리 회로도.
제 2 도는 본 발명에 따른 영상처리 회로도.
* 도면의 주요부분에 대한 부호의 설명
100, 200 : 제1-제 2 라인메모리 300 : MUX
400 : 영상신호 처리부
본 발명은 고화질 디지탈 영상처리 시스템에 있어서 라인메모리를 이용한 영상처리 회로에 관한 것으로, 특히 복합영상신호나 슈퍼 VHS 신호를 입력하여 라인메모리를 공통으로 사용하여 영상신호를 처리하는 라인메모리를 이용한 영상처리 회로 및 방법에 관한 것이다.
일반적으로 NTSC 방식을 채택한 TV 수상기에서는 영상신호 처리시에 복합영상신호로부터 휘도 및 색신호를 분리할때 상하 주사선을 이용하게 된다.
그런데 현재 개발되고 있는 IDTV, EDTV등과 같은 고화질 디지탈 텔레비젼에서는 라인메모리를 이용하여 1개 주사선시간만큼 지연시켜 상하 주사선의 신호를 생성하여 영상신호를 처리한다.
그러므로 제 1 도에서 종래의 영상처리 회로의 동작을 보면, 입력단자(P1)을 통해 NTSC 복합영상신호가 입력될때 현재의 복합영상신호(V)가 영상신호처리부(40)로 인가된다. 또한 상기 입력단자(P1)을 통해 입력된 형태의 복합영상신호(V)를 입력하는 제 1 라인메모리(10)는 현재 입력된 영상신호를 1H 지연시켜 lH 지연된 복합영상신호(VH)를 상기 영상신호처리부(40)로 인가하게 된다. 상기 제 1 라인 메모리(10)에서 1H 지연된 복합영상신호(VH)를 입력하는 제 2 라인메모리(20)는 다시 1H 지연시켜 2H 지연된 복합영상신호(VHH)를 상기 영상신호처리부(40)로 인가하게 된다. 그러므로 상기 영상신호처리부(40)는 상기 현재의 복합영상신호(V) 1H 지연복합영상신호(VH) 2H 지연복합영상신호(VHH)를 이용하여 수직윤곽 보정과 휘도 및 색신호를 분리하여 영상신호를 처리하게 된다.
그리고 슈퍼 VHS 신호가 입력될때는 휘도 신호와 색신호가 분리되어 제 1 입력단자(P1) 제 2 입력단자(P2)로 각각 입력된다.
상기 입력단자(P1)을 통해 입력되는 휘도신호는 영상신호처리부(40)로 인가되는 동시에 제 1 라인메모리(10)에서 1H 지연되어 영상신호처리부(40)로 인가된다.
상기 제 1 라인메모리(10)에서 1H 지연된 휘도신호는 제 2 라인메모리(20)에서 다시 1H 지연되어 상기 영상신호처리부(40)로 인가된다.
따라서 상기 영상신호처리부(40)에서는 휘도신호에 대한 윤곽보정을 하게 된다. 이때 상기 제 2 입력단자(P2)를 통해 입력되는 색신호는 제 3 라인메모리(30)에서 1H 지연되어 상기 영상신호처리부(40)로 인가된다. 여기서 색신호를 1H 지연시키는 것은 휘도신호가 처리되는 주사선이 1H 지연되기 때문에 1개의 주사선시간만큼 지연된 포인트이므로 프로세싱포인트를 맞추기 위한 것이다.
이와 같이 종래의 영상처리 회로에서는 슈퍼 VHS 신호 처리시 별도로 라인메모리를 사용하여 영상신호를 처리하게 되므로 디지탈 영상처리 시스템의 가격이 상승되는 문제점이 있었다.
따라서 본 발명의 목적은 디지탈 영상처리 시스템의 슈퍼 VHS 색신호용 라인메모리를 별도로 사용하지 않고 NTSC 처리용 라인메모리를 공동으로 사용하여 복합영상신호나 슈퍼 VHS 영상신호를 처리함으로 원가를 절감할 수 있는 라인메모리를 이용한 영상처리 회로 및 방법을 제공함에 있다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제 2 도는 본 발명에 따른 영상처리 회로도로서, 제 1 입력단자(P11)를 통해 입력된 NTSC 복합영상신호와 슈퍼 VHS 휘도신호를 입력하여 1H 지연출력하는 제 1 라인메모리(100)와, 상기 제 1 라인메모리(100)에서 1H 지연된 복합영상신호(VH)와 제 2 입력단자(P12)를 통해 입력된 슈퍼 VHS 색신호중 사용자의 선택에 의해 소정선택 제어신호에 의해 하나의 신호를 선택 출력하는 MUX(300)와, 상기 MUX(300)에서 선택된 신호를 1H 지연된 복합영상신호(VH)와 제 2 입력단자(P12)를 통해 입력된 슈퍼 VHS 색신호중 사용자의 선택에 의해 소정선택 제어신호에 의해 하나의 신호를 선택 출력하는 MUX(300)와, 상기 MUX(300)에서 선택된 신호를 1H 지연시켜 출력하는 제 2 라인메모리(200)와, 상기 제 1 입력단자(P11)를 통해 입력된 NTSC 복합영상신호나 슈퍼 VHS 휘도신호를 입력하고 상기 제 1 라인메모리(100)에서 1H 지연된 NTSC 복합영상신호나 1H 지연된 슈퍼 VHS 신호를 입력하여 상기 제 2 라인메모리(200)에서 1H 지연된 신호를 입력하여 영상신호를 처리하는 영상신호처리부(400)로 구성된다.
상술한 구성에 의거 본 발명의 일실시예를 제 2 도를 참조하여 상세히 설명한다.
먼저 NTSC 복합영상신호가 입력될때의 동작을 살펴보면, 사용자의 MUX(300)의 제어단자(Sel)로 로우신호가 인가되도록 세팅시켜 상기 MUX(300)의 입력단자(A)로 입력되는 신호를 선택하도록 제어한다.
이때 제 1 입력단자(P11)를 통해 입력되는 NTSC 복합영상신호는 영상신호처리부(400)로 인가되는 동시에 제 1 라인메모리(100)로 인가된다.
이로인해 상기 라인메모리(100)는 NTSC 복합영상신호를 1H 지연시켜 1H 지연복합영상신호(VH)를 상기 영상신호처리부(400)로 인가한다. 그리고 상기 영상신호처리부(400)는 NTSC 복합영상신호에 대한 수직윤곽 보정과 휘도신호 및 색신호를 분리하여 영상처리를 한다.
또한 슈퍼 VHS 신호가 입력될때의 동작을 보면, 사용자는 MUX(300)의 제어단자(sel)로 하이신호가 인가되도록 세팅시켜 상기 MUX(300)의 입력단자(B)로 입력되는 신호를 선택하도록 제어한다. 그리고 상기 슈퍼 VHS 신호는 휘도신호와 색신호로 분리되어 입력되는데 제 1 입력단자(P11)로 슈퍼 VHS 휘도신호가 입력되고 제 2 입력단자(P12)로 슈퍼 VHS 색신호가 입력된다. 따라서 상기 제 1 입력단자(P11)를 통해 입력된 슈퍼 VHS 휘도신호는 영상신호처리부(400)로 인가되는 동시에 제 1 라인메모리(100)로 인가된다. 상기 제 1 라인메모리(100)는 상기 입력된 휘도신호를 1H 지연시켜 영상신호처리부(400)로 인가하는 동시에 MUX(300)의 입력단자(A)로 인가한다. 이때 상기 MUX(300)는 입력단자(B)로 입력되는 신호를 선택하게 되므로 제 2 입력단자(P12)로 입력된 슈퍼 VHS 색신호를 제 2 라인메모리(200) 인가한다.
상기 제 2 라인메모리(200)는 상기 입력된 슈퍼 VHS 색신호를 1H 지연시켜 상기 영상신호처리부(400)로 인가한다. 이로인해 상기 영상신호처리부(400)는 슈퍼 VHS 신호에 대한 윤곽보정은 행하지 않으나 슈퍼 VHS 신호 특성상 휘도신호의 수직윤과 보정을 행하지 않아도 화질에는 영향을 주지 않게된다. 따라서 슈퍼 VHS 색신호를 지연시키기 위한 라인메모리를 별도로 사용하지 않고 상기 제 2 라인메모리(200)를 공통으로 사용하여 영상처리를 하게 된다.
상술한 바와 같이 디지탈 영상처리 시스템에서 라인메모리를 이용한 영상신호처리회로에서 슈퍼 VHS 신호처리시 슈퍼 VHS 색신호를 지연시키기 위한 라인메모리를 별도로 사용하지 않고 NTSC 복합영상신호를 처리하기 위한 라인메모리를 공통으로 사용함으로서 원가를 절감할 수 있는 이점이 있다.
Claims (2)
- 디지탈 영상처리 시스템에서 NTSC 복합영상신호나 슈퍼 VHS 신호의 영상처리시 라인메모리를 공통으로 사용하는 라인메모리를 이용한 영상처리회로에 있어서, 제 1 입력단자(P11)를 통해 입력된 NTSC 복합영상신호와 슈퍼 VHS 휘도신호를 입력하여 1H 지연 출력하는 제 1 라인메모리(100)와, 상기 제 1 라인메모리(100)에서 1H 지연된 복합영상신호(VH)와 제 2 입력단자(P12)를 통해 입력된 슈퍼 VHS 색신호중 사용자의 선택에 의해 소정 선택 제어신호에 의해 하나의 신호를 선택 출력하는 MUX(300)와, 상기 MUX(300)에서 선택된 신호를 1H 지연시켜 출력하는 제 2 라인메모리(200)와, 상기 제 1 입력단자(P11)를 통해 입력된 NTSC 복합영상신호나 슈퍼 VHS 휘도신호를 입력하고 상기 제 1 라인메모리(100)에서 1H 지연된 NTSC 복합영상신호나 1H 지연된 슈퍼 VHS 신호를 입력아혀 상기 제 2 라인메모리(200)에서 1H 지연된 신호를 입력하여 영상신호를 처리하는 영상신호처리부(400)로 구성함을 특징으로 하는 회로.
- 제 1-제 2 라인메모리(100, 200)를 구비하여 NTSC 복합영상신호와 슈퍼 VHS 신호를 영상처리하는 디지탈 영상처리 시스템의 라인메모리를 이용한 영상처리 방법에 있어서, 상기 NTSC 복합영상의 영상처리시에는 상기 제 1 라인메모리(100)에서 1H 지연된 복합영상신호(VH)를 선택하여 1H 지연시키고 상기 슈퍼 VHS 신호의 영상처리시에는 슈퍼 VHS 색신호를 선택하여 1H 지연시켜 상기 제 2 라인메모리(200)를 공통으로 사용함을 특징으로 하는 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910020911A KR940009545B1 (ko) | 1991-11-22 | 1991-11-22 | 영상처리회로 및 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910020911A KR940009545B1 (ko) | 1991-11-22 | 1991-11-22 | 영상처리회로 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930011714A KR930011714A (ko) | 1993-06-24 |
KR940009545B1 true KR940009545B1 (ko) | 1994-10-14 |
Family
ID=19323289
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910020911A KR940009545B1 (ko) | 1991-11-22 | 1991-11-22 | 영상처리회로 및 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940009545B1 (ko) |
-
1991
- 1991-11-22 KR KR1019910020911A patent/KR940009545B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930011714A (ko) | 1993-06-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0660601B1 (en) | Video processing circuit for a simultaneous display of two pictures | |
US5268758A (en) | Horizontal line interpolation circuit and image pickup apparatus including it | |
US4809069A (en) | Multifunction memory for digital television | |
JPH05176251A (ja) | テレビジョン受像機 | |
US5982453A (en) | Reduction of visibility of spurious signals in video | |
KR0140553B1 (ko) | 영상신호 처리방법 | |
US5715000A (en) | Noise reduction circuit for reducing noise contained in video signal | |
JPH07193763A (ja) | テレビジョン受信機 | |
US6081297A (en) | MPEG-2 encoder pre-processor for processing SDTV video and HDTV split picture video | |
US5001562A (en) | Scanning line converting system for displaying a high definition television system video signal on a TV receiver | |
JPH043666A (ja) | 雑音除去回路 | |
US4819062A (en) | Adaptive-type luminance/color signal separation circuit using the horizontal and vertical correlation in television receiver | |
KR940009545B1 (ko) | 영상처리회로 및 방법 | |
JPH03190473A (ja) | ビデオ信号処理装置 | |
JPH077685A (ja) | テレビジョン受像機 | |
JP2932512B2 (ja) | 映像信号処理装置 | |
JP3350322B2 (ja) | 映像信号処理装置 | |
KR930003968B1 (ko) | 영상신호의 윤곽 보정회로 | |
JP3731304B2 (ja) | 映像信号処理装置と映像表示装置 | |
KR0166713B1 (ko) | 비월/순차주사전환회로 및 그 방법 | |
KR100562823B1 (ko) | 수직 샤프니스 조정 장치 및 그것을 구비한 tv 수상기 | |
JP2580555B2 (ja) | 動き適応型内挿回路 | |
JPH0440795A (ja) | 動き適応型信号処理回路 | |
KR960013562B1 (ko) | 텔레비젼 수상기 | |
JP2868863B2 (ja) | 動き検出装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19970829 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |