KR940008448A - Test pattern and on-screen display (OSD) generator in multi-sync image display system - Google Patents

Test pattern and on-screen display (OSD) generator in multi-sync image display system Download PDF

Info

Publication number
KR940008448A
KR940008448A KR1019920017915A KR920017915A KR940008448A KR 940008448 A KR940008448 A KR 940008448A KR 1019920017915 A KR1019920017915 A KR 1019920017915A KR 920017915 A KR920017915 A KR 920017915A KR 940008448 A KR940008448 A KR 940008448A
Authority
KR
South Korea
Prior art keywords
data
test
video memory
screen
video
Prior art date
Application number
KR1019920017915A
Other languages
Korean (ko)
Other versions
KR0142314B1 (en
Inventor
유경걸
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019920017915A priority Critical patent/KR0142314B1/en
Publication of KR940008448A publication Critical patent/KR940008448A/en
Application granted granted Critical
Publication of KR0142314B1 publication Critical patent/KR0142314B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

멀티싱크형 영상표시스템에서의 시험도형 및 온스크린 디스플레이 발생장치는 현재의 영상신호에 적합한 시험도형을 발생하여 비데오메모리에 저장한 다음, 비데오메모리에 있는 데이타를 항상 일정 횟수만큼 읽어내며 비데오메모리에서 출력하는 데이타를 이용하여 화면에 표시되는 시험도형의 형태를 일정하게 유지할 수 있다. 또한, 여러가지 영상신호에 적절한 크기의 OSD폰트들의 데이타 및 화상소거영역폰트들의 데이타를 시스템메모리에 저장하며, 영상신호의 수평동기주파수에 적합한 OSD폰트 및 화상소거영역폰트를 선택출력함으로써, 각각의 영상신호에 적합한 OSD폰트 및 화상소거영역폰트를 선택출력함으로써, 각각의 영상신호에 적합한 OSD폰트 및 화상소거영역폰트를 선택출력함으로써, 각각의 영상신호에 적합한 OSD폰트 및 화상소거영역을 화면에 표시할 수 있는 효과가 있다.The test graphic and on-screen display generator in the multi-sync image display system generates a test graphic suitable for the current video signal, stores it in the video memory, and then always reads the data in the video memory a certain number of times. Using the output data, the shape of the test figure displayed on the screen can be kept constant. In addition, the data of the OSD fonts and the image erasing area fonts suitable for various video signals are stored in the system memory, and the respective OSD images and the image erasing area fonts suitable for the horizontal synchronization frequency of the video signal are selectively outputted. By selecting and outputting an OSD font and an image erasing area font suitable for a signal, the OSD font and an image erasing area suitable for each video signal are displayed by selectively outputting an OSD font and an image erasing area font suitable for each video signal. It can be effective.

Description

멀티싱크(multi-sync)형 영상표시시스템에서의 시험도형(test pattern) 및 온스크린디스플레이(OSD) 발생장치Test pattern and on-screen display (OSD) generator in multi-sync image display system

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 시험도형을 나타낸 도식.1 is a diagram showing a test figure.

제2도는 OSD폰트와 화상소거영역 및 시험도형을 동시에 나타낸 도식.2 is a diagram showing an OSD font, an image erasing area, and a test figure simultaneously.

제3도는 본 발명의 바람직한 일 실시예에서 구현한 멀티싱크형 영상표시시스템에서의 시험도형 및 온스크린디스플레이 발생장치를 나타낸 블록도.3 is a block diagram showing a test diagram and an on-screen display generator in a multi-sync image display system implemented in a preferred embodiment of the present invention.

제4도는 제3도의 라인 폭제어부의 상세 블록도.4 is a detailed block diagram of the line width control unit of FIG.

제5도는 라인폭제어부의 타이밍도.5 is a timing diagram of a line width control unit.

Claims (11)

다수의 영상신호방식에 의한 영상신호를 화면에 표시할 수 있는 멀티싱크(multi-sync)형 영상표시시스템에 있어서, 화면에 표시하기 위한 데이타를 저장하는 비데오메모리와 소정의 영상신호방식에서 사용되는 시험도형(test pattern)데이타를 발생하여 상기 비데오메모리에 저장하며, 상기 영상신호방식에서 사용되는 수평동기 주파수를 입력받아 소정의 클럭신호를 생성하고, 생성된 상기 클럭신호를 이용하여 상기 비데오메모리의 데이타 출력을 제어함으로써 화상이 표시되는 수평주사기간동안 비데오메모리에 저장되어 있는 시험도형데이타를 항상 일정한 횟수로 출력하는 제어수단과 상가 비데오메모리로부터 전송되는 시험도형데이타를 입력받아 비트맵(bitmap)방식으로 화면상에 표시될 수 있는 직렬 데이타로 변환하는 제1데이타변환수단과 상기 소정의 영상신호방식에서 사용되는 동기신호 및 수평동기주파수를 입력받아 데이타변환되어 출력하는 시험도형데이타를 제어하여 화면에 표시되는 시험도형의 가로선간의 간격을 조절하는 라인폭조절수단을 포함하는 시험도형발생장치.A multi-sync image display system capable of displaying video signals by a plurality of video signal methods on a screen, comprising: a video memory for storing data for display on a screen, and used in a predetermined video signal method. Test pattern data is generated and stored in the video memory, a horizontal clock frequency used in the video signal method is input to generate a predetermined clock signal, and the clock signal is generated using the generated clock signal. By controlling the data output, the bitmap method receives the control means for always outputting the test figure data stored in the video memory a certain number of times during the horizontal scanning period during which the image is displayed, and the test figure data transmitted from the commercial video memory. First data converting means for converting into serial data which can be displayed on a screen; Definition Test pattern generation including line width adjusting means for controlling the interval between horizontal lines of test figure displayed on the screen by controlling test figure data which receives data and converts synchronization signal and horizontal synchronous frequency used in video signal method Device. 제1항에 있어서, 제어수단은 소정의 영상신호방식에 의한 수평동기주파수를 입력받아 상기 소정의 클럭신호를 발생하는 주파수제어부와, 주파수제어부로부터 상기 소정의 클럭신호를 공급받아 비데오메모리에 저장되어 시험도형데이타를 화상이 표시되는 수평주사기간동안 항상 일정한 횟수로 읽어 내는 비데오메모리제어부와 상기 주파수제어부 및 비데오메모리제어부를 제어하면 시스템메모리를 이용하여 시험도형데이타를 발생하는 중앙처리장치를 구비함을 특징으로 하는 시험도형 발생장치.2. The apparatus of claim 1, wherein the control unit receives a horizontal synchronization frequency according to a predetermined video signal method and generates the predetermined clock signal, and receives the predetermined clock signal from the frequency controller and stores the received clock signal in the video memory. The video memory controller, which reads out the test figure data at a constant number of times during the horizontal scanning period in which the image is displayed, and the central processing unit that generates the test figure data using the system memory when the frequency control part and the video memory control part are controlled. Test prototype generator characterized in that. 제2항에 있어서, 주파수제어부는 위상동기루프(Phase locked loop)및 분주기(frequency divider)회로를 이용하여 구성되는 것을 특징으로 하는 시험도형발생장치.3. The test prototype generator of claim 2, wherein the frequency control unit is configured by using a phase locked loop and a frequency divider circuit. 제1항 또는 제2항에 있어서, 제어수단은 화상이 표시되는 수평주사기간동안 시험도형데이타를 항상 32회 출력하는 것늘 특징으로 하는 시험도형발생장치.The test figure generating apparatus according to claim 1 or 2, wherein the control means always outputs the test figure data 32 times during the horizontal scanning period in which the image is displayed. 제1항에 있어서, 라인폭조절수단은 데이타변환된 시험도형의 데이타펄스를 다수의 시간간격으로 지연시켜 여러개의 출력단으로 출럭하는 디지탈지연기와 입력되는 상기 소정의 영상신호방식에서 사용하는 수평동기주파수를 이용하여 상기 여러개의 출력단중에서 하나를 선택하며 선택된 출력단의 데이타를 출력하는 멀티플렉서와 멀티플렉서에서 출력하는 데이타를 클럭단(CLK)으로 인가받고 상기 디지탈지연기에 입력하는 시험도형데이타와 동일한 데이타를 부쿨리어단(CLRN)으로 입력받도록 연결되어 전원전압을 데이타단(D)으로 입력받아 상기 데이타의 펄스폭을 조절하여 출력하는 디-플립플롭을 구비함을 특징으로 하는 시험도형발생장치.2. The horizontal synchronous frequency according to claim 1, wherein the line width adjusting means uses a digital delay delayed to multiple output stages by delaying data-converted test curve data pulses at a plurality of time intervals. Selects one of the output stages by using and outputs the data of the selected output stage and the same data as the test plot data inputted to the digital delay by applying the data output from the multiplexer to the clock stage (CLK). And a de-flip flop which is connected to be inputted to the CLRN and receives the power supply voltage to the data terminal D to adjust and output the pulse width of the data. 제1항에 있어서, 제1데이타변환수단은 병렬입력-직력출력형의 시프트레지스터로 구성하는 것을 특징으로 하는 시험도형발생장치.The test figure generating device according to claim 1, wherein the first data converting means comprises a shift register of a parallel input-force output type. 다수의 영상신호방식에 의한 영상신호를 화면에 표시할 수 있는 멀티싱크(multi-sync)형 영상표시시스템에 있어서, 화면에 표시하기 위한 데이타를 저장하는 비데오메모리와 멀티싱크형 영상표시시스템이 지원하는 영상신호방식에서 이용되는 다수의 온스크린디스플레이(On Screen Display)폰트 데이타 및 화상소거영역데이타를 저장하는 수단과 소정의 영상신호방식에서 사용되는 수평동기주파수에 적합한 OSD폰트데이타 및 화상소거영역데이타를 상기 저장수단으로부터 출력시켜 비데오메모리에 저장하여 상기 비데오메모리로 부터의 데이타출력을 제어하는 제어수단과 상기 비데오메모리에서 전송되는 OSD폰트데이타 및 화상소거영역데이타를 비트맵방식으로 화면에 표시될 수 있는 직렬 데이타로 변환하는 제2데이타변환수단을 포함하는 온스크린더스플레이 발생장치.A multi-sync image display system capable of displaying video signals using a plurality of video signal methods on a screen, which is supported by a video memory and a multi-sync image display system that store data for display on a screen. Means for storing a plurality of on-screen display font data and image erasing area data used in a video signal system, and OSD font data and image erasing area data suitable for a horizontal synchronization frequency used in a predetermined video signal system. Control means for controlling the output of data from the video memory by outputting from the storage means to the video memory, and displaying OSD font data and image erasing area data transmitted from the video memory on the screen in a bitmap manner. On-screen dust comprising second data converting means for converting the serial data into Play generator. 제7항에 있어서, 제어수단은 상기 소정의 영상신호방식에 의한 수평동기주파수를 입력받아 상기 비데오메모리의 데이타 입·출력을 제어하는 비데오메모리제어부와 비데오메모리제어부 및 상기 저장수단을 제어하는 중앙처리장치를 구비함을 특징으로 하는 온스크린디스플레이장치.8. The video processing apparatus according to claim 7, wherein the control means receives a horizontal synchronous frequency according to the predetermined video signal system, and a central processing for controlling a video memory controller, a video memory controller, and the storage means for controlling data input and output of the video memory. On-screen display device characterized in that it comprises a device. 제7항에 있어서, 제2데이타변환수단은 상기 비데오메모리로부터 병렬버스를 통해 출력하는 OSD폰트데이타를 직렬데이타로 변환하는 제1데이타변환부와 비데오메모리로부터 출력되며 OSD에 대응하는 화상소거영역을 생성시키는 화상소거영역데이타를 직렬데이타로 변환하는 제2데이타변환부를 구비함을 특징으로 하는 온스크린디스플레이장치.10. The apparatus of claim 7, wherein the second data converting means comprises: a first data converting unit converting the OSD font data output from the video memory through the parallel bus into serial data and an image erasing area corresponding to the OSD; And a second data converter for converting the image erasing area data to be generated into serial data. 제7항내지 제8항에 있어서, 제어수단은 OSD폰트데이타 및 화상소거영역데이타를 화면의 소정영역에 동시에 표시할 수 있도록 비데오메모리를 제어하는 것을 특징으로 하는 온스크린디스플레이장치.The on-screen display device according to claim 7 or 8, wherein the control means controls the video memory to simultaneously display the OSD font data and the image erasing area data on a predetermined area of the screen. 제7항 또는 제9항에 있어서, 제2데이타변환수단은 병렬입력-직렬출력형의 시프트레지스터로 구성하는 것을 특징으로 하는 온스크린디스플레이장치.10. The on-screen display device according to claim 7 or 9, wherein the second data converting means comprises a shift register of parallel input-serial output type. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019920017915A 1992-09-30 1992-09-30 Test pattern and osd generation apparatus of multi sync type image system KR0142314B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920017915A KR0142314B1 (en) 1992-09-30 1992-09-30 Test pattern and osd generation apparatus of multi sync type image system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920017915A KR0142314B1 (en) 1992-09-30 1992-09-30 Test pattern and osd generation apparatus of multi sync type image system

Publications (2)

Publication Number Publication Date
KR940008448A true KR940008448A (en) 1994-04-29
KR0142314B1 KR0142314B1 (en) 1998-06-15

Family

ID=19340385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920017915A KR0142314B1 (en) 1992-09-30 1992-09-30 Test pattern and osd generation apparatus of multi sync type image system

Country Status (1)

Country Link
KR (1) KR0142314B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990001545A (en) * 1997-06-16 1999-01-15 윤종용 Synchronization Signal Generator in Image Processing System
KR19990055683A (en) * 1997-12-27 1999-07-15 김영환 Monitor adjuster without signal line

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990001545A (en) * 1997-06-16 1999-01-15 윤종용 Synchronization Signal Generator in Image Processing System
KR19990055683A (en) * 1997-12-27 1999-07-15 김영환 Monitor adjuster without signal line

Also Published As

Publication number Publication date
KR0142314B1 (en) 1998-06-15

Similar Documents

Publication Publication Date Title
US4908710A (en) Method for driving a liquid crystal display device
KR0176806B1 (en) 2-picture of television
KR970073058A (en) A VIDEO SIGNAL CONVERSION DEVICE AND A DISPLAY DEVICE HAVING THE SAME
US6686894B2 (en) Image display apparatus and method
KR200204617Y1 (en) Apparatus for control of vertical size in lcd monitor
JP2007133211A (en) Signal processing device for driving display, display device, signal processing method for driving display
KR960032278A (en) Method for generating timing signal for display device and display panel
US6590616B1 (en) Image processor and integrated circuit for the same
USRE37069E1 (en) Data stream converter with increased grey levels
JP2004274219A (en) Frame rate conversion apparatus for video signal
KR940008448A (en) Test pattern and on-screen display (OSD) generator in multi-sync image display system
KR100935821B1 (en) Dot clock generating circuit, semiconductor device, and dot clock generating method
JP3154190B2 (en) General-purpose scanning cycle converter
US5436670A (en) Image display apparatus wherein the number of characters displayed is the same regardless of the frequency of the input signal
JPH08179747A (en) Character style generating device
JP3036210B2 (en) Image processing circuit
KR100266326B1 (en) An error protection apparatus of data process for pdp television
JPH0618843A (en) Liquid crystal display device
JPH04276791A (en) Matrix display device
JPH05341739A (en) Screen dividing device
KR910007193Y1 (en) Start point variable circuit
KR890016457A (en) Mosaic screen processing circuit and method using line memory
KR100721805B1 (en) Horizontal automatic frequency control circuit
KR940004182Y1 (en) Character display unit
KR19980075241A (en) Driving Method of LCD

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050228

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee