KR940006456Y1 - 레벨 검출 회로 - Google Patents

레벨 검출 회로 Download PDF

Info

Publication number
KR940006456Y1
KR940006456Y1 KR92014114U KR920014114U KR940006456Y1 KR 940006456 Y1 KR940006456 Y1 KR 940006456Y1 KR 92014114 U KR92014114 U KR 92014114U KR 920014114 U KR920014114 U KR 920014114U KR 940006456 Y1 KR940006456 Y1 KR 940006456Y1
Authority
KR
South Korea
Prior art keywords
terminal
input
signal
flop
flip
Prior art date
Application number
KR92014114U
Other languages
English (en)
Other versions
KR940004509U (ko
Inventor
권병진
Original Assignee
석진철
대우전자부품 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 석진철, 대우전자부품 주식회사 filed Critical 석진철
Priority to KR92014114U priority Critical patent/KR940006456Y1/ko
Publication of KR940004509U publication Critical patent/KR940004509U/ko
Application granted granted Critical
Publication of KR940006456Y1 publication Critical patent/KR940006456Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

내용 없음.

Description

레벨 검출 회로
도면은 본 고안의 레벨 검출 회로도이다.
본 고안은 두개의 신호를 비교하는 회로에 있어서, 일종의 소신호 또는 노이즈가 포함된 불규칙한 신호가 입력될때 입력 신호에 따른 출력 신호의 변화를 검출하여 신호의 정상유무를 체크할 필요가 있을 경우에 응용되는 레벨 검출 회로에 관한 것이다.
종래에는 소스 입력단(A)으로 부터 입력된 신호와 기준 전압을 비교하여 출력된 신호가 타이머 내부의 발진 주파수보다 작거나 같다면 소스 입력단으로 부터 입력된 신호를 검출할 수 없는 문제점이 있었다.
따라서 본 고안의 목적은 기준 전압단(B)에 연결된 가변 저항(VR1)을 미세하게 조정함으로서 소신호 또는 노이즈가 포함된 불규칙한 신호를 감지하므로써, 소스 입력단(A)으로 부터 입력된 신호의 정상 유무를 검출해 낼 수 있도록 하였다.
본 도면은 레벨 검출회로 상세도로써, 그 구성은 다음과 같다.
소스 입력단(A)은 저항(R3)을 통하여 비교기(COMP)의 비반전 단자에 연결되고 노드점(C)은 다이오드(D1)의 애노우드에 연결되며, 기준 전압단(B)은 가변 저항(VR1)을 통하여 비교기(COMP)의 반전단자에 연결되고 노드점(D)은 콘덴서(C1)에 연결되어 접지되며, 상기 비교기(COMP)의 출력단은 D플립플롭의 클럭펄스(CP)에 연결되고 D플립플롭의 출력단(Q)은 신호센서에 연결되어 구성된다.
이와같이 구성된 본 고안의 작용 효과를 설명하며 다음과 같다.
소스 입력단(A)으로 부터 입력된 신호는 저항(R3)을 통해 전압 강하 후 노드점(C)에 인가된 전압이 과전압일 때는 다이오드(D1)에 의해 클리핑 되어 전원으로 흡수되고, 상기 안정된 신호만이 비교기(COMP)의 비반전 입력단에 입력되며 이와 동시에 기준 전압단(B)에 연결된 가변 저항(VR1)에 의해 극히 작은 신호(수 nsec)를 검출할 수 있게 조정된 전압이 비교기(COMP)의 반전 입력단에 입력된다.
또한 노드점(D)에 연결된 콘덴서(C1)는 미세 전압의 레벨을 검출할 경우 직류 레귤레이터용으로 사용된다.
즉, 비교기(COMP)의 비반전 입력단에는 시간에 따라 변화하는 신호가 입력되고, 상기의 반전 입력단에는 극히 작은신호를 검출할 수 있도록 가변 저항에 의해 조정된 기준 전압이 비교기(COMP)에 입력된다.
따라서 입력된 두 신호는 비교기(COMP)에서 소스 입력단(A)으로 부터 입력된 소스 신호의 전압이 기준전압보다 클 때는 D플립플롭의 클리어단자를 클리어 시킴과 동시에 D플립플롭의 클럭펄스(CP)단에 하이레벨이 입력된다. 즉 D플립플롭의 출력(Q)단에 인가된 하이레벨의 펄스폭동안은 소스입력단(A)으로 부터 입력된 신호에 노이즈가 포함되어 있지 않음을 나타낸다.
또한 비교기(COMP)에 입력된 두 신호중 소스 입력단(A)으로 부터 입력된 소스 신호의 전압이 기준 전압보다 작을때는 D플립플롭의 클럭펄스(CP)단에 로우레벨로 입력된다.
즉 D플립플롭의 출력(Q)단에 인가된 로우레벨의 펄스폭 동안은 소스 입력단(A)으로 부터 입력된 신호에 노이즈가 포함된 불규칙한 신호가 입력되었음을 알게 되는 것이다.
이와같이 종래에는 극히 작은 신호 처리에 있어서 랜덤한 상태를 보이나, 본 고안은 D플립플롭의 출력측(Q)이 항상 하이 또는 로우레벨로 유지되므로써, 소스 입력신호 상태를 손쉽게 체크할 수 있는 효과가 있다.

Claims (1)

  1. 소스 입력단(A)은 저항(R3)을 통하여 비교기(COMP)의 비반전 단자에 연결되고 노드점(C)은 다이오드(D1)의 애노우드에 연결되며, 기준 전압단(B)의 가변 저항(VR1)을 통하여 비교기(COMP)의 반전 단자에 연결되고 노드점(D)은 콘덴서(C1)에 연결되어 접지되며, 상기 비교기(COMP)의 출력단은 D플립플롭의 클럭펄스(CP)에 연결되고 D플립플롭의 출력단(Q)은 신호 센서에 연결되어 구성된 것을 특징으로 하는 레벨 검출회로.
KR92014114U 1992-07-29 1992-07-29 레벨 검출 회로 KR940006456Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92014114U KR940006456Y1 (ko) 1992-07-29 1992-07-29 레벨 검출 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92014114U KR940006456Y1 (ko) 1992-07-29 1992-07-29 레벨 검출 회로

Publications (2)

Publication Number Publication Date
KR940004509U KR940004509U (ko) 1994-02-24
KR940006456Y1 true KR940006456Y1 (ko) 1994-09-24

Family

ID=19337571

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92014114U KR940006456Y1 (ko) 1992-07-29 1992-07-29 레벨 검출 회로

Country Status (1)

Country Link
KR (1) KR940006456Y1 (ko)

Also Published As

Publication number Publication date
KR940004509U (ko) 1994-02-24

Similar Documents

Publication Publication Date Title
US4081700A (en) Touch control switch circuit with compensation for power supply line fluctuations
US5019722A (en) Threshold crossing detection with improved noise rejection
KR940006456Y1 (ko) 레벨 검출 회로
IT1223866B (it) Circuito per il trattamento del segnale generato da un sensore elettromagnetico di rotazione a riluttanza variabile
JPS55109968A (en) Frequency decision circuit
US4496250A (en) Thermocouple open circuit detector
US5091640A (en) Phase advance for ambient light suppression in phototransistors
KR950006743B1 (ko) 테이프 시작과 끝 검출회로
KR870000051Y1 (ko) 사운드 레벨감지회로
KR930003742Y1 (ko) 출력 트랜지스터 보호회로
KR910009045Y1 (ko) 신호 및 잡음 검출회로
RU2025781C1 (ru) Устройство для тревожной сигнализации
SU1130745A1 (ru) Фотодатчик
JPH05211427A (ja) 入力信号検出回路
KR890001657Y1 (ko) 전원 전압 변동 검출회로
JP3230589B2 (ja) 近接スイッチ
KR930002350Y1 (ko) 이상전압 검출회로
KR930003986Y1 (ko) 전압 안정화 회로
SU1545075A1 (ru) Фотодатчик
SE9500823D0 (sv) Nivådetekteringskrets
KR940006503Y1 (ko) 레벨(level) 검출회로
SU1453585A2 (ru) Синхронный детектор
JPH0653788A (ja) ノイズ除去回路
JPS6214460B2 (ko)
KR970004321A (ko) 위상동기 루프회로의 검출 위상차신호 출력회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970902

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee