KR940005074Y1 - 모니터의 수직 사이즈 조절회로 - Google Patents

모니터의 수직 사이즈 조절회로 Download PDF

Info

Publication number
KR940005074Y1
KR940005074Y1 KR2019910024927U KR910024927U KR940005074Y1 KR 940005074 Y1 KR940005074 Y1 KR 940005074Y1 KR 2019910024927 U KR2019910024927 U KR 2019910024927U KR 910024927 U KR910024927 U KR 910024927U KR 940005074 Y1 KR940005074 Y1 KR 940005074Y1
Authority
KR
South Korea
Prior art keywords
vertical
vertical size
transistor
signal
sync
Prior art date
Application number
KR2019910024927U
Other languages
English (en)
Other versions
KR930016974U (ko
Inventor
김사택
Original Assignee
주식회사 금성사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 이헌조 filed Critical 주식회사 금성사
Priority to KR2019910024927U priority Critical patent/KR940005074Y1/ko
Publication of KR930016974U publication Critical patent/KR930016974U/ko
Application granted granted Critical
Publication of KR940005074Y1 publication Critical patent/KR940005074Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/223Controlling dimensions
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

모니터의 수직 사이즈 조절회로
제1도는 종래의 모니터의 수직 사이즈 조절회로도.
제2도는 본 고안 모니터의 수직 사이즈 조절회로도.
제3도는 수직 편향 전류의 파형도.
표1는 VGA모드에 따른 제1도의 각부 동작 관계표.
표2는 VGA모드에 따른 제2도의 각부 동작 관계표.
* 도면의 주요부분에 대한 부호의 설명
1 : 수직편향회로 2 : 수직사이즈 조절부
3 : 편향제어부 10 : 수직사이즈 제어부
본 고안은 모니터에서 화면 수직 사이즈 온도 드리프트의 안정화에 관한 것으로특히 직류 전압에 의해 수직 편향 제어 전류를 증가시킴으로써 온도에 의한 수직 사이즈 조절 트랜지스터의 전류 이득의 변화를 제거하여 수직 사이즈가 안정되게 유지되도록 한 모니터의 수직 사이즈 조절회로에 관한 것이다.
일반적으로 사용되고 있는 종래의 수직 사이즈 제어회로는 제1도에 도시한 바와같이 수평동기신호(H-SYNC)를 저항(R6) 및 콘덴서(C1)로 구성되는 적분기를 통해 배타적 오아게이트(XOR1)의 일측단자에 인가하고 그 타측에는 하이레벨의 전압(VDD)을 인가하여 출력신호를 저항(R5)을 통해 트랜지스터(Q1)의 베이스에 입력하였다.
그리고 수직동기신호(V-SYNC)를 저항(R8) 및 콘덴서(C2)로 구성되는 적분기를 통해 배타적 오아게이트(XOR2)의 일측단자에 인가하고 그 타측에는 하이레벨의 전압(VDD)을 인가하며 출력신호를 저항(R7)을 통해 트랜지스터(Q2)의 베이스에 입력하였으며 상기 트랜지스터(Q1, Q2)의 콜렉터에는 각기 가변저항(VR1, VR2)을 접속하고 그 공통 접속점을 또 다른 가변저항(VR3)과 함께 공통으로 하여 트랜지스터(Q3)의 베이스 전류를 제어하게 하여 수직사이즈 조절부(2)를 구성하고, 상기 트랜지스터(Q3)의 에미터는 수직편향회로(1)의 램프파 발생기(1A)의 제어입력단에 접속하여 그 콜렉터로부터의 출력이 저항(R1)을 통해 편향요크(V-DY)로부터의 출력신호와 함께 수직 드라이브(1B)로 입력되도록 하여 편향제어부(3)를 구성하였다.
상기와 같이 구성한 종래의 수직 사이즈 제어회로에 대하여 그 동작 및 문제점을 표1과 함께 상세히 설명하면 다음과 같다.
먼저, VGA 모드 1일 때에는 표 3과 같이 정(+)의 수평동기신호(H-SYNC)가 저항(R6)과 콘덴서(C1)로 구성되는 적분회로를 통해 적분이 되어 배타적 오아게이트(XOR1)에 로우 신호를 입력하므로 상기 배타적 오아게이트(XOR1)는 하이의 신호를 출력하여 트랜지스터(Q1)를 턴온시키며 따라서 가변저항(VR1)에 의해 트랜지스터(Q3)의 베이스 전류가 제어되어 램프파 발생기(1A)로부터 상기 트랜지스터(Q3)의 에미터로 흐르는 전류의 증감에 의해 모니터의 수직 사이즈가 조절된다.
이때, 상기 수직편향회로(1)는 램프발생기(1A)에 접속된 트랜지스터(Q1)의 에미터 전류값에 따라서 제3도와 같이 수직출력단(1C)의 증폭된 전류가 수직 편향요크(V-DY)에 흐르는 전류파형의 진폭을 조절함으로써 모니터의 수직 사이즈를 제어하게 된다.
한편, VGA 모드 2에서는 정(+)의 수직동기입력신호(V-SYNC)가 적분되어 배타적 오아게이트(XOR2)에 로우의 신호를 입력하므로 상기 배타적 오아게이트(XOR2)의 출력이 하이가 되어 트랜지스터(Q2)를 턴온시키고 따라서 그 콜렉터에 접속된 가변저항(VR2)의 가변에 의해 트랜지스터(Q3)의 베이스 전류를 제어하게 됨에 따라 상기 수직편향회로(1)에 의해 모니터의 수직 사이즈를 조절하게 된다.
그러나 VGA모드 3에서는 상기 트랜지스터(Q1, Q2)가 모두 오프되므로 이때에는 가변저항(VR3)에 의해 트랜지스터(Q3)의 베이스 전류를 제어하여 그 에미터를 통해 흐르는 전류에 의해 램프발생기(1A)를 제어하여 모니터의 수직 사이즈를 조절하게 된다.
그러나, 상기와 같은 회로는 트랜지스터(Q3)가 포화 영역에서 동작하고 그 전류 이득이 트랜지스터(Q3) 주위의 온도 드리프트(drift)의 영향을 받으므로 모니터를 장시간 턴온시켜 놓았을 때에는 모니터 내부의 온도가 상승하고 이로 인하여 온도 드리프트에 의한 수직 사이즈가 변하는 문제점을 가지고 있다.
이에따라 본 고안은 상기와 같은 종래회로의 결함을 감안하여 직류 전압에 의해 수직편향 제어전류를 증감시킴으로써 온도에 의한 수직 사이즈 조절 트랜지스터의 전류이득의 변화를 제거하여 수직 사이즈가 안정되게 유지되도록 안출한 것으로 이를 상세히 설명하면 다음과 같다.
제2도는 본 고안의 회로도로서 이에 도시한 바와같이 수평동기신호(H-SYNC)를 저항(R22) 및 콘덴서(C21)로 구성되는 적분기를 통해 배타적 오아게이트(XOR10)의 일측단자에 인가하고 그 타측에는 하이레벨의 전압을 인가하며 출력신호를 저항(R20, R21)을 통해 트랜지스터(Q20)의 베이스에 입력하여 제1모드선택부(10A)를 구성하고, 수직동기신호(V-SYNC)를 저항(R23) 및 콘덴서(C22)로 구성되는 적분기를 통해 배타적 오아게이트(XOR11)의 일측단자에 인가하고 그 타측에는 하이레벨의 전압을 인가하며 출력신호를 저항(R24, R25)을 통해 트랜지스터(Q21)의 베이스에 입력하여 제2모드선택부(10B)를 구성하며, 상기 트랜지스터(Q21, Q22)의 콜렉터에는 각기 저항(R31, R32) 및 다이오드(D20, D21)를 통해 가변저항(VR20)과 연결하여 다이오드(D22)와 직렬 접속된 가변저항(VR21)과 함께 트랜지스터(Q22)의 베이스 전류를 제어하도록 하여 제3모드제업무(10C)를 구성함과 아울러 상기 모드선택부(10A, 10B, 10C)를 모두 포함하여 수직 사이즈제어부(10)를 구성한다. 그리고 콜렉터로부터 수직편향회로(1)의 수직사이즈 조절신호를 수직사이즈 조절신호를 인가받는 상기 트랜지스터(Q22)의 에미터 출력을 저항(R35)을 통해 편향요크(V-DY), 저항(R36-R39) 및 콘덴서(C23, C24)로 구성된 편향제어부(3)로 입력한다.
상기와 같이 구성한 본 고안의 회로에 대하여 그 동작 및 작용효과를 표2와 함께 상세히 설명하면 다음과 같다.
먼저, VGA모드 1일때는 배타적 오아게이트(XOR10)의 출력이 하이가 되고 다이오드(D20)가 온되어서 가변저항(VR20)의 가변에 따라서 트랜지스터(Q22)의 베이스 전압을 제어하므로 수직사이즈를 조절할 수 있다.
그리고 VGA모드 2에서는 배타적 오아게이트(XOR11)의 출력이 하이가 되어 다이오드(D21)가 온이 되어서 가변저항(VR20)의 가변에 따라 트랜지스터(Q22)의 베이스 전압을 제어하여 모니터의 수직 사이즈를 조절할 수 있게 된다.
한편, VGA모드 3에서는 상기 게이트(XOR10, XOR11)의 출력이 모두 로우가 되어 가변저항(VR21)의 가변에 따라서 상기 트랜지스터(Q22)의 베이스 전압이 제어되므로 그 콜렉터 전류를 통해 모니터의 수직 사이즈를 조절할 수 있게 된다.
이때 상기 가변저항(VR21)은 트랜지스터(Q22)의 베이스 전압을 직접 제어할 수 있으므로 VGA모드 1, 2, 3모드에서 수직 사이즈의 조절에 영향을 주기 때문에 수직 사이즈의 조정시 VGA모드 3에서 상기 가변저항(VR21)을 먼저 조정하고 모드 1 또는 VGA모드 2일때에는 가변저항(VR20)을 사용하여 수직 사이즈를 조정하게 된다.
한편, 상기의 동작을 정량적으로 해석하면 먼저,
VE=VB-VBE, IE=IC+IB=IB+IBhfe=(1+hfe)IB=IC
단, Ic=hfeIB로서 트랜지스터(Q22)는 활성 영역에서 동작한다)
상기의 식으로부터 IC=IE로서 가변저항(VR21)을 가변하여 트랜지스터(Q22)의 에미터 및 베이스의 직류 전압을 제어함으로써 콜렉터 전류를 조절하고 이에따라 모니터의 수직 사이즈를 조정하게 되는데 상기 트랜지스터(Q22)의 콜렉터 전류를 제어하는데 있어서 수직 진폭 조절방식을 채용하고 있으므로 hfe의 영향을 배제하여 온도에 의한 수직 사이즈의 변화를 방지할 수 있게 된다.
이상에서와 같이 본 고안은 직류 전압에 의해 수직편향 제어전류를 증감시킴으로써 온도에 의한 트랜지스터의 전류 이득의 변화를 제거하여 수직 사이즈가 안정되게 유지되도록 해준다.

Claims (5)

  1. 수평 및 수직동기신호(H-SYNC), (V-SYNC)를 평활하여 이를 직류레벨로 만든 다음 그 전압에 따라서 수직편향회로(1)의 램프파 발생기(1A)에 수직사이즈 조절신호를 입력하여 수직편향 제어전류를 증감시킴으로써 온도에 의한 수직 사이즈 조절 트랜지스터의 전류이득의 변화를 제거하여 모니터의 수직 사이즈를 안정시키는 수직사이즈 제어부(10)를 구비하여된 것을 특징으로 하는 모니터의 수직 사이즈 조절회로.
  2. 제1항에 있어서, 상기 수직 사이즈 제어부(10)는 평활된 수평동기신호(H-SYNC)의 직류 레벨에 비례하는 수직 사이즈 조절신호를 수직 편향회로(1)의 램프파 발생기(1A)에 입력하여 수직편향 제어전류를 증감시킴으로써 온도에 의한 수직 사이즈 조절 트랜지스터의 전류 이득의 변화를 제거하는 제1모드선택부(10A)와, 수직동기신호(V-SYNC)를 평활하여 그 직류 레벨에 따라서 수직 사이즈 제어신호를 발생시키는 제2모드선택부(10B)와, 가변저항(VR20)의 가변에 의해 수동으로 기준 수직 사이즈 조절신호를 설정시키는 제3모드선택부(10C)를 구비하여서된 것을 특징으로 하는 모니터의 수직 사이즈 조절회로.
  3. 제2항에 있어서, 상기 제1모드선택부(10A)는 수평동기신호(H-SYNC)가 저항(R22) 및 콘덴서(C21)로 구성되는 적분기를 통해 배타적 오아게이트(XOR10)의 일측단자에 인가되고 그 타측에는 일정로직에 전압이 인가되며, 그 출력신호가 저항(R20, R21)을 통해 트랜지스터(Q20)의 베이스에 입력되도록 구성된 것을 특징으로 하는 모니터의 수직 사이즈 조절회로.
  4. 제2항에 있어서, 상기 제2모드선택부(10B)는 수직동기신호(V-SYNC)가 저항(R23) 및 콘덴서(C22)로 구성되는 적분기를 통해 배타적 오아게이트(XOR11)의 일측단자에 입력되고 그 타측에는 일정로직의 전압이 입력되며, 그 출력신호가 저항(R24, R25)을 통하여 트랜지스터(Q21)를 제어하도록 구성된 것을 특징으로 하는 모니터의 수직 사이즈 조절회로.
  5. 제2항에 있어서, 상기 제3모드선택부(10C)는 상기 트랜지스터(Q21, Q22)의 콜렉터가 각기 저항(R31, R32) 및 다이오드(D20, D21)를 통해 가변저항(VR20)과 연결되어 다이오드(D22)와 직렬 접속된 가변저항(VR21)과 함께 트랜지스터(Q22)의 베이스 전류를 제어하도록 구성된 것을 특징으로 하는 모니터의 수직 사이즈 조절회로.
KR2019910024927U 1991-12-30 1991-12-30 모니터의 수직 사이즈 조절회로 KR940005074Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910024927U KR940005074Y1 (ko) 1991-12-30 1991-12-30 모니터의 수직 사이즈 조절회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910024927U KR940005074Y1 (ko) 1991-12-30 1991-12-30 모니터의 수직 사이즈 조절회로

Publications (2)

Publication Number Publication Date
KR930016974U KR930016974U (ko) 1993-07-29
KR940005074Y1 true KR940005074Y1 (ko) 1994-07-27

Family

ID=19326491

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910024927U KR940005074Y1 (ko) 1991-12-30 1991-12-30 모니터의 수직 사이즈 조절회로

Country Status (1)

Country Link
KR (1) KR940005074Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100908141B1 (ko) * 2002-07-19 2009-07-20 조규호 구두 소제구 보관함

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100908141B1 (ko) * 2002-07-19 2009-07-20 조규호 구두 소제구 보관함

Also Published As

Publication number Publication date
KR930016974U (ko) 1993-07-29

Similar Documents

Publication Publication Date Title
US6400418B1 (en) Image display device
KR940005074Y1 (ko) 모니터의 수직 사이즈 조절회로
US6188444B1 (en) Apparatus and methods for synthesizing foreground and background images
US4979044A (en) Automatic contrast circuit for instantaneous compensation
KR100207317B1 (ko) 영상 제어회로
JP3524115B2 (ja) 輪郭補正装置
JP3517003B2 (ja) 白ピーク制御回路
KR960010533Y1 (ko) 수평주파수에 따른 백라스터 안정화회로
KR930008705Y1 (ko) 모니터의 영상신호 조절장치
KR200149316Y1 (ko) 멀티시스템용 콘버젼스 보정회로
KR0122339Y1 (ko) 오버스캔 모니터의 휘도보상 회로
KR920002233Y1 (ko) 펄스폭 변조회로 출력의 특성 보상회로
JPH0681266B2 (ja) 垂直偏向装置
KR910003956Y1 (ko) 2모드형 디스플레이 장치의 화면 크기 조정회로
KR200222907Y1 (ko) 화면의 크기 및 콘트라스트 보상회로
KR910003668Y1 (ko) 모니터의 동기 신호 자동 절환 및 사이즈 조정회로
KR960001256Y1 (ko) 칼라이득 자동조절장치
KR910002294Y1 (ko) 모니터의 수직, 수평 사이즈 및 수평 홀드 자동 보정 회로
KR940003513Y1 (ko) 모니터의 화이트 밸런스 보상회로
KR890004765Y1 (ko) 영상신호 휘도 조절회로
KR910005334Y1 (ko) 칼라모니터의 pga 모드시 수직크기 조정회로
KR900007356Y1 (ko) 모니터용 수직 크기 안정화 장치
KR930012024B1 (ko) 펄스발생 및 펄스폭 조정회로
KR910002782Y1 (ko) 모니터의 컷오프전압 제어회로
EP0969657A1 (en) Apparent image clarity improving apparatus and method

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000630

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee