KR940002302Y1 - 입력신호 적응형 윤곽 보상 회로 - Google Patents
입력신호 적응형 윤곽 보상 회로 Download PDFInfo
- Publication number
- KR940002302Y1 KR940002302Y1 KR2019910018407U KR910018407U KR940002302Y1 KR 940002302 Y1 KR940002302 Y1 KR 940002302Y1 KR 2019910018407 U KR2019910018407 U KR 2019910018407U KR 910018407 U KR910018407 U KR 910018407U KR 940002302 Y1 KR940002302 Y1 KR 940002302Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- luminance signal
- level
- adder
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/142—Edging; Contouring
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/148—Video amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
Abstract
내용 없음.
Description
제 1 도는 종래의 윤곽 보상 회로.
제 2 도는 본 고안의 윤곽 보상 회로.
제 3 도는 본 고안의 동작 파형도.
* 도면의 주요부분에 대한 부호의 설명
10, 20 : 1H 지연기 30, 40 : 증폭기
50 : 가산기 60 : 감산기
70 : 레벨 검출부 80, 90 : 배율기
본 고안은 입력 휘도 신호의 레벨에 따라 휘도 신호의 윤곽 보정량을 적절히 제어하여 최적의 화면을 나타낼수 있도록한 입력 신호 적응형 윤곽 보상 회로에 관한 것으로 특히 본 고안은 VCR 및 캠코더 등의 영상기록 재생장치나 TV 등의 영상 재생장치에 이용되어진다.
기존의 영상 재생장치 및 영상 기록 재생장치에서는 휘도신호의 윤곽을 보정하여 선명한 화면을 디스플레이시키도록 여러가지 방법이 적용되어 왔으며 그중 하나의 방법이 입력 휘도신호를 2H(H : 1수평주기)지연시켜 합산시키는 방식이 있다.
즉 입력휘도 신호를 2H 지연시켜 원래의 휘도신호 입력과 가산하고 가산된 신호와 1H 지연된 휘도신호를 감산하여 운곽부분이 강조된 휘도신호를 출력시키는 방식으로 이같은 방식의 회로는 제 1 도에 도시된 바와같이 입력휘도 신호를 1H 지연시키는 1H 지연기(10)(20)와, 상기 1H 지연기(20)에서 2H 지연된 휘도신호와 입력 휘도신호를 증폭시키는 증폭기(30)(40)와, 상기 증폭기(30)(40)의 출력신호를 가산시키는 가산기(50)와, 상기 가산기(50)의 출력신호와 1H 지연기(10)의 출력신호를 감산시키는 감산기(60)로 구성되어진다.
이때 감산기(60)에서 최종적으로 출력되는 휘도신호 출력(Yout)은로 나타내지며 여기서 Y0는 입력 휘도 신호, Y1은 1H지연된 휘도신호, Y2는 2H 지연된 휘도신호이다.
그러나 상기된 종래의 방식은 강조하고자 하는 윤곽의 레벨이 증폭기(30)(40)의 증폭률(1/2)로 결정되어 있게되므로 입력 휘도신호의 레벨에 따라 보정량의 가감이 어렵게 된다.
즉 종래에는 윤곽 보정레벨이 증폭기에 의해 고정되어 있는 관계로 휘도신호의 입력레벨에 따라 보정량의 가감이 어렵게 되어 최적의 화면 상태를 유지시켜 주지 못하는 것이었다.
본 고안은 상기와 같은 단점을 해소키 위하여 안출한 것으로 입력신호의 레벨에 따라 보정되는 윤곽 보정량을 적절히 제어하여 화면을 최적의 상태로 나타내 주도록 한 것으로써 상기된 목적을 달성하기 위하여 본 고안은 입력 휘도 신호의 레벨을 검출하는 레벨 검출부를 구성하고 상기 레벨 검출부의 검출 신호에 따라 입력 휘도신호와 2H 지연된 휘도 신호를 증폭시키는 배율기의 배율이 가변되게 구성한다.
이하 본 고안을 첨부도면에 의거 상세히 설명하면 다음과 같다.
제 2 도는 본 고안의 윤곽보상회로로써 입력 휘도 신호를 2H지연시켜 원래의 휘도 신호와 가산하고 가산된 신호를 1H 지연된 휘도 신호와 감산하여 윤곽부분이 강조된 신호를 출력시키는 윤곽 보정 회로에 있어서, 입력되는 휘도 신호의 레벨을 검출하여 휘도신호의 레벨을 조정하도록한 것이다.
즉 본 고안은 1H지연기(10)(20)를 통하여 2H지연된 휘도 신호와 입력 휘도 신호를 가산기(50)에서 가산하고 상기 가산기(50)에서 가산된 신호와 1H지연기(10)에서 1H 지연된 신호를 감산기(60)에서 감산시키는 윤곽 보정회로에 있어서, 입력 휘도 신호의 레벨을 검출하는 레벨 검출부(70)를 구비한후 상기 레벨 검출부(70)의 검출출력으로 배율이 결정되는 배율기(80)(90)를 구비하여 입력 휘도 신호와 1H 지연기(10)(20)를 통하여 2H 지연된 신호가 상기 배율기(80)(90)를 통하여 가산기(50)에 인가되게 구성시켜 된 것이다.
여기서 배율기(80)(90)는 멀티플라이어(Multiplier)나 AGC(Automatic Gain Control) 엠프 또는 VCA(Votage Control Amp)로 구성된다.
이와같이 구성된 본 고안에서 입력 휘도 신호(제 3a 도의 참조)는 1H 지연기(10)를 통하여 제 3b 도에서와 같이 1H 지연되고 상기 1H지연기(10)의 지연신호는 다시 1H지연기(20)에 인가되어 제 3c 도에서와 같이 1H 지연되므로 1H 지연기(20)를 통과한 신호는 원래의 휘도 신호에서 2H 지연된 신호가 된다.
그리고 입력 휘도 신호는 레벨 검출부(70)에 인가되어 휘도 신호 레벨에 비례한 검출 신호를 출력시키게 되고 상기 레벨 검출부(70)의 검출 출력은 배율기(80)(90)의 배율을 결정하게 된다.
이때 입력 휘도 신호는 배율기(80)에서 1/n로 배율이 조정된후 가산기(50)에 인가되고 1H 지연기(20)의 출력신호는 배율기(90)에서 1/m로 배율이 조정된후 가산기(50)에 인가되므로써 가산기(50)에서는 상기된 입력신호를 가산시키게 된다.
종래에는 배율기(80)(90)의 배율이 일정하게 고정되어 있는 관계로 가산기(50)의 가산 출력은 제 3d 도에서와 같이 일정레벨로 가산되어지게 되므로 휘도 신호 레벨이 따른 윤곽 보정량을 조정해주진 못하였다.
그러나 본 고안에서는 배율기(80)(90)의 배율이 레벨 검출부(70)의 검출 출력에 의하여 결정되어지게 되므로 가산기(50)의 출력은 제 3e 도에서와 같이 출력 되어지게 되며 이때의 출력레벨은 휘도신호 레벨에 따라 가감되어진다.
그리고 가산기(50)의 출력(제 3e 도의 참조)은 감산기(60)에 인가되어 1H 지연기(10)를 통과한 신호(제 3b 도의 참조)와 감산되어 최종적으로 감산시킴으로써 감산기(60)에서는 제 3f 도에서와 같은 윤곽 보정된 신호를 출력시키게 된다.
이때 레벨 검출부(70)는 입력 휘도 신호 레벨에 비례한 검출 신호를 출력시키게 되고 상기 검출 신호에 따라 배율기(80)(90)의 배율(1/n, 1/m)이 결정하게 되므로 휘도 신호 레벨이 높게 되면 배율기(80)(90)를 통과한 신호레벨이 낮게 되어 윤곽 보정량이 적게 되고 휘도신호 레벨이 낮게 되면 배율기(80)(90)를 통과한 신호레벨이 높게 되어 윤곽 보정량이 크게 된다.
이와같이 살펴본 바와 같이 본 고안은 휘도신호의 입력레벨에 따라 휘도 신호 레벨이 높으면 윤곽 보정량을 적게하고 휘도 신호 레벨이 낮으면 윤곽 보정량을 크게해 주는 것으로 입력 휘도 신호 레벨에 따라자동적으로 윤곽 보정량이 적절히 제어되어 최적의 화면 상태를 유지할 수 있게 된다.
Claims (1)
1H지연기(10)(20)에서 2H 지연시킨 휘도신호와 원래의 입력신호를 증폭기(30)(40)에서 증폭시켜 가산기(50)로 가산시키고 상기 가산기(50)의 가산출력과 1H 지연기(10)의 지연 신호를 감산기(60)로 감산시키는 윤곽보정 회로에 있어서, 상기 증폭기(30)(40)를 제어 전압 인가에 따라 배율이 조정되는 배율기(80)(90)로 구성시키고 입력 휘도 신호의 레벨을 검출하는 레벨 검출부(70)의 검출 출력이 상기 배율기(80)(90)의 제어전압으로 인가되게 연결 구성시킨 것을 특징으로 하는 입력 신호 적응형 윤곽 보상 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910018407U KR940002302Y1 (ko) | 1991-10-30 | 1991-10-30 | 입력신호 적응형 윤곽 보상 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910018407U KR940002302Y1 (ko) | 1991-10-30 | 1991-10-30 | 입력신호 적응형 윤곽 보상 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930009995U KR930009995U (ko) | 1993-05-26 |
KR940002302Y1 true KR940002302Y1 (ko) | 1994-04-13 |
Family
ID=19321479
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019910018407U KR940002302Y1 (ko) | 1991-10-30 | 1991-10-30 | 입력신호 적응형 윤곽 보상 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940002302Y1 (ko) |
-
1991
- 1991-10-30 KR KR2019910018407U patent/KR940002302Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930009995U (ko) | 1993-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2062609C (en) | Video signal gradation corrector | |
EP0328346B1 (en) | Noise reduction circuits | |
EP0455434B1 (en) | Noise reducers | |
KR940002302Y1 (ko) | 입력신호 적응형 윤곽 보상 회로 | |
US3919471A (en) | TV signal correction circuitry | |
US5311299A (en) | Recursive comb filter | |
JP2629907B2 (ja) | 輪郭補償信号制御装置 | |
JPH03214973A (ja) | アパーチャ補償回路 | |
KR100240254B1 (ko) | 수직 에지를 보상하기 위한 윤곽 보정 방법 및이를 수행하기 위한 윤곽 보정 회로 | |
EP0451283B1 (en) | Processing circuit for video signal | |
JPH0236677A (ja) | Agc回路 | |
US5287174A (en) | Vertical resolution correcting circuit for video signal | |
JPH0722413B2 (ja) | 信号処理装置 | |
KR100261491B1 (ko) | 윤곽 보정 방법 및 이를 수행하기 위한 윤곽 보정 회로 | |
JP3228091B2 (ja) | 映像信号の輪郭補正装置 | |
JP3934363B2 (ja) | ガンマ補正回路 | |
JP3019337B2 (ja) | ビデオ信号処理装置 | |
KR19980049741U (ko) | 영상신호의 윤곽 보정장치 | |
JPH0496477A (ja) | 自動利得制御回路 | |
JPH0514628Y2 (ko) | ||
JPH043586A (ja) | 垂直輪郭補正回路 | |
JP2538366B2 (ja) | ビデオト―ン回路 | |
JPH0340668A (ja) | 映像信号処理装置 | |
JPH01290380A (ja) | ビデオカメラ | |
JPH0425292A (ja) | 再生輝度信号のノイズ低減回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19961231 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |