KR930011971B1 - 색신호 경계면 보정장치 - Google Patents

색신호 경계면 보정장치 Download PDF

Info

Publication number
KR930011971B1
KR930011971B1 KR1019910001517A KR910001517A KR930011971B1 KR 930011971 B1 KR930011971 B1 KR 930011971B1 KR 1019910001517 A KR1019910001517 A KR 1019910001517A KR 910001517 A KR910001517 A KR 910001517A KR 930011971 B1 KR930011971 B1 KR 930011971B1
Authority
KR
South Korea
Prior art keywords
signal
color
output
delay
luminance
Prior art date
Application number
KR1019910001517A
Other languages
English (en)
Other versions
KR920015934A (ko
Inventor
이기남
한백희
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019910001517A priority Critical patent/KR930011971B1/ko
Priority to DE4202285A priority patent/DE4202285C2/de
Priority to FR9200866A priority patent/FR2672762B1/fr
Priority to JP4014184A priority patent/JP2502873B2/ja
Priority to US07/827,771 priority patent/US5251018A/en
Publication of KR920015934A publication Critical patent/KR920015934A/ko
Application granted granted Critical
Publication of KR930011971B1 publication Critical patent/KR930011971B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals

Abstract

내용 없음.

Description

색신호 경계면 보정장치
제1도는 제1도는 일반적인 디지털영상신호처리장치의 구성블럭도.
제2도는 제1도의 디지털영상신호장치로부터 출력되는 신호들의 파형도.
제3도는 본 발명에 의한 색신호 경계면 보정장치의 구성블럭도.
제4도는 제3도의 채용된 상승시간보정제어수단의 상세블럭도.
제5도는 제3도에 채용된 D/A변환수단의 상세블럭도.
제6도는 제3도의 색신호 경계면 보정장치로부터 출력되는 신호들의 파형도.
* 도면의 주요부분에 대한 부호의 설명
10, 100 : A/D변환수단 20, 200 : 제1신호처리프로세서
30, 300 : 제2신호처리프로세서 40, 600 : D/A변환수단
50, 700 : 마이콤 400 : 상승시간보정제어수단
500 : 롬
본 발명은 영상기기에 있어서 색신호 경계면 보정장치에 관한 것으로, 특히 차세대 디지털 영상기기에 있어서 영상신호의 색신호 및 휘도신호의 과도상태의 상승시간을 서로 매칭시키는 색신호경계면 보정장치에 관한 것이다.
일반적으로, 고화질 디지털 텔레비젼, 고화질 디지털 비디오테이프 레코더등과 같은 차세대 디지털 영상기기의 영상신호처리장치는 제1도에 도시된 바와 같이, A/D변환수단(10)에서 신호입력원(도면에는 도시되지 않음)으로부터 유입되는 아날로그 복합영상신호를 디지털 복합영상신호로 변환된다. 이 변환된 디지털 영상신호는 제1 및 제2신호처리프로세서(20,30)에 의해 신호처리되어 휘도신호(Y) 및 색차신호(R-Y,B-Y)로 출력되어 D/A변환수단(40)에서 적(R), 녹(G) 아날로그 색신호로 변환된다.
이때, 제2a도에 도시된 바와 같이, 제1 및 제2신호처리 프로세서(20,30)로부터 출력되는 휘도신호(Y)의 과도상태의 정상적인 상승시간은 약 150ns정도이고, 제2b도에 도시된 바와 같이, 색차신호(R-Y,B-Y)의 과도상태의 정상적인 상승시간은 약 800 내지 1000nsec정도이다.
따라서, 색차신호와 휘도신호의 상승시간이 서로 매칭되지 않고 색차신호의 과도상태시간이 휘도신호의 과도상태시간보다 훨씬 길어지게 되어 디지털 휘도신호 및 색차신호가 아날로그 영상신호로 변환해서 디스플레이장치를 통하여 디스플레이될 때 화면이 화상윤곽부분의 선명도(sharpness)가 떨어지게 되므로 화질이 저하되는 문제점이 있었다.
상기한 문제점을 극복하기 위하여, 본 발명은 신호의 시간지연을 이용하여 메모리소자에 저장된 지연데이타에 해당하는 시간동안 신호처리된 신호를 지연시켜 색신호의 과도상태시간을 휘도신호의 짧은 과도상태시간과 매칭시켜 선명한 화질을 제공하는 색신호 경계면 보정장치를 제공하는데 그 목적이 있다.
상술한 목적은 달성하기 위하여, 본 발명의 장치는 마이콤을 구비한 영상기기에 있어서, 유입되는 복합영상신호를 디지털신호형태로 변환하는 A/D변한수단과, 상기 A/D변환수단으로부터 출력되는 디지털형태의 복합영상신호를 색신호 및 휘도신호로 분리하는 신호처리수단과, 클럭주기에 해당하는 지연데이타 및 과도상태를 판단하는 절대치를 저장하는 저장수단과, 상기 신호처리수단으로부터 출력되는 색신호 및 휘도신호를 저장수단에 저장된 지연데이타에 의해 지연시키고, 상기 색신호의 과도상태의 상승시간과 상기 저장수단에 저장된 절대치를 비교하여 제어펄스신호를 출력하는 상승시간보정제어수단과, 상기 상승시간보정제어수단으로부터 출력되는 색신호 및 휘도신호중 색신호는 상기 지연수단의 제어펄스에 의해 아날로그 신호로 변환되며, 상기 색신호 및 휘도신호는 적,녹,청 아날로그 색신호로 변환해서 출력되는 D/A변환수단을 포함함을 특징으로 하고 있다.
이하, 첨부된 도면을 참조하여 본 발명에 의한 색신호 경계면 보정장치의 바람직한 실시예를 설명하기로 한다.
제3도는 본 발명에 의한 색신호 경계면 보정장치의 구성블럭도이다.
제3도에 의하면, A/D변환수단(100)에서는 신호입력원으로부터 유입되는 복합영상신호를 마이콤(700)의 제어하에 디지털 영상신호로 변환시킨다.
제1신호처리프로세서(200) 및 제2신호처리프로세서(300)는 상기 디지털 영상신호를 γ보정, 화이트밸런스조정, 문자방송신호처리, 방송운용방식모드에 따른 신호처리등을 행하여 휘도신호(Y) 및 색신호(C)로 변환시킨다.
상승시간보정제어수단(400)은 제4도에 도시된 바와 같이, 상기 제1신호처리프로세서(200) 및 제2신호 처리프로세서(300)로부터 출력되는 색신호 및 휘도신호를 마이콤(700)의 제어하에 제어버스라인으로 전송되는 롬(ROM)(500)에 저장된 지연데이타에 의해 시간을 지연시키는 색신호지연부(401) 및 제1휘도신호지연부(402)와, 상기 제1휘도신호지연부(402)로부터 출력되는 지연된 휘도신호를 마이콤의 제어하에 다시 지연시키는 제2휘도신호지연부(403)와, 상기 색신호지연부(401)로부터 출력되는 4비트의 색신호를 마이콤(700)의 제어하에 제어버스라인으로 전송되는 제어신호에 의해 8비트신호로 변환시키는 색신호니블디멀티플렉서(404)와, 상기 색신호라인지연부 (401)의 4비트의 색신호 및 색신호니블디멀티플렉서(404)의 8비트의 색신호를 입력해서 마이콤(700)의 제어하에 제어버스 라인으로 전송되는 제어신호에 의해 4비트의 색신호로 변환해서 D/A변환수단(600)에 출력하는 색신호니블멀티플렉서(405)와, 상기 색신호니블디멀티플렉서(404)의 8비트의 색신호를 마이콤(700)의 제어하에 제어버스라인으로 제어신호에 의해 색차신호 R-Y 및 B-Y로 분리하는 디멀티플렉서로 구성된 색차신호분리부(406)와, 상기 색차신호분리부(406)로부터 출력되는 전송측에서 압축되어 전송된 색차신호 R-Y 및 B-Y를 원래의 신호로 복원하기 위한 R-Y보간필터 (407) 및 B-Y보간필터(408)와, 롬(500)에 저장되어 3비트의 제어버스 라인에 실려 전송되는 데이터를 7비트의 신호로 변환시키는 제어버스인터페이스(409)와, 상기 제어버스인터페이스(409)로부터 출력되는 제어데이타와 상기 R-Y보간필터(407) 및 B-Y보간필터(408)로부터 출력되는 색차신호 R-Y 및 B-Y의 상승시간을 비교하는 비교기로 구성되어 있는 제1상승시간 검출부(410) 및 제2상승시간검출부(411)와, 상기 제1상승시간검출부(410) 및 제2상승시간검출부(411)의 비교기에 비교된 값에 의해 홀드펄스(HOLD PULSE)가 발생되는 홀드펄스발생부(412)로 구성된다.
롬(500)은 상기 색신호지연부(401) 및 제1휘도신호지연부(402)에서 상기 색신호 및 휘도신호의 지연을 제어하는 지연데이타 및 상기 제2휘도신호지연(403)에서 휘도신호를 지연되도록 제어하는 지연 데이터를 저장한다.
D/A변환수단(600)은 제5도에 도시된 바와 같이, 상기 상승시간보정 제어수단 (400)의 색신호블멀티플렉서(405)의 출력단(1)과 접속되어 색신호(C)를 색차신호 R-Y, B-Y로 분리하는 제2색차신호분리부(601)와, 상기 제2색차신호분리부(601)로부터 출력되는 색차신호 R-Y 및 B-Y를 상기 홀드펄스발생부(412)로부터 출력된 펄스신호에 의해 아날로그 색차신호 R-Y 및 B-Y로 변환하는 색차신호 D/A킨키티 (602)와, 상기 상승시간보정제어수단(400)의 제2휘도신호지연부(403)의 출력단(2)과 접속되어 디지털 휘도신호(Y)를 아날로그 휘도신호로 변환하는 휘도신호 D/A컨버터(603)와, 상기 색차신호 D/A컨버터(602) 및 휘도신호 D/A컨커터(603)의 출력신호를 R,G,B색신호로 분리하는 색매트릭스(604)와, 상기 색매트릭스(604)로부터 출력되는 R,G,B색신호를 증폭해서 디스플레이장치에 출력하는 제1 내지 제3증폭기(605, 606,607)로 구성된다.
마이콤(700)은 제어버스라인을 통해 상기 A/D변환수단(100), 제1 및 제2신호처리프로세서(200,300), 지연수단(400), 롬(500), D/A변환수단(600)을 제어한다.
이어서 본 발명에 의한 샐신호 경계면 보정장치의 작동을 파형과 결부시켜 설명하기로 한다.
제4도는 본 발명에 채용된 상승시간보정제어수단(400)의 상세 블록도이고, 제5도는 D/A변환수단(500)의 상세블럭도이다.
제4도 및 제5도에 의하면, 제3도의 제1 및 제2신호처리프로세서(200,300)로부터 출력된 색신호(C) 및 휘도신호(Y)의 파형도는 제2도의 (a),(b)에 도시된 바와 같이, 휘도신호(Y)의 과도상태에 있어서 정상적인 상승시간 약 150nsec정도이고, 색신호의 정상적인 상승시간은 약 800~1000nsec정도이다. 이 색신호(C)는 색신호지연부 (401)에 입력되고, 휘도신호(Y)는 제1휘도신호지연부(402)에 입력된다.
상기 색신호지연부(401) 및 상기 제1후도신호지연부(402)에서는 제6도의 (b) 및 (c)에 도시된 바와 같은 파형의 신호가 출력되며, 휘도신호(Y) 및 색신호(C)를 "D1","D2"만큼 지연시킨다. 이때, "D1","D2"에 해당하는 지연값은 제어버스라인을 통해 전송되는 롬(500)에 저장된 데이터에 의해 결정된다.
상기 색신호지연부(401)의 지연된 색신호는 색신호는 니블디멀티플렉서(404) 및 색신호니블멀티플렉서(405)에 출력된다. 상기 색신호 니블멀티플렉서(405)의 4비트의 출력신호는 D/A변환수단(600)의 제2색차 신호분리부(601)에 입력되며, 상기 색신호니블디멀티플렉서(404)의 8비트의 출력신호는 상기 색신호니블멀티플렉서(405) 및 제1색차신호분리부(406)에 입력된다.
제1색차신호분리부(406)에서 분리된 색차신호 R-Y 및 B-Y는 제1보간필터 (407)에 의해 전송측에서 압축외에 전송된 색차신호 R-Y신호를 원래의 신호로 복원한 후 제1상승시간검출부(410)에 입력시키고, 제2보간필터(408)에서는 색차신호 B-YTLS호를 원래의 신호로 복원한 후 제2상승시간검출부(411)에 입력시킨다.
제1상승시간검출부(410) 및 제2상승시간검출부(411)에서는 제어버스인터페이스(409)를 통해 롬(500)에 설정되어 있는 절대치(Ao) 즉, 제6도의 (a)에 도시된 바와 같이, 이 절대치(Ao)에 의해 "하이(1)" 또는 "로우(0)"상태를 판단하는 값과 제1보간필터(407) 및 제2보간필터(408)로부터 출력되는 색차신호 R-Y 및 B-Y신호의 상승시간을 비교기(도면에는 도시되지 않음)에서 비교하게 된다. 이 비교기에서는 절대치(Ao)가 전송되는 색차신호(R-Y,B-Y)의 상승시간 보다 크면 홀드펄스발생부 (412)에서 "하이"상태의 스타트펄스를 발생시키고, 이 절대치(Ao)가 전송되는 색차신호의 상승시간보다 작으면 홀드펄스 발생부(412)에서 "로우"상태의 스톱펄스를 발생시킨다. 홀드펄스발생부(412)로부터 출력되는 스타트펄스 및 스톱펄스가 D/A변환수단 (600)의 색차신호 D/A컨버터(602)에 입력되어 스타트펄스 기간동안에는 색차신호 R -Y,B-Y신호의 D/A변환이 동작하지 않고, 스톱펄스기간동안에는 색차신호의 R-Y,B -Y신호의 D/A변환이 이루어진다.
한편, 제1휘도신호지연부(402)로부터 출력되는 지연된 휘도신호(제6도의 (b) )가 제2휘도신호지연부(03)에서 제6도의 (d)에 도시된 바와 같이 롬에 저장된 절대치 (Ao)에서 과도상태가 시작되도록 지연된다.
제6도의 (e)에 도시된 파형은 상기 홀드펄스발생부(412)로부터 출력되는 스타트펄스 및 스톱펄스에 의해 색차신호 D/A변환의 동작을 제어받아 색차신호 D/A컨버터 (602)로부터 출력되는 색차신호의 파형으로서 색신호지연부(401)의 출력신호(제6도의 (c))의 절대치(Ao)에서 D/A변환이 행해진다.
제6도의 (f)에 도시된 파형은 제6도의 (g)에 도시된 색차신호의 매칭시키기 위하여 스타트시간 "D3", 스톱시간 "D4"만큼 휘도신호(제6도의 (d))를 제2휘도신호지연부(403)에서 지연시킨다.
이때, 스타트시간 "D3" 및 스톱시간 "D4"는 롬(500)에 저장되어 있는 클럭주기의 범위에서 아래 표 1 및 표 2에 의해 선택되어질 수 있다.
[표 1]
Figure kpo00001
[표 2]
Figure kpo00002
상기 표 1에 도시된 스타트시간은 롬(500)의 하위비트 4비트에 저장되며 표 2에 도시된 스톱시간은 롬(500)의 상위비트 4비트에 저장된다.
즉, 제6도의 (f) 및 (g)는 색차신호 D/A컨버터(602) 및 휘도신호 D/A컨버터 (603)의 출력 신호의 파형도이며, 색신호(C)의 과도상태 상승시간이 회도신호(Y)의 과도상태 상승시간에 매칭되어 있다.
이상으로 상술한 바와 같이, 본 발명에 의한 색신호 경계면 보정장치는 시간지연을 이용하여 색신호 및 휘도신호의 과도상태 시간을 매칭시킴으로써 재생시 화상의 윤곽이 선명해지므로 화질이 개선되는 효과가 있다.

Claims (3)

  1. 마이콤을 구비한 영상기기에 있어서, 유입되는 복합영상신호를 디지털신호형태로 변환하는 A/D변환수단과, 상기 A/D변환수단으로부터 출력되는 디지털형태의 복합영상신호를 신호처리하여 색신호 및 휘도신호로 분리하는 신호처리수단과, 클럭주기에 해당하는 지연데이타 및 과도상태를 판단하는 절대치값을 저장하는 저장수단과, 상기 신호처리수단으로부터 출력되는 색신호 및 휘도신호를 저장수단에 저장된 지연데이타에 의해 지연시키고, 상기 색신호의 과도상태시간과 상기 저장수단에 절대치를 비교하여 제어펄스 신호를 출력하는 상승시간보정제어수단과, 상기 상승시간보정제어수단으로부터 출력되는 색신호 및 휘도신호를 아날로그신호로 변환하여 적,녹,청 색신호는 출력하는 D/A변환수단을 포함함을 특징으로 하는 색신호 경계면 보정장치.
  2. 제1항에 있어서, 상기 상승시간보정제어수단은 상기 신호처리수단의 색신호 및 휘도신호를 상기 저장수단의 지연데이타에 의해 지연되는 제1지연부와, 상기 제1지연부로부터 출력되는 휘도신호를 상기 저장수단에 저장된 지연데이타에 의해 다시 지연되는 제2지연부와, 상기 제1지연부로부터 출력되는 색신호를 색차신호로 분리하는 색차신호분리부와, 상기 색차신호분리부로부터 출력되는 색차신호의 상승시간과 상기 저장수단에 저장된 절대치값과 비교하는 색차신호 상승시간검출부와, 상기 색차신호상승시간검출부에서 비교한 값에 의해 "하이"상태의 스타트펄스 및 "로우"상태의 스톱펄스를 상기 D/A변환수단에 출력하는 홀드펄스 발생부를 포함함을 특징으로 하는 색신호 경계면 보정장치.
  3. 제1항 또는 제2항에 있어서, 상기 D/A변환수단은 상기 홀드펄스 발생부로부터 출력되는 스타트펄스기간동안에는 색신호의 D/A변한이 되지 않고 스톱펄스기간동안에 색신호의 D/A변환을 행하여 색신호의 과도상태시간을 제2지연부의 휘도신호의 과도상태시간에 매칭시킴을 특징으로 하는 색신호 경계면 보정장치.
KR1019910001517A 1991-01-29 1991-01-29 색신호 경계면 보정장치 KR930011971B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019910001517A KR930011971B1 (ko) 1991-01-29 1991-01-29 색신호 경계면 보정장치
DE4202285A DE4202285C2 (de) 1991-01-29 1992-01-28 Farbsignalkanten-Versteilerungsschaltung
FR9200866A FR2672762B1 (fr) 1991-01-29 1992-01-28 Compensateur de profil de signal de chrominance.
JP4014184A JP2502873B2 (ja) 1991-01-29 1992-01-29 色信号輪郭補正装置
US07/827,771 US5251018A (en) 1991-01-29 1992-01-29 Color signal contour compensator for matching the rise times of color and luminance signals of a video signal to produce sharper images

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910001517A KR930011971B1 (ko) 1991-01-29 1991-01-29 색신호 경계면 보정장치

Publications (2)

Publication Number Publication Date
KR920015934A KR920015934A (ko) 1992-08-27
KR930011971B1 true KR930011971B1 (ko) 1993-12-23

Family

ID=19310456

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910001517A KR930011971B1 (ko) 1991-01-29 1991-01-29 색신호 경계면 보정장치

Country Status (5)

Country Link
US (1) US5251018A (ko)
JP (1) JP2502873B2 (ko)
KR (1) KR930011971B1 (ko)
DE (1) DE4202285C2 (ko)
FR (1) FR2672762B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0130814B1 (en) * 1993-12-18 1998-04-11 Samsung Electronics Co Ltd A contour correction method and apparatus of video signal
KR100636118B1 (ko) * 2000-01-21 2006-10-18 삼성전자주식회사 자동 키네틱 바이어스장치
DE10035451C2 (de) * 2000-07-19 2002-12-05 November Ag Molekulare Medizin Verfahren und Vorrichtung zur Identifizierung einer Polymersequenz
US6762739B2 (en) * 2002-02-14 2004-07-13 Aurora Systems, Inc. System and method for reducing the intensity output rise time in a liquid crystal display
US7221389B2 (en) * 2002-02-15 2007-05-22 Avocent Corporation Automatic equalization of video signals
DE10214019A1 (de) * 2002-03-30 2003-10-16 Detlef Mueller-Schulte Lumineszierende, sphärische, nicht autofluoreszierende Silicagel-Partikel mit veränderbaren Emissionsintensitäten und -frequenzen
US7321623B2 (en) 2002-10-01 2008-01-22 Avocent Corporation Video compression system
US9560371B2 (en) 2003-07-30 2017-01-31 Avocent Corporation Video compression system
US7457461B2 (en) 2004-06-25 2008-11-25 Avocent Corporation Video compression noise immunity
US7782961B2 (en) 2006-04-28 2010-08-24 Avocent Corporation DVC delta commands

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2053513C3 (de) * 1970-10-31 1975-08-14 Robert Bosch Gmbh, 7000 Stuttgart Verfahren und Anordnung zur Vermeidung des Auflösungsverlustes in Vertikalrichtung eines Farbfernsehbildes
US3859544A (en) * 1973-04-11 1975-01-07 Warwick Electronics Inc Active circuit for delaying transient signals in a television receiver
EP0198103B1 (de) * 1985-04-19 1989-07-05 Deutsche ITT Industries GmbH Schaltungsanordnung zur Versteilerung von Farbsignalsprüngen
DE3541103C1 (de) * 1985-11-21 1986-12-18 Philips Patentverwaltung Gmbh, 2000 Hamburg Schaltungsanordnung zum Erhoehen der Schaerfe von Farbkanten
JPS6439185A (en) * 1987-08-04 1989-02-09 Victor Company Of Japan Enhancing circuit
EP0340648B1 (en) * 1988-04-30 1994-11-23 Victor Company Of Japan, Limited Picture-quality improving circuit
DE4009730A1 (de) * 1990-03-27 1991-10-02 Philips Patentverwaltung Schaltungsanordnung zur versteilerung von signalflanken

Also Published As

Publication number Publication date
DE4202285A1 (de) 1992-08-06
US5251018A (en) 1993-10-05
FR2672762B1 (fr) 1994-02-11
JPH0591528A (ja) 1993-04-09
KR920015934A (ko) 1992-08-27
DE4202285C2 (de) 1994-08-18
JP2502873B2 (ja) 1996-05-29
FR2672762A1 (fr) 1992-08-14

Similar Documents

Publication Publication Date Title
KR100191061B1 (ko) 영상신호의 살색재생회로
KR940008120B1 (ko) 점진 주사 시스템
KR100433111B1 (ko) 비디오신호아웃라인강조장치및방법
KR930011971B1 (ko) 색신호 경계면 보정장치
JPH05130632A (ja) 映像信号処理回路
US5255080A (en) Contrast corrector for video signal
US5841488A (en) Multiple video input clamping arrangement
JPH02295226A (ja) ディジタル・アナログ変換器と共に使われるクランプ回路
EP0516460B1 (en) Digital signal processing system for color camera apparatus
US5345265A (en) Gamma correction circuit for a video camera
US7031516B2 (en) Edge achromatization circuit and method
KR100595251B1 (ko) 디스플레이 장치의 색재현 장치 및 방법
US6441871B1 (en) Method for correcting amplitude of synchronizing signal of composite video signal and device therefor
JP2630872B2 (ja) テレビジョン受像機
JPH03270392A (ja) 色ずれ軽減装置
KR100192471B1 (ko) 색신호 처리회로
KR930003283B1 (ko) 음화 변환장치
KR100213223B1 (ko) 고체 촬상 소자를 이용한 카메라 시스템의 신호 처리 장치
KR100194933B1 (ko) 디지탈 영상기기의 칼라 필터 장치 및 방법
KR100190040B1 (ko) 위색신호 억압장치
KR930003968B1 (ko) 영상신호의 윤곽 보정회로
JP2514221B2 (ja) テレビジョン受像機
US7139037B1 (en) Circle correction in digital low-pass filter
KR920003756Y1 (ko) 비디오 카메라의 윤곽 보정회로
KR0141187B1 (ko) 휘도/색신호 감마 보정회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee