Claims (5)
호스트 컴퓨터에서 공급되는 처리 정보에 의거하여 연산부에서 화상데이타에 신호 처리를 실시하는 화상처리 장치에 있어서, 상기 호스트 컴퓨터에서 공급되는 상기 처리 정보를 상기 호스트 컴퓨터에서 지정된 어드레스에 기억하는 기억 수단와, 상기 기억 수단에서 판독뒨 상기 처리 정보를 상기 연산부에 공급하는 제어 수단을 구비하여 상기 기억 수단은 상기 호스트 컴퓨터에서 새롭게 상기 처리 정보가 공급될 때 까지의 기간 데이터를 계속해서 유지하고 상기 호스트 컴퓨터에서 판독 신호가 공급된 때에 상기 호스트 컴퓨터에서 지정된 어드레스에 기억하고 있는 상기 처리 정보를 상기 호스트 컴퓨터에 공급하는 것을 특징으로 하는 화상 처리 장치.An image processing apparatus for performing signal processing on image data in a calculation unit on the basis of processing information supplied from a host computer, comprising: storage means for storing the processing information supplied from the host computer at an address designated by the host computer; Means for providing the processing information to the computing unit read from the means, and the storage means keeps the data for a period until the processing information is newly supplied from the host computer, and the read signal from the host computer And the processing information stored at the address designated by the host computer when supplied, is supplied to the host computer.
제1항에 있어서, 상기 연산부는 복수의 프로세서로 구성되는 것을 특징으로 하는 화상 처리 장치.The image processing apparatus according to claim 1, wherein the calculating unit is composed of a plurality of processors.
호스트 컴퓨터에서 공급되는 처리 프로그램에 의거하여 복수의 프로세서에서 입력 화상데이타에 신호 처리를 실시하는 화상 처리 장치에 있어서, 상기 호스트 컴퓨터에서 공급되는 프로그램을 기억하는 프로그렘 버퍼메모리와, 상기 프로그램 버퍼 메모리에 기억된 상기 프로그램을 선택적으로 상기 복수의 프로세서에 공급하는 장치 제어 프로세서 상기 장치 제어 프로세서내에 설치되고, 상기 장치 제어 프로세서의 동작 프로그램을 기억하는 프로그램 메모리와, 상기 호스트 컴퓨터에서 공급되는 어드레스 신호와 전송 개시 신호에 의거하여 상기 프로그램 버퍼 메모리에서 소정의 포로그램을 상기 프로그램 메모리에 공급하는 로더를 구비하며, 상기 장치에서 프로세서는 상기 프로그램 메모리에 로드된 프로그램에 의거하여 상기 프로그램 버퍼 메모리에 기억 되어 있는 프로그램을 선택적으로 상기 복수의 프로세서에 공급하는 것을 특징으로 하는 화상 처리 장치.An image processing apparatus for performing signal processing on input image data by a plurality of processors based on a processing program supplied from a host computer, comprising: a program buffer memory for storing a program supplied from the host computer, and a program buffer memory; A device control processor for selectively supplying the programmed program to the plurality of processors, a program memory installed in the device control processor, for storing an operating program of the device control processor, an address signal and a transfer start signal supplied from the host computer. And a loader for supplying a predetermined program to the program memory in the program buffer memory, wherein the processor is configured to execute the program buffer based on a program loaded in the program memory. The programs stored in the memory Optionally the image processing apparatus, characterized in that to be supplied to the plurality of processors.
호스트 컴퓨터에서 공급되는 처리 정보에 의거하여 복수의 프로세서에서 입력 화상 데이타에 동시에 신호처리를 실시하고, 각 프로세서의 처리 결과를 통합하는 것에 의해 최종 처리 결과를 나타내 보이는 데이타를 얻도록 된 화상 처리 장치에 있어서, 상기 복수의 프로세서중, 상기 호스트 컴퓨터에서 공급되는 선택 신호에서 지정된 프로세서의 처리 결과를 나타내 보이는 데이타를 기억하는 기억 수단과, 상기 호스트 컴퓨터에서 공급되는 판독 신호에 의거하여 상기 기억 수단에서 상기 처리 결과를 나타내 보이는 데이타를 판독해서 상기 호스트 컴퓨터에 공급하는 제어 수단을 구비하는 것을 특징으로 하는 화상 처리 장치.The image processing apparatus is configured to obtain data indicative of the final processing result by simultaneously performing signal processing on input image data in a plurality of processors based on processing information supplied from a host computer, and integrating the processing results of each processor. A storage means for storing data representing a processing result of a processor specified in a selection signal supplied from the host computer, and the processing means in the storage means based on a read signal supplied from the host computer. And control means for reading out the data showing the result and supplying the data to the host computer.
제4항에 있어서, 상기 호스트 컴퓨터는 상기 기억 수단에서 공급되는 상기 처리 결과를 나타내 보이는 데이타를 드백용의 데이타로서 처리하는 것을 특징으로 하는 화상 처리 장치.The image processing apparatus according to claim 4, wherein the host computer processes data showing the result of the processing supplied from the storage means as data for the backback.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.