KR930010775A - Image processing device - Google Patents

Image processing device Download PDF

Info

Publication number
KR930010775A
KR930010775A KR1019920022052A KR920022052A KR930010775A KR 930010775 A KR930010775 A KR 930010775A KR 1019920022052 A KR1019920022052 A KR 1019920022052A KR 920022052 A KR920022052 A KR 920022052A KR 930010775 A KR930010775 A KR 930010775A
Authority
KR
South Korea
Prior art keywords
host computer
supplied
program
processing
data
Prior art date
Application number
KR1019920022052A
Other languages
Korean (ko)
Inventor
노리까즈 이또
히로유끼 후지따
아쯔시 하세베
료우헤이 가또
마사히로 가또
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR930010775A publication Critical patent/KR930010775A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining

Abstract

호스트 컴퓨터에서 공급되는 처리 정보에 의거하여 연산부에서 화상데이타에 신호 처리를 실시하는 화상 처리장치에 있어서, 호스트 컴퓨터에서 공급되는 처리 정보를 호스트 컴퓨터에서 지정된 어드레스에 기억하고, 이 처리 정보를 호스트 컴퓨터에서 새롭게 처리정보가 공급될 때 까지의 계속해서 기간유지하고, 호스트 컴퓨터에서 판독 신호가 공급된 때에 호스트 컴퓨터에서 지정된 어드레스에 기억되어 있는 처리 정보를 호스트 컴퓨터에 공급한다.An image processing apparatus for performing signal processing on image data in a calculation unit based on processing information supplied from a host computer, wherein the processing information supplied from the host computer is stored at an address designated by the host computer, and the processing information is stored in the host computer. The process continues until the new process information is supplied, and the process information stored at the address designated by the host computer is supplied to the host computer when the read signal is supplied from the host computer.

Description

화상 처리 장치Image processing device

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 화상 처리 장치의 1실시예를 나타내 보이는 블록도.1 is a block diagram showing one embodiment of the image processing apparatus of the present invention.

제4도는 제1도에 나타내 보이는 화상처리 장치의 스테이터스 레지스터의 1실시예를 나타내 보이는 블록도.FIG. 4 is a block diagram showing one embodiment of a status register of the image processing apparatus shown in FIG.

제7도는 제6도에 나타내 보이는 화상 처리장치의 장치 제어부의 1실시예를 나타내 보이는 블럭도.FIG. 7 is a block diagram showing an embodiment of the apparatus control unit of the image processing apparatus shown in FIG.

Claims (5)

호스트 컴퓨터에서 공급되는 처리 정보에 의거하여 연산부에서 화상데이타에 신호 처리를 실시하는 화상처리 장치에 있어서, 상기 호스트 컴퓨터에서 공급되는 상기 처리 정보를 상기 호스트 컴퓨터에서 지정된 어드레스에 기억하는 기억 수단와, 상기 기억 수단에서 판독뒨 상기 처리 정보를 상기 연산부에 공급하는 제어 수단을 구비하여 상기 기억 수단은 상기 호스트 컴퓨터에서 새롭게 상기 처리 정보가 공급될 때 까지의 기간 데이터를 계속해서 유지하고 상기 호스트 컴퓨터에서 판독 신호가 공급된 때에 상기 호스트 컴퓨터에서 지정된 어드레스에 기억하고 있는 상기 처리 정보를 상기 호스트 컴퓨터에 공급하는 것을 특징으로 하는 화상 처리 장치.An image processing apparatus for performing signal processing on image data in a calculation unit on the basis of processing information supplied from a host computer, comprising: storage means for storing the processing information supplied from the host computer at an address designated by the host computer; Means for providing the processing information to the computing unit read from the means, and the storage means keeps the data for a period until the processing information is newly supplied from the host computer, and the read signal from the host computer And the processing information stored at the address designated by the host computer when supplied, is supplied to the host computer. 제1항에 있어서, 상기 연산부는 복수의 프로세서로 구성되는 것을 특징으로 하는 화상 처리 장치.The image processing apparatus according to claim 1, wherein the calculating unit is composed of a plurality of processors. 호스트 컴퓨터에서 공급되는 처리 프로그램에 의거하여 복수의 프로세서에서 입력 화상데이타에 신호 처리를 실시하는 화상 처리 장치에 있어서, 상기 호스트 컴퓨터에서 공급되는 프로그램을 기억하는 프로그렘 버퍼메모리와, 상기 프로그램 버퍼 메모리에 기억된 상기 프로그램을 선택적으로 상기 복수의 프로세서에 공급하는 장치 제어 프로세서 상기 장치 제어 프로세서내에 설치되고, 상기 장치 제어 프로세서의 동작 프로그램을 기억하는 프로그램 메모리와, 상기 호스트 컴퓨터에서 공급되는 어드레스 신호와 전송 개시 신호에 의거하여 상기 프로그램 버퍼 메모리에서 소정의 포로그램을 상기 프로그램 메모리에 공급하는 로더를 구비하며, 상기 장치에서 프로세서는 상기 프로그램 메모리에 로드된 프로그램에 의거하여 상기 프로그램 버퍼 메모리에 기억 되어 있는 프로그램을 선택적으로 상기 복수의 프로세서에 공급하는 것을 특징으로 하는 화상 처리 장치.An image processing apparatus for performing signal processing on input image data by a plurality of processors based on a processing program supplied from a host computer, comprising: a program buffer memory for storing a program supplied from the host computer, and a program buffer memory; A device control processor for selectively supplying the programmed program to the plurality of processors, a program memory installed in the device control processor, for storing an operating program of the device control processor, an address signal and a transfer start signal supplied from the host computer. And a loader for supplying a predetermined program to the program memory in the program buffer memory, wherein the processor is configured to execute the program buffer based on a program loaded in the program memory. The programs stored in the memory Optionally the image processing apparatus, characterized in that to be supplied to the plurality of processors. 호스트 컴퓨터에서 공급되는 처리 정보에 의거하여 복수의 프로세서에서 입력 화상 데이타에 동시에 신호처리를 실시하고, 각 프로세서의 처리 결과를 통합하는 것에 의해 최종 처리 결과를 나타내 보이는 데이타를 얻도록 된 화상 처리 장치에 있어서, 상기 복수의 프로세서중, 상기 호스트 컴퓨터에서 공급되는 선택 신호에서 지정된 프로세서의 처리 결과를 나타내 보이는 데이타를 기억하는 기억 수단과, 상기 호스트 컴퓨터에서 공급되는 판독 신호에 의거하여 상기 기억 수단에서 상기 처리 결과를 나타내 보이는 데이타를 판독해서 상기 호스트 컴퓨터에 공급하는 제어 수단을 구비하는 것을 특징으로 하는 화상 처리 장치.The image processing apparatus is configured to obtain data indicative of the final processing result by simultaneously performing signal processing on input image data in a plurality of processors based on processing information supplied from a host computer, and integrating the processing results of each processor. A storage means for storing data representing a processing result of a processor specified in a selection signal supplied from the host computer, and the processing means in the storage means based on a read signal supplied from the host computer. And control means for reading out the data showing the result and supplying the data to the host computer. 제4항에 있어서, 상기 호스트 컴퓨터는 상기 기억 수단에서 공급되는 상기 처리 결과를 나타내 보이는 데이타를 드백용의 데이타로서 처리하는 것을 특징으로 하는 화상 처리 장치.The image processing apparatus according to claim 4, wherein the host computer processes data showing the result of the processing supplied from the storage means as data for the backback. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019920022052A 1991-11-21 1992-11-21 Image processing device KR930010775A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP91-306253 1991-11-21
JP3306253A JPH05143718A (en) 1991-11-21 1991-11-21 Image processor

Publications (1)

Publication Number Publication Date
KR930010775A true KR930010775A (en) 1993-06-23

Family

ID=17954850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920022052A KR930010775A (en) 1991-11-21 1992-11-21 Image processing device

Country Status (2)

Country Link
JP (1) JPH05143718A (en)
KR (1) KR930010775A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100510069B1 (en) * 1996-12-30 2006-03-17 주식회사 하이닉스반도체 How to remove photoresist pattern

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100346107B1 (en) * 2000-02-21 2002-08-01 삼성전자 주식회사 Method for downloading control program in image printing apparatus and control unit of image printing engine therefor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100510069B1 (en) * 1996-12-30 2006-03-17 주식회사 하이닉스반도체 How to remove photoresist pattern

Also Published As

Publication number Publication date
JPH05143718A (en) 1993-06-11

Similar Documents

Publication Publication Date Title
US3949379A (en) Pipeline data processing apparatus with high speed slave store
US3705388A (en) Memory control system which enables access requests during block transfer
US3778776A (en) Electronic computer comprising a plurality of general purpose registers and having a dynamic relocation capability
KR840008069A (en) Digital controllers
KR860007589A (en) Data processing device
KR930002935A (en) Information processing device
KR860003552A (en) Micro programmable system
KR930008604A (en) Microprocessors and Control Methods
KR920022090A (en) Data processing unit
ES467294A1 (en) Apparatus for reducing the instruction execution time in a computer employing indirect addressing of a data memory
KR930010775A (en) Image processing device
KR960011669A (en) Central Processing Unit
KR970066863A (en) Information processing apparatus and method and scheduling device
KR900002436B1 (en) Bypass control system for pipeline processing
KR960018958A (en) Main Memory Access Device Using Data Buffer When Performing Atomic Instruction in Multiprocessor System
JP2906958B2 (en) User program loading method
KR930003125B1 (en) Method for pregram loading on ram located in subprocessor system
JPS6125168B2 (en)
KR890008681A (en) Processor control unit
JPS6293733A (en) Microprogram control system data processor
JPH0241522A (en) Function arithmetic processor
JPS626341A (en) Information processor
KR900013394A (en) Microprocessor with Memory Buffer
JPH04268615A (en) Reset processing system
JPH04242455A (en) Inter-processor communication trace circuit

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid