KR930008447Y1 - Color sub-carrier signal synchronization circuit for sub-picture of tv - Google Patents

Color sub-carrier signal synchronization circuit for sub-picture of tv Download PDF

Info

Publication number
KR930008447Y1
KR930008447Y1 KR2019880004640U KR880004640U KR930008447Y1 KR 930008447 Y1 KR930008447 Y1 KR 930008447Y1 KR 2019880004640 U KR2019880004640 U KR 2019880004640U KR 880004640 U KR880004640 U KR 880004640U KR 930008447 Y1 KR930008447 Y1 KR 930008447Y1
Authority
KR
South Korea
Prior art keywords
signal
screen
color
sub
mother screen
Prior art date
Application number
KR2019880004640U
Other languages
Korean (ko)
Other versions
KR890020339U (en
Inventor
신준식
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019880004640U priority Critical patent/KR930008447Y1/en
Publication of KR890020339U publication Critical patent/KR890020339U/en
Application granted granted Critical
Publication of KR930008447Y1 publication Critical patent/KR930008447Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/45Generation or recovery of colour sub-carriers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Abstract

내용 없음.No content.

Description

자화면의 색부 반송파신호 동기회로Color Carrier Signal Synchronization Circuit

제 1 도는 종래의 동기 회로도.1 is a conventional synchronous circuit diagram.

제 2 도는 본 고안의 동기 회로도.2 is a synchronous circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 저역통과필터 2 : 감산기1: low pass filter 2: subtractor

3 : 대역통과필터 4 : 자동위상조절기3: band pass filter 4: automatic phase controller

5 : 전압제어발진기 6 : 기준주파수 발생기5: voltage controlled oscillator 6: reference frequency generator

7 : 동기검출기 8 : 킬러검출기7 synchronous detector 8 killer detector

TR1,TR2: 트랜지스터 AND : 앤드게이트TR 1 , TR 2 : Transistor AND: And Gate

SW1: 아날로그 스위치SW 1 : analog switch

본 고안은 모화면의 신호에 자화면의 신호를 삽입하여 출력하는 기능, 즉 PIP(Picture In Picture)기능이 있는 비디오 카세트 레코더 및 텔레비젼 수상기등의 기기에 있어서, 모화면의 신호가 입력되지 않거나 또는 모화면의 신호가 입력될 경우에는 자화면 신호 자체의 색신호로 3.58MHz의 자화면 색부 반송파신호를 출력하는 자화면의 색부 반송파신호 동기회로에 관한 것이다.The present invention provides a function of inserting and outputting a sub picture signal into a signal of the main picture, that is, a video cassette recorder and a television receiver having a picture in picture (PIP) function. When a mother screen signal is inputted, the mother screen color carrier signal synchronization circuit outputs a 3.58 MHz mother screen color carrier signal as a color signal of the mother screen signal itself.

종래의 동기회로는 제 1 도에 도시된 바와같이 모화면신호 입력단자(MVS)로 입력되는 모화면신호에서 휘도신호를 통과시키는 저역통과필터(1)와, 상기 입력단자(MVS)의 모화면신호에서 상기 저역통과필터(1)의 출력신호를 감산하여 색신호를 출력하는 감산기(2)와, 상기 감산기(2)의 출력신호를 증폭하는 대역통과증폭기(3)와, 상기 대역통과증폭기(3)의 출력신호의 위상을 조절하는 자동위상조절기(4)와, 상기 자동위상조절기(4)의 출력신호의 색부 반송파신호와 크리스탈(x-tal) 및 가변 콘덴서(VC1), 콘덴서(C1), 저항(R1)으로된 기준주파수 발생기(6)의 기준주파수의 동기를 3.58MHz의 자화면 색부 반송파신호를 출력하는 전압제어발진기(5)로 구성하였다.The conventional synchronous circuit includes a low pass filter 1 for passing a luminance signal from a mother screen signal inputted to the mother screen signal input terminal MVS as shown in FIG. 1, and a mother screen of the input terminal MVS. A subtractor (2) for subtracting the output signal of the low pass filter (1) from the signal and outputting a color signal, a band pass amplifier (3) for amplifying the output signal of the subtractor (2), and the band pass amplifier (3) Auto phase controller 4 for adjusting the phase of the output signal of the < RTI ID = 0.0 >),< / RTI > color carrier signal, crystal (x-tal), variable capacitor (VC 1 ) and capacitor (C 1 ) of the output signal of the auto phase controller (4). The reference frequency of the reference frequency generator 6 made of the resistor R 1 is composed of a voltage controlled oscillator 5 which outputs a 3.58 MHz color screen carrier signal.

이와같이 구성된 종래의 동기회로는 모화면신호 입력단자(MVS)로 모화면신호가 입력되면, 그 입력된 모화면신호가 감산기(2)에 입력됨과 아울러 모화면의 신호중에서 휘도신호가 저역통과필터(1)를 통해 감산기(2)에 입력되므로 감산기(2)는 모화면신호에서 휘도신호를 감산하여 모화면신호중에서 색신호를 출력하고, 그 출력한 색신호는 대역통과증폭기(3)를 통해 증폭되고, 자동위상조절기(4)를 통해 위상이 조절된 후 전압제어발진기(5)에 입력되며, 이와같이 전압제어발진기(5)에 색신호가 입력되면, 전압제어발진기(5)는 색신호의 색부 반송파신호와 기준주파수 발생기(6)의 기준주파수를 동기로 3.58MHz의 자화면 색부 반송파 신호를 출력하게 된다.In the conventional synchronization circuit configured as described above, when the mother screen signal is inputted to the mother screen signal input terminal (MVS), the input mother screen signal is input to the subtractor 2, and the luminance signal is low-pass filter among the signals of the mother screen. 1) the subtractor 2 subtracts the luminance signal from the mother screen signal to output a color signal from the mother screen signal, and the output color signal is amplified by the band pass amplifier 3, After the phase is adjusted through the automatic phase controller 4 and input to the voltage controlled oscillator 5, and when the color signal is input to the voltage controlled oscillator 5, the voltage controlled oscillator 5 is a color carrier signal of the color signal and the reference. A 3.58 MHz sub-screen color carrier signal is output in synchronization with the reference frequency of the frequency generator 6.

그러나, 이와같은 종래의 동기회로는 모화면의 신호가 없거나 또는 흑백신호일 경우에는 전압제어발진기(5)로 색신호가 입력되지 않아 기준이 되는 색부 반송파신호가 없게되므로 자화면의 색부 반송파신호가 출력되지 못하여 자화면이 흑백으로 출력되는 결함이 있었다.However, in such a conventional synchronization circuit, when there is no signal of the mother screen or a monochrome signal, the color signal is not inputted to the voltage controlled oscillator 5 so that there is no reference color carrier signal, so that the color carrier signal of the child screen is not output. There was a defect that the sub picture was output in black and white.

본 고안은 이와같은 종래의 결함을 감안하여, 모화면의 신호가 없거나 또는 흑백신호인지를 판별하여 그 판별결과에 따라 모화면의 색신호와 자화면의 색신호를 전압제어발진기에 선택적으로 입력시키게 안출한 것으로, 이를 첨부된 제 2 도의 도면에 의하여 상세히 설명하면 다음과 같다.The present invention, in view of the above-mentioned defects, determines whether the signal of the mother screen is absent or black and white signal, and based on the determination result, the color signal of the mother screen and the color signal of the mother screen are selectively input to the voltage controlled oscillator. This will be described in detail with reference to the accompanying drawings of FIG. 2.

제 2 도는 본 고안의 동기회로도로서, 이에 도시한 바와같이 저역통과필터(1) 및 감산기(2), 대역통과증폭기(3), 자동위상조절기(4), 전압제어발진기(5), 기준주파수 발생기(6)로된 동기회로에 있어서, 모화면 및 자화면 신호 입력단자(MVS)(SVS)를 아날로그 스위치(SW1)의 일측 및 타측 고정단자(a1)(b1)에 각기 접속하여 아날로그 스위치(SW1)의 가동단자를 상기 저역통과필터(1) 및 감산기(2)의 입력단자에 접속함과 아울러 모화면신호 입력단자(MVS)를 동기검출기(7) 및 저항(R2)을 통해 콘덴서(C2) 및 트랜지스터(TR1)의 베이스에 접속하고, 트랜지스터(TR1)의 콜렉터는 저항(R3) 및 트랜지스터(TR2)의 베이스에 접속하여 트랜지스터(TR2)의 콜렉터를 저항(R4) 및 앤드게이트(AND)의 일측 입력단자에 접속하는 한편, 상기 모화면신호 입력단자(MVS)를 킬러검출기(8)를 통해 트랜지스터(TR3)의 베이스에 접속하여 트랜지스터(TR3)의 콜렉터를 저항(R5) 및 상기 앤드게이트(AND)의 타측 입력단자에 접속하고, 앤드게이트(AND)의 출력단자는 상기 아날로그 스위치(SW1)의 제어단자에 접속하여 구성한 것으로, 상기에서 동기검출기(7)는 동기신호를 검출할때 고전위를 출력하고, 킬러검출기(8)는 색신호를 검출하여 색신호가 있을 경우에는 저전위를 출력하고, 색신호가 없을때는 고전위를 출력하게 하며, 아날로그 스위치(SW1)는 그의 제어단자에 고전위가 인가될때 가동단자가 일측 고정단자(a1)에 단락되게 하며, 도면의 설명중 미설명 부호 Vcc는 전원단자이다.2 is a synchronous circuit diagram of the present invention, as shown in the low pass filter (1) and subtractor (2), band pass amplifier (3), automatic phase regulator (4), voltage controlled oscillator (5), reference frequency In the synchronizing circuit composed of the generator 6, the mother screen and the mother screen signal input terminals MVS (SVS) are connected to one side and the other fixed terminal a 1 (b 1 ) of the analog switch SW 1 , respectively. The movable terminal of the analog switch SW 1 is connected to the input terminals of the low pass filter 1 and the subtractor 2, and the mother screen signal input terminal MVS is connected to the synchronous detector 7 and the resistor R 2 . the collector of the capacitor (C 2) and a transistor (TR 1) connected to the base, and the transistor (TR 1) of the collector resistor (R 3) and a transistor transistor (TR 2) and connected to the base of (TR 2) through Is connected to one input terminal of the resistor (R 4 ) and the AND gate (AND), while the mother screen signal input terminal (MVS) is a killer detector. (8) connected to the base of the transistor (TR 3) through a resistor to the collector of the transistor (TR 3) (R 5) and connected to the other input terminal of the AND gate (AND) and an output terminal of the AND gate (AND) The ruler is configured by connecting to the control terminal of the analog switch SW 1 , wherein the synchronous detector 7 outputs a high potential when the synchronous signal is detected, and the killer detector 8 detects the color signal to have a color signal. In the case of outputting a low potential, and when there is no color signal outputs a high potential, the analog switch (SW 1 ) causes the movable terminal is short-circuited to one fixed terminal (a 1 ) when a high potential is applied to its control terminal, In the description of the drawings, reference numeral Vcc denotes a power supply terminal.

이와같이 구성된 본 고안은 전원단자(Vcc)에 전원이 인가되고, 모화면 및 자화면 신호 입력단자(MVS)(SVS)로 모화면 및 자화면의 신호가 각기 입력되는 상태에서 모화면의 신호가 칼라일 경우에 동기검출기(7)는 모화면의 신호에서 동기신호를 검출하여 고전위를 출력하므로 트랜지스터(TR1)가 온되고 트랜지스터(TR2)가 오프되어 앤드게이트(AND)의 일측 입력단자에 입력된다.According to the present invention, the power of the main screen is applied to the power supply terminal Vcc, and the signal of the mother screen is colored in the state in which the signals of the mother screen and the mother screen are respectively input to the mother screen and the mother screen signal input terminals (MVS) (SVS). In this case, the synchronous detector 7 detects the synchronous signal from the signal of the mother screen and outputs a high potential, so that the transistor TR 1 is turned on and the transistor TR 2 is turned off and input to one input terminal of the AND gate AND. do.

그리고, 킬러검출기(8)는 모화면의 신호에서 색신호를 검출하여 저전위를 출력하므로 트랜지스터(TR3)가 오프되고, 이에 따라 앤드게이트(AND)의 타측 입력단자에도 고전위가 인가되어, 그가 고전위를 출력하게 되므로 아날로그 스위치(SW1)의 가동단자가 그의 일측 고정단자(a1)에 단락되고, 모화면신호 입력단자(MVS)로 입력된 모화면신호가 아날로그 스위치(SW1)를 통해 출력된다.Since the killer detector 8 detects the color signal from the signal of the mother screen and outputs a low potential, the transistor TR 3 is turned off. Accordingly, the high potential is also applied to the other input terminal of the AND gate. Since the high potential is output, the movable terminal of the analog switch SW 1 is short-circuited to its fixed terminal a 1 , and the mother screen signal inputted to the mother screen signal input terminal MVS is applied to the analog switch SW 1 . Is output via

그리고, 상기에서 모화면의 신호가 없으면, 동기검출기(7)는 동기신호를 검출하지 못하여 저전위를 출력하므로 상기와는 반대로 트랜지스터(TR1)가 오프되고, 트랜지스터(TR2)가 온되어 앤드게이트(AND)의 일측 입력단자에 저전위가 인가되며, 이에 따라 앤드게이트(AND)는 저전위를 출력하여 아날로그 스위치(SW1)의 제어단자에 인가되므로 아날로그 스위치(SW1)의 가동단자가 타측 고정단자(b1)에 단락되어 자화면 신호 입력단자(SVS)로 입력되는 자화면 신호가 아날로그 스위치(SW1)를 통해 출력된다.If there is no signal of the mother screen in the above, the synchronous detector 7 does not detect the synchronous signal and outputs a low potential, so that the transistor TR 1 is turned off and the transistor TR 2 is turned on and vice versa. is applied with the low potential to the one side input terminal of the gate (aND), thus the aND gate (aND) outputs a low potential so applied to the control terminal of the analog switch (SW 1) a movable terminal of the analog switch (SW 1) The sub picture signal short-circuited to the other fixed terminal b 1 and input to the sub picture signal input terminal SVS is output through the analog switch SW 1 .

또한 상기에서 모화면신호가 흑백신호일 경우에는 킬러검출기(8)가 검출하는 신호가 없어 그가 고전위를 출력하므로 트랜지스터(TR3)가 오프되고, 앤드게이트(AND)의 타측 입력단자에는 저전위가 인가되며, 이에따라 앤드게이트(AND)가 저전위를 출력하여 이 아날로그 스위치(SW1)의 제어단자에 인가되므로 아날로그 스위치(SW1)의 가동단자가 타측 고정단자(b1)에 단락되고, 자화면 신호 입력단자(SVS)로 입력되는 자화면 신호가 아날로그 스위치(SW1)를 통해 출력된다.In addition, when the mother screen signal is a black-and-white signal, since the killer detector 8 detects no signal and outputs a high potential, the transistor TR 3 is turned off, and a low potential is applied to the other input terminal of the AND gate AND. is is, yiettara the aND gate (aND), so outputs the low potential applied to the control terminal of the analog switch (SW 1) a movable terminal of the analog switch (SW 1) being short-circuited to the other fixed terminal (b 1), character The sub picture signal inputted to the picture signal input terminal SVS is output through the analog switch SW 1 .

이와같이 모화면신호에 따라 그 모화면신호 또는 자화면 신호가 아날로그 스위치(SW1)를 통해 선택적으로 출력되면, 종래와 마찬가지로 아날로그 스위치(SW1)에서 출력된 신호가 감산기(2)에 입력됨과 아울러 휘도신호가 저역통과필터(1)를 통해 감산기(2)에 입력되어 감산기(2)는 색신호를 출력하고, 그 출력한 색신호는 대역통과필터기(3) 및 자동위상조절기(4)를 통해 전압제어발진기(5)에 입력되어 전압제어발진기(5)는 색신호의 색부 반송파신호가 기준주파수 발생기(6)의 기준주파수와 동기로 3.58MHz의 자화면의 색부 반송파신호를 출력하게 된다.Thus when selectively outputted through the main screen signal or the sub screen signals the analog switch (SW 1) in accordance with the main screen signal, as soon the output from the analog switch (SW 1) signal as in the conventional input to the subtracter (2) as well as The luminance signal is inputted to the subtractor 2 through the low pass filter 1 so that the subtractor 2 outputs a color signal, and the output color signal is subjected to a voltage through the band pass filter 3 and the automatic phase controller 4. Inputted to the control oscillator 5, the voltage controlled oscillator 5 outputs a color carrier signal of a 3.58 MHz sub-screen in synchronization with the reference frequency of the reference frequency generator 6 in the color carrier signal of the color signal.

이상에서 상세히 설명한 바와같이 본 고안은 모화면의 신호가 칼라가 아닐 경우에는 자화면 신호의 색신호로 자화면의 색부 반송파신호를 출력하므로 자화면 신호가 칼라일 경우에 모화면의 신호에 의해 흑백으로 출력되는 것을 방지할 수 있는 효과가 있다.As described in detail above, the present invention outputs the color carrier signal of the sub-screen as the color signal of the sub-screen signal when the signal of the main screen is not color. There is an effect that can be prevented.

Claims (1)

모화면신호(MVS)를 입력받아 자화면의 색부 반송파신호를 발생하는 자화면의 색부 반송파신호 동기회로에 있어서, 상기 모화면신호(MVS)를 인가받아 동기신호를 검출하는 동기검출기(7)와, 상기 모화면신호(MVS)를 인가받아 색신호 유무를 검츨하는 킬러검출기(8)와, 상기 동기검출기(7)의 출력을 적분후 버퍼링한 신호 및 상기 킬러검출기(8)의 출력을 반전버퍼링한 신호를 제어신호로 인가받아 상기 모화면신호(MVS)에 동기신호 또는 색신호가 없을때 자화면 신호(SVS)를 선택하여 상기 자화면의 색부 반송파신호 동기회로의 입력신호로 인가시키는 모화면신호(MVS)/자화면 신호(SVS) 절환 아날로그 스위치(SW1)로 구성하여 된 것을 특징으로 하는 자화면 색부 반송파신호 동기회로.A synchronous detector (7) for receiving a mother screen signal (MVS) to generate a color carrier signal on a sub-screen, and a color carrier signal synchronization circuit on a sub-screen, which receives the mother screen signal (MVS) and detects a synchronous signal; A killer detector 8 that detects the presence or absence of a color signal by receiving the mother screen signal MVS, a buffered signal after integrating the output of the synchronous detector 7, and an inverted buffered output of the killer detector 8 When the signal is applied as a control signal and the mother screen signal (MVS) has no synchronization signal or color signal, the mother screen signal (SVS) is selected and applied as an input signal of the color carrier signal synchronization circuit of the mother screen ( in MVS) / sub screen signal (SVS) switching the analog switch (SW 1) to a chair, characterized in that the configured screen saekbu carrier signal synchronization circuit.
KR2019880004640U 1988-03-31 1988-03-31 Color sub-carrier signal synchronization circuit for sub-picture of tv KR930008447Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880004640U KR930008447Y1 (en) 1988-03-31 1988-03-31 Color sub-carrier signal synchronization circuit for sub-picture of tv

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880004640U KR930008447Y1 (en) 1988-03-31 1988-03-31 Color sub-carrier signal synchronization circuit for sub-picture of tv

Publications (2)

Publication Number Publication Date
KR890020339U KR890020339U (en) 1989-10-05
KR930008447Y1 true KR930008447Y1 (en) 1993-12-22

Family

ID=19273803

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880004640U KR930008447Y1 (en) 1988-03-31 1988-03-31 Color sub-carrier signal synchronization circuit for sub-picture of tv

Country Status (1)

Country Link
KR (1) KR930008447Y1 (en)

Also Published As

Publication number Publication date
KR890020339U (en) 1989-10-05

Similar Documents

Publication Publication Date Title
RU2129757C1 (en) Television set
JPH1198422A (en) Video signal discrimination circuit
KR930008447Y1 (en) Color sub-carrier signal synchronization circuit for sub-picture of tv
CA1149888A (en) Differential amplifier current repeater
US4561013A (en) Color sign inserting circuit for video signal reproducing system
US4148068A (en) Television synchronizing signal separating circuit
US4415919A (en) Color signal processing circuit of color television receiver
EP0298488B1 (en) Video signal processing circuit for VTR signal
KR890005751Y1 (en) Picture signal control circuit
KR940000968Y1 (en) Apparatus for changing color screen into black/white screen of tv receiver
KR930004830Y1 (en) Sync-signal detecting control circuit
KR960007562Y1 (en) A.g.c circuit
KR930008228Y1 (en) Tv video signals muting circuit
KR930004942Y1 (en) Circuit for displaying picture of vtr
JP2558662B2 (en) Horizontal oscillation frequency stabilization circuit
KR920000867Y1 (en) Picture-in-picture automatic mute circuit
KR950014574B1 (en) Picture apparatus of tv monitor in no broadcasting signal
JP3296637B2 (en) Sync separation circuit
KR930010482B1 (en) Automatic switching device of line and tuner mode of tv
KR930008026Y1 (en) Video signal processing circuit of on-screen display
JP2550954B2 (en) Video signal synthesizer
KR850001845Y1 (en) Vertical saw type wave control circuit
JP2876610B2 (en) Color signal processing circuit
JP2919936B2 (en) Television signal type discrimination circuit
KR830000222B1 (en) TV receiver

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20001130

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee