KR930005751B1 - Ccd 칼라 카메라용 플리커 방지회로 - Google Patents

Ccd 칼라 카메라용 플리커 방지회로 Download PDF

Info

Publication number
KR930005751B1
KR930005751B1 KR1019900010100A KR900010100A KR930005751B1 KR 930005751 B1 KR930005751 B1 KR 930005751B1 KR 1019900010100 A KR1019900010100 A KR 1019900010100A KR 900010100 A KR900010100 A KR 900010100A KR 930005751 B1 KR930005751 B1 KR 930005751B1
Authority
KR
South Korea
Prior art keywords
signal
signals
monitor
line memory
output
Prior art date
Application number
KR1019900010100A
Other languages
English (en)
Other versions
KR920003789A (ko
Inventor
심우경
Original Assignee
삼성전자 주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 김광호 filed Critical 삼성전자 주식회사
Priority to KR1019900010100A priority Critical patent/KR930005751B1/ko
Publication of KR920003789A publication Critical patent/KR920003789A/ko
Application granted granted Critical
Publication of KR930005751B1 publication Critical patent/KR930005751B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Studio Devices (AREA)
  • Color Television Image Signal Generators (AREA)

Abstract

내용 없음.

Description

CCD 칼라 카메라용 플리커 방지회로
제1도는 종래의 CCD 칼라 카메라장치의 구성도.
제2도는 본 발명에 의한 CCD 칼라 카메라용 플리커 방지회로의 일실시예에 따른 회로도.
* 도면의 주요부분에 대한 부호의 설명
100 : CCD 칼라카메라 200 : 영상처리부
300 : 플리커 방지회로 310 : A/D변환부
320 : 라인메모리부 330 : D/A변환부
340 : 전압제어발진부 350 : 수직동기검파부
360 : 증폭부 400 : 모니터
본 발명은 CCD 칼라카메라의 플리커를 방지하는 회로에 관한 것으로, 특히 전하결합소자(charge coupled device : CCD)를 사용한 칼라카메라에 입력된 영상이 영상처리된 후 이 처리된 영상신호가 모니터를 통하여 디스플레이될 때 발생하는 화면이 깜박거리는 현상, 즉 플리커를 방지하는 회로에 관한 것이다.
제1도에 도시된 바와 같이 전하결합소자(CCD)를 이용한 종래의 칼라카메라에 있어서, CCD 칼라카메라(100)로부터 출력되는 적(R), 녹(G), 청(B)신호 및 복합동기신호(H+V)가 영상처리부(200)에서 영상처리된 후, 그 처리된 R, G, B 신호, 수평및 수직동기신호 (Hsync, Vsync)는 직접 모니터(400)에 입력된다.
이때, 영상처리부(200)에서 출력되는 신호의 주사는 통상적으로 실제주사시 플리커를 줄이기 위하여 수평주사를 1줄씩 건너 뛰어 수행하여, 2필드의 주사화면으로 1프레임의 화면을 완성시키는 비월주사방식을 채택하고 있기 때문에, CGA(Color Graphic Adaptor)급 칼라모니터를 디스플레이용 장치로 사용하고 있다.
그러나, 1/3초당 한 프레임이 화면에 주사되는 비월주사방식을 채용한 종래 기술도 대형화면에서는 라인과 라인 사이에서 화면이 깜박거리는 플리커가 발생하여 사용자의 시각을 자극함으로써 피로하게 되는 문제점이 있었다.
상기한 문제점을 해결하기 위하여, 본 발명은 카메라에 수신된 영상신호가 모니터에 디스플레이될 때 발생하는 플리커로 인하여 초래되고 있는 시각적인 피로를 극복하기 위해 제안된 것으로, 영상처리부와 모니터 사이에 접속되어 수평주사속도를 가변시켜 플리커를 방지하기 위한 회로를 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위하여, 본 발명은 CCD 칼라카메라에 입력된 영상신호를 수신하여 영상처리부에서 영상처리하여 모니터에 표시하는 카메라장치에 있어서 : 상기 영상처리부에 영상처리하여 출력되는 아날로그 적(R), 녹(G), 청(B)신호를 각각 디지탈신호를 변환하는 A/D 변환부 ; 상기 A/D 변환부로부터 출력되는 라인단위의 디지탈 R, G, B 색신호를 A/D 클럭속도의 N배의 속도로 저장하며, N배의 속도로 저장하며, N배의 수평동기신호를 내장하며 모니터에 출력하는 라인메모리부 ; 상기 라인메모리부로부터 출력되는 디지탈 R, G, B 색신호를 A/D 클럭속도의 N배의 속도로 아날로그신호로 변환하여 상기 모니터에 출력하는 D/A 변환부 ; 상기 영상처리부로부터 복합동기신호를 수신하여 복합동기신호와 데이타속도의 N배의 주파수를 가진 클럭 신호를 발진하여 상기 라인 메모리부의 기입 및 독출클럭신호로 출력하는 전압제어발진부 ; 및 전압제어발진부에서 출력되는 복합동기신호중에서 수직동기신호만을 검출하여 상기 모니터에 출력하는 수직동기검파부를 포함함을 특징으로 하고 있다.
이하, 첨부된 도면을 참조하여 본 발명에 의한 CCD 칼라 카메라용 플리커방지회로에 대하여 상세히 설명하기로 한다.
제2도는 본 발명에 의한 CCD 칼라카메라용 플리커방지회로의 일실시예에 따른 회로도이다.
본 발명의 구성은 CCD 칼라카메라(100), 영상처리부(200), 모니터(400)의 구성은 제1도에 도시된 구성과 동일하므로 플리커방지회로(300)의 구성을 중심으로 설명하기로 한다.
2차원 센서인 CCD 칼라카메라(100)에 입력된 영상신호를 영상처리부(200)에서 영상처리하여 출력되는 아날로그 R, G, B 신호를 각각 디지탈신호를 변환하는 A/D 변환부(310)와, A/D 변환부(310)로부터 출력되는 라인단위의 디지탈 R, G, B 색신호를 A/D 클럭속도의 2배의 속도로 저장하는 라인메모리부(320)와, 라인메모리부(320)로부터 출력되는 디지탈 R, G, B 색신호를 아날로그신호로 변환하는 D/A 변환부(330)와, 영상처리부(200)로부터 복합동기신호를 수신하여 복합동기신호와 28.6㎒의 주파수를 가진 클럭신호로 발진하여 라인메모리부(320)의 클럭신호로 출력하는 전압제어발진부(340)와, 전압제어발진부(340)에서 출력되는 복합동기신호(H+V)중에서 수직동기신호(V)만을 검출하는 수직동기검파부(350)와, 수직동기검파부(350)에서 출력된 수직동기신호(V)를 모니터의 수지동기입력단으로 출력하는 증폭부(36)0로 구성된다.
여기서, A/D 변환부(310)는 적, 녹, 청 영상신호를 각각 수신하여 디지칼신호로 변환하는 3개의 A/D 컨버터(311,312,313)로 구성되어 있고, 라인메모리부(320)는 각 A/D 컨버터(311,312,313)로부터 디지탈로 변환된 색신호를 각각 라인분으로 저장하는 3개의 라인메모리(311,312,313)로 구성된다.
또한 증폭부(360)는 NPN 트랜지스터(Q1)으로 구성되어 있고, 저항(R1)은 베이스에 접속되고 전원전압단자(VCC)는 컬렉터에 접속되고, 저항(R2)은 에미터단자에 접속되어 접지되어 있다.
본 발명에 의하여 구성된 플리커방지회로의 동작을 기술하면 다음과 같다.
제2도에 의하면, 피사체의 광학정보를 전기적인 신호로 변환하는 CCD 칼라카메라(100)로부터 출력되는 영상신호(R,G,B)와 복합동기신호(H+V)가 영상처리부(200)에서 영상처리된 후, 이 영상처리부(200)로부터 출력되는 영상신호(R,G,B)는 각 신호별로 A/D 변환부(310)를 구성하는 각각의 A/D 컨버터(311,312,313)로 입력되고, 복합동기신호(H+V)는 전압제어발진부(340)로 입력된다.
영상처리부(200)로부터의 복합동기신호(H+V)는 전압제어부(340)로 입력된 후, 28.6㎒의 클럭신호와 복합동기신호(H+V)로 축력된다.
전압제어발진부(340)에서 출력된 28.6㎒의 클럭신호는 각각의 라인메모리(321,322,323)의 클럭입력단자(CLKI)에 입력되고, 각 라인메모리 (321,322,323)중의 한 라인메모리(323)에서는 28.6㎒의 클럭신호를 도면에는 나타나 있지 않지만 분주회로에 의해 2분주되어 주파수 변환된 14.3㎒의 주파수를 갖는 클럭신호로써 A/D 변환부 (310)를 구성하는 각 A/D 컨버터(311,312,313)의 클럭단자(CLK)로 입력된다.
각각의 A/D 컨버터(311,312,313)에서는 14.3㎒의 클럭신호에 따라 영상처리부(200)로부터 출력되는 아날로그 R,G,B 색신호를 8비트 디지탈신호형태로 변환한다.
A/D 변환부(310)에서 출력되는 R,G,B 색신호는 전압제어발진부(340)에서 발진된 28.6㎒의 클럭신호의 데이타 기입속도로 각 라인메모리(321,322,323)에 기입한다.
라인메모리부(320)의 데이타 기입속도는 A/D 변환부(310)에서 A/D 속도보다 2배의 속도를 갖는다. D/A 변환부(330)에서는 라인메모리(320)로부터 A/D 클럭의 2배의 속도(데이타기입속도)와 동일한 독출속도로 독출된 R,G,B 색신호는 아날로그신호형태로 변환한 후 모니터(400)에 입력된다.
전압제어발진부(340)에서 출력되는 복합동기신호(H+V)는 수직동기검파부(350)로 입력된 후 수직동기신호(Vsync)만을 검파하여, 이 검파된 수직동기신호는 증폭부(360)에 출력된다.
NPN 트랜지스터(Q1)로 구성된 증폭부(360)에서 증폭된 수직동기신호가 출력되어 모니터(400)로 입력된다.
한편, 수평동기신호는 전압제어발진부(340)로부터 공급된 28.6㎒의 클럭신호에 따라 3개의 라인메모리 중 한 라인메모리(323)에 있어서 이 라인메모리(323)에는 도면에는 도시되지 않지만 2×15.75㎒의 수평동기신호(2Hsync)가 저장된 2개의 메모리를 가지고 있고, 각각의 메모리에 저장된 2배의 수평동기신호(15.75㎒)는 1/60초당 모니터에 입력된다. 이때 A/D 클럭속도의 2배의 데이타독출속도로 라인메모리(320)의 출력이 독출되므로 1/60초당 한 프레임이 모니터에 주사하게 되고, 1/30초당 2프레임이 화면에 주사되므로 종래와 비하여 2배로 빨리 주사하게 되므로 플리커를 방지하게 됩니다.
이상으로 상술한 바와 같이 본 발명에 의한 CCD 칼라카메라의 플리커방지회로는 2차원 센서인 CCD 칼라 카메라에 입력된 영상신호는 영상처리부에 영상처리된 후 모니터를 통하여 디스플레이될 때, 발생하는 화면이 깜박거리는 플리커현상을 수평주사속도를 2배로 하여 주사함으로써 방지하여 시각적인 피로감소의 효과와 부가되는 고화질의 화면을 제공할 수 있는 효과가 있다.

Claims (4)

  1. CCD 칼라카메라(100)에 입력된 영상신호를 수신하여 영상처리부(200)에서 영상처리하여 모니터(400)에 표시하는 카메라장치에 있어서 ; 상기 영상처리부(200)에서 영상처리하여 출력되는 아날로그 적(R),녹(G),청(B) 신호를 각각 디지탈신호를 변환하는 A/D 변환부(310) ; 상기 A/D 변환부(310)로부터 출력되는 라인단위의 디지탈 R,G,B 색신호를 A/D 클럭속도의 N배의 속도로 저장하며, N배의 수평동기신호를 내장하여 모니터(400)에 출력하는 라인메모리부(320) ; 상기 라인메모리부(320) 로부터 출력되는 디지탈 R, G, B 색신호를 A/D 클럭속도의 N배의 속도로 아날로그신호 변환하여 상기 모니터(400)에 출력하는 D/A 변환부(330) ; 상기 영상처리부(200)로부터 복합동기신호를 수신하여 복합동기신호와 데이타속도의 N배의 주파수를 가진 클럭신호로 발진하여 상기 라인메모리부(320)의 클럭신호로 출력하는 전압제어발진부(340) ; 및 전압제어발진부(340)에서 출력되는 복합동기신호(H+V)중에서 수직동기신호(Vsync)만을 검출하여 상기 모니터(400)에 출력하는 수직동기검파부(350)을 포함함을 특징으로 하는 CCD 칼라 카메라용 플리커방지회로.
  2. 제1항에 있어서, 상기 A/D 변환부(310)는 R,G,B 신호별로 A/D 변환하는 3개의 A/D 컨버터(311,312,313)로 구성됨을 특징으로 하는 CCD 칼라 카메라용 플리커방지회로.
  3. 제1항에 있어서, 상기 라인메모리(320)는 적, 녹, 청색신호별로 소정의 클럭신호에 따라 영상주파수신호로 출력하는 3개의 라인메모리(321,322,323)를 포함하고 있으며, 상기 3개의 라인메모리(321,322,323)중 한 라인메모리(323)에 내장되어 상기 전압제어발진부(340)로 공급된 소정의 클럭신호에 따라 2배의 수평동기신호(2Hsync)를 상기 모니터(400)에 공급하는 것을 특징으로 하는 CCD 칼라 카메라용 플리커방지회로.
  4. 제1항에 있어서, 상기 수직동기검파부(350)에서 출력된 수직동기신호(V)를 증폭하기 위하여, 소정지항(R1)이 그 베이스에 접속되어 있고, 컬렉터에 소정의 전압이 인가되고 그 에미터는 소정의 저항(R2)을 통하여 접지되도록 구성되는 증폭부(360)를 더 포함하는 것을 특징으로 하는 CCD 칼라 카메라용 플리커방지회로.
KR1019900010100A 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로 KR930005751B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900010100A KR930005751B1 (ko) 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900010100A KR930005751B1 (ko) 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로

Publications (2)

Publication Number Publication Date
KR920003789A KR920003789A (ko) 1992-02-29
KR930005751B1 true KR930005751B1 (ko) 1993-06-24

Family

ID=19300887

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900010100A KR930005751B1 (ko) 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로

Country Status (1)

Country Link
KR (1) KR930005751B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6501518B2 (en) * 1998-07-28 2002-12-31 Intel Corporation Method and apparatus for reducing flicker effects from discharge lamps during pipelined digital video capture

Also Published As

Publication number Publication date
KR920003789A (ko) 1992-02-29

Similar Documents

Publication Publication Date Title
US6130721A (en) Video format mode detector
KR910009109A (ko) 비디오 촬상장치
US7064778B1 (en) Multi-camera system for implementing digital slow shutter video processing using shared video memory
KR930005751B1 (ko) Ccd 칼라 카메라용 플리커 방지회로
EP0658047B1 (en) Automatic adapting image sensing and display system
EP0463028A1 (en) Stereo signal monitoring
EP0865198A2 (en) Method and device for arranging digitized image signals or data in orthogonal rows and columns
JP3033204B2 (ja) テレビインターホン
KR100396318B1 (ko) 고화소ccd카메라의 영상데이터 처리방법
JP2684907B2 (ja) テレビインターホン
KR100255242B1 (ko) 줌을 위한 영상신호 디스플레이장치
KR0164255B1 (ko) 비디오 촬영용 영상신호 변환장치
JPH09270950A (ja) 画像入力装置
RU1824633C (ru) Устройство дл вывода информации из персональной ЭВМ на экран телевизионного приемника
KR100396681B1 (ko) 모니터의 입력전압 보상회로
KR200147281Y1 (ko) 투사형 화상표시시스템의 동기신호 극성판별회로
JPH0287191A (ja) 映像信号入力装置
JP3249306B2 (ja) 同期分離回路
JPH06250619A (ja) ポインタ機能付きマルチスキャン式大画面ディスプレイシステム
KR19990014370U (ko) 수평주파수 변환장치
KR100346187B1 (ko) 텔레비젼의 주사장치
JPS62188477A (ja) 映像信号のレベルコントロ−ル回路
KR910001168B1 (ko) 프레임 메모리를 이용한 텔레비젼의 미러 화면회로
JP2536688B2 (ja) テレビインタ―ホン
KR100673955B1 (ko) 비데오 프리젠터로부터의 동영상을 오디오와 함께 포착하는방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070514

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee