KR920003789A - Ccd 칼라카메라용 플리커방지회로 - Google Patents

Ccd 칼라카메라용 플리커방지회로 Download PDF

Info

Publication number
KR920003789A
KR920003789A KR1019900010100A KR900010100A KR920003789A KR 920003789 A KR920003789 A KR 920003789A KR 1019900010100 A KR1019900010100 A KR 1019900010100A KR 900010100 A KR900010100 A KR 900010100A KR 920003789 A KR920003789 A KR 920003789A
Authority
KR
South Korea
Prior art keywords
signal
image
predetermined
color camera
line memory
Prior art date
Application number
KR1019900010100A
Other languages
English (en)
Other versions
KR930005751B1 (ko
Inventor
심우경
Original Assignee
김정배
삼성전관 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김정배, 삼성전관 주식회사 filed Critical 김정배
Priority to KR1019900010100A priority Critical patent/KR930005751B1/ko
Publication of KR920003789A publication Critical patent/KR920003789A/ko
Application granted granted Critical
Publication of KR930005751B1 publication Critical patent/KR930005751B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Studio Devices (AREA)
  • Color Television Image Signal Generators (AREA)

Abstract

내용 없음

Description

CCD 칼라카메라용 플리커방지회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 CCD 칼라카메라용 플리커방지회로의 상세등가회로도.

Claims (5)

  1. CCD 칼라카메라(100)에 입력된 영상신호를 수신하여 영상처리하는 영상처리부(200)와, 상기 영상처리부(200)에서 처리된 영상신호를 디스플레이하기 위한 모니터(400)를 포함하고 있는 CCD 칼라카메라(100)용 플리커방지회로에 있어서, 상기 영상처리부(200)와 상기 모니터(400) 사이에 수평주파수 채배용 인터페이스 회로(300)를 구비하여 이루어지는 것을 특징으로 하는 CCD 칼라카메라용 플리커방지회로.
  2. 제1항에 있어서, 상기 수평주파수 채배용 인터페이스 회로(300)는 상기 영상처리부(200)로부터의 적·녹·청 아날로그 영상신호를 수신하여 소정의 클럭신호에 따라서 디지탈로 변환하는 A/D변환부(310)와; 상기 A/D변환부(310)로부터의 적ㆍ녹ㆍ청 영상신호를 소정의 클럭신호에 따라서 영상주파수를 출력하는 라인 메모리부(320)와; 상기 라인메모리부(320)로부터 출력된 영상주파수를 소정의 클럭신호에 따라서 아날로그신호로 변환하는 D/A변환부(330)와; 상기 영상처리부(200)로부터 복합동기신호(H+V)를 수신하여 소정의 주파수를 갖도록 전압제어 발진하여 상기 라인메모리부(320) 및 수직동기검파부(320)로 출력하는 전압제어발진부(340)와; 상기 전압제어 발진부(340)로부터 발진되어 출력된 복합동기신호(H+V)중 수직동기신호(Vsync)만을 검파하여 출력하는 수직동기검파부(350)와; 상기 수직동기검파부로부터의 검파된 수직동기신호(Vsync)를 증폭하여 출력하는 증폭부(360)를 포함하는 것을 특징으로 하는 CCD 칼라카메라용 플리커방지회로.
  3. 제2항에 있어서, 상기 A/D변환부(310)는 적·녹·청 영상신호별로 A/D변환하는 3개의 A/D컨버터(311,312,313)로 구성됨을 특징으로 하는 CCD 칼라카메라용 플리커방지회로.
  4. 제2항에 있어서, 상기 라인 메모리(320)는 적·녹·청 영상신호별로 소정의 클럭신호에 따라 영상주파수 신호로 출력하는 3개의 라인메모리(321,322,323)를 포함하고 있으며, 상기 3개의 라인 메모리(321,322,323)주 한 라인메모리(323)로부터 상기 전압제어발진부(340)로 공급된 소정의 클럭신호에 따라 2배의 수평동기신호(2Hsync)를 상기 모니터(400)에 공급하는 것을 특징으로 하는 CCD 칼라카메라용 플리커방지회로.
  5. 제2항에 있어서, 상기 증폭부(360)는 NPN트랜지스터(Q1)를 포함하고 있으며 소정저장(R1)이 그 베이스 단자에 접속되어 있고, 컬렉터단자에 소정의 전압이 인가되고 그 에미터단자는 소정의 저항(R2)을 통하여 접지되도록 구성되어 있는 것을 특징으로 하는 CCD 칼라카메라용 플리커 방지회로.
    ※참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900010100A 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로 KR930005751B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900010100A KR930005751B1 (ko) 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900010100A KR930005751B1 (ko) 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로

Publications (2)

Publication Number Publication Date
KR920003789A true KR920003789A (ko) 1992-02-29
KR930005751B1 KR930005751B1 (ko) 1993-06-24

Family

ID=19300887

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900010100A KR930005751B1 (ko) 1990-07-04 1990-07-04 Ccd 칼라 카메라용 플리커 방지회로

Country Status (1)

Country Link
KR (1) KR930005751B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100381532B1 (ko) * 1998-07-28 2003-04-26 인텔 코오퍼레이션 파이프라인 방식의 디지털 비디오 포착 동안에 방전램프로부터 플리커 영향을 감소시키기 위한 방법 및 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100381532B1 (ko) * 1998-07-28 2003-04-26 인텔 코오퍼레이션 파이프라인 방식의 디지털 비디오 포착 동안에 방전램프로부터 플리커 영향을 감소시키기 위한 방법 및 장치

Also Published As

Publication number Publication date
KR930005751B1 (ko) 1993-06-24

Similar Documents

Publication Publication Date Title
KR910013873A (ko) 4화면 분할 표시 장치
KR900004205A (ko) 문자다중방송수신이 가능한 컬러텔레비젼수상기
JPS644185A (en) Transmitter for still picture
KR840002798A (ko) 텔레비전 수상기
KR920003789A (ko) Ccd 칼라카메라용 플리커방지회로
KR960039861A (ko) 촬상장치
KR100213946B1 (ko) 고체 촬상 장치
JPH04175075A (ja) ビデオカメラ装置
KR100287948B1 (ko) 디지탈 텔레비젼 영상신호 자동절환장치
JPH1093882A (ja) インターホン装置
JPH033895U (ko)
KR970025038A (ko) 티브이의 영상신호 처리장치
JP2980036B2 (ja) ビデオカメラ装置
KR960003743Y1 (ko) 화상 문자정보 위치변환장치
KR940004603Y1 (ko) 텔레비젼 화면을 모자이크하는 회로
KR920017453A (ko) 비디오 카메라의 경보장치
JP2846870B2 (ja) クランプ回路
KR960036814A (ko) 영상신호의 개선된 마스킹 장치
JPS62188477A (ja) 映像信号のレベルコントロ−ル回路
JPH0541816A (ja) テレビカメラ装置
KR19990038411A (ko) 다중 화상 시분할 처리 디지탈 카메라
KR970078675A (ko) 칼라 버어스트신호 위치 판별장치
JPS61256876A (ja) タイムベ−スコレクタのロツクモ−ド制御方法
KR19980029041A (ko) 모니터의 영상신호 처리회로
JPH05328228A (ja) 撮像素子の駆動装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070514

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee