KR930004799Y1 - 2전원 공급회로 - Google Patents

2전원 공급회로 Download PDF

Info

Publication number
KR930004799Y1
KR930004799Y1 KR2019880011954U KR880011954U KR930004799Y1 KR 930004799 Y1 KR930004799 Y1 KR 930004799Y1 KR 2019880011954 U KR2019880011954 U KR 2019880011954U KR 880011954 U KR880011954 U KR 880011954U KR 930004799 Y1 KR930004799 Y1 KR 930004799Y1
Authority
KR
South Korea
Prior art keywords
voltage
transistor
emitter
resistor
collector
Prior art date
Application number
KR2019880011954U
Other languages
English (en)
Other versions
KR900003874U (ko
Inventor
이용국
Original Assignee
삼성전기 주식회사
서주인
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기 주식회사, 서주인 filed Critical 삼성전기 주식회사
Priority to KR2019880011954U priority Critical patent/KR930004799Y1/ko
Publication of KR900003874U publication Critical patent/KR900003874U/ko
Application granted granted Critical
Publication of KR930004799Y1 publication Critical patent/KR930004799Y1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/10Arrangements incorporating converting means for enabling loads to be operated at will from different kinds of power supplies, e.g. from ac or dc

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

2전원 공급회로
제1도는 본 고안에 따른 회로도.
* 도면의 주요부분에 대한 부호의 설명
R1, R2, R3, R4, Rc, Rd : 저항 Ce, Cb : 커패시터
Q1, Q2 : 제1, 제2트랜지스 ZD : 제너다이오드
L1, L2 : 코일
본 고안의 전원 공급회로에 관한 것으로, 특히 캐스코우드 접속으로 소정의 전원을 소정 제1, 제2전류의 2전원으로 공급하는 전원공급회로에 관한 것이다.
현재 작은 전류와 큰 전류를 동시에 필요하는 장치의 전원공급, 예를들면 수신부 RF(Radio Frequency)증폭기, 또는 송신부 고전력 증폭장치 등의 종래의 전원 공급장치는 하나의 트랜지스터를 이용한 단일 바이어스 회로를 2개로 구성하여 적은 전류와 큰 전류로 각각 공급하여 왔다.
즉 상기와 같은 회로를 동작시키기 위해서는 적은 전류를 공급할 수 있는 제1바이어스 회로와 큰 전류를 공급할 수 있는 제2바이어스 회로를 구비하여 각각의 전류를 공급할 수 있었다. 따라서 회로가 복잡하여지고, 이로인해 전원공급 장치의 원가 상승요인이 되어왔다.
따라서 본 고안의 목적은 2개의 트랜지스터를 캐스코우드 접속하고 상기 캐스코우드 접속된 2개의 트랜지스터 사이에 제너다이오드를 접속하여 작은 전류와 큰 전류를 동시에 공급할 수 있는 회로를 제공함에 있다.
이하 본 고안을 첨부한 도면을 참조하여 상세히 설명한다.
제1도는 본 고안에 따른 회로도로써, 소정 레벨의 제1전압(V)을 입력하는 전원라인(VL)과, 상기 전원라인(VL)과 접지사이에 각각 직렬 접속된 저항(R1)(R2) 및 저항(R4)(Rb)로 구성되어 소정의 제2, 제3전압을 출력하는 제2, 제3전압 발생회로와, 상기 전원라인(VL)의 전원을 일측으로 입력하는 저항(R3)의 타측에 콜렉터(Collecter)가 접속되고 상기 제3전압 발생회로의 제3전압 출력을 베이스로 입력하여 콜렉터의 전압 입력을 에미터로 패싱하는 제1트랜지스터(Q1)와, 상기 제3전압 발생회로의 저항(Rb)에 병렬 접속되어 노이즈의 입력을 바이패스하는 캐패시터(Cb)와, 일측단이 접지된 저항(Re)에 에미터가 접속되고 상기 제1트랜지스터(Q1)의 에미터에 일측이 접속된 저항(Rc)의 타단이 콜렉터에 접속되며 상기 제2전압 발생회로의 제2전압을 베이스로 입력하여 콜렉터의 입력을 에미터로 출력하는 제2트랜지스터(Q2)와, 상기 제2트랜지스터(Q2)의 에미터 저항(Re)에 병렬 접속된 노이즈 캐패시터(Ce)와 상기 제2트랜지스터(Q2)의 콜렉터 단자와 제1출력단자(100) 사이에 직렬 접속되어진 제너다이오드(ZD) 및 제1쵸우크 코일(L1)과, 상기 제2트랜지스터(Q2)의 에미터 단자와 제2출력단자 사이에 접속되어진 제2쵸우크 코일(L2)를 구성된다.
상기 제1도의 동작예를 설명한다.
지금 전원라인(VL)에 소정 레벨의 전압(V)가 인가되어지면, 이는 저항(R1)(R2)와 저항(R4)(Rb)에 의해 각각 소정레벨의 제2전압과 제3전압으로 분압되어 제2트랜지스타(Q2)와 제1트랜지스터(Q1)의 베이스에 각각 입력된다. 따라서 제1트랜지스터(Q1)은 저항(R4)(Rb)에 의한 제4전압의 베이스 입력에 의해 "턴 온"되어 콜렉터 저항(R3)를 통해 입력되는 전압을 콜렉터와 에미터간을 통해 패싱하여 제2트랜지스터(Q2)의 콜렉터 저항(Rc)에 입력시킨다.
이때 상기 저항(Rb)에 병렬 접속된 캐패시터(Cb)는 전원 노이즈의 입력을 접지로 바이패싱하고, 제2트랜지스터(Q2)의 콜렉터저항(Rc)는 입력되는 전류를 제한한다. 상기 콜렉터 저항(Rc)를 통해 소정의 전류를 입력하는 제2트랜지스터(Q2)는 저항(R1)(R2)에 의해 분압되어 베이스로 입력되는 제2전압에 의해 콜렉터의 입력전류를 콜렉터 에미터간을 통해 출력저항인 에미터 저항(Re)로 출력한다. 상기 에미터 저항(Re) 양단에 나타나는 소정전압의 전류는 고주파 쵸우크용 쵸우크 코일(L2)를 통해 전류 I2로써 제2출력단자(110)로 출력된다.
이때 상기 제2트랜지스터(Q2)의 콜렉터에 입력되는 전압은 역방향 접속된 제너다이오드(ZD)에 의해 일정한 직류 전압으로 클램핑되어진다. 따라서 상기 제2트랜지스터(Q2)의 에미터 단자에 접속된 쵸우크 코일(L2)로부터 출력되는 전류 I2는 일정하게 되며, 상기 출력전류 I2는 상기 제너다이오드(ZD)의 제너전압(Zener Voltage)에 따라 결정된다. 그러므로 상기 저항(Rc)로부터 출력되어 캐소드(Cathode)로 입력되는 전압이 제너다이오드(ZD)의 제너전압을 초과하게 되면, 상기 제너다이오드(ZD)의 애노드로부터는 역방향 전류가 출력되며 이는 쵸우크 코일(L1)을 통해 제2트랜지스터(Q2)의 에미터로 부터 출력되는 전류 I2보다 큰 전류인 전류 I1로써 단자(100)으로 출력된다.
즉, 상기 출력단자(100) 출력되는 출력전류 I1는 제너다이오드(ZD)에 흐르는 전류로서 실리콘 다이오드일 경우에도 실리콘 트랜지스터가 활성영역에 있을 때의 콜렉터 전류보다는 훨씬크므로 단자(110)으로 출력되는 전류 I1보다는 크며, 전원라인(VL)의 입력전압(V)를 변화시켜 최대 제너 전류 값까지 변화시킬 수 있다.
상술한 바와 같이 본 고안은 2개의 트랜지스터를 캐스코우드 접속하고, 상기 캐스코우드 접속 노드의 전압을 제너다이오드를 일정 전압으로 안정화시키고 큰 전류와 작은 전류를 제너다이오드의 최대 전류와 캐스코우드 접속된 트랜지스터의 출력으로 얻음으로 2전류 전원회로를 간단히 제작할 수 있는 이점이 있다.

Claims (1)

  1. 캐스코우드 접속의 2전원 공급회로에 있어서, 소정 레벨의 제1전압(V)을 입력하는 전원라인(VL)과, 상기 전원라인(VL)과 접지사이에 각각 직렬 접속된 저항(R1)(R2) 및 저항(R4)(Rb)로 구성되어 소정의 제2, 제3전압을 출력하는 제2, 제3전압 발생회로와, 상기 전원라인(VL)의 전원을 일측으로 입력하는 저항(R3)의 타측에 콜렉터(Collecter)가 접속되고 상기 제3전압 발생회로의 제3전압 출력을 베이스로 입력하여 콜렉터의 전압 입력을 에미터로 패싱하는 제1트랜지스터(Q1)와, 상기 제3전압 발생회로의 저항(Rb)에 병렬 접속되어 노이즈의 입력을 바이패스하는 캐패시터(Cb)와, 일측단이 접지된 저항(Re)에 에미터가 접속되고 상기 제1트랜지스터(Q1)의 에미터에 일측이 접속된 저항(Rc)의 타단이 콜렉터에 접속되며 상기 제2전압 발생회로의 제2전압을 베이스로 입력하여 콜렉터의 입력을 에미터로 출력하는 제2트랜지스터(Q2)와, 상기 제2트랜지스터(Q2)의 에미터 저항(Re)에 병렬 접속된 노이즈 캐패시터(Ce)와 상기 제2트랜지스터(Q2)의 콜렉터 단자와 제1출력단자(100) 사이에 직렬 접속되어진 제너다이오드(ZD) 및 제1쵸우크 코일(L1)과, 상기 제2트랜지스터(Q2)의 에미터 단자와 제2출력단자 사이에 접속되어진 제2쵸우크 코일(L2)를 구성됨을 특징으로 하는 2전원공급회로.
KR2019880011954U 1988-07-25 1988-07-25 2전원 공급회로 KR930004799Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880011954U KR930004799Y1 (ko) 1988-07-25 1988-07-25 2전원 공급회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880011954U KR930004799Y1 (ko) 1988-07-25 1988-07-25 2전원 공급회로

Publications (2)

Publication Number Publication Date
KR900003874U KR900003874U (ko) 1990-02-08
KR930004799Y1 true KR930004799Y1 (ko) 1993-07-23

Family

ID=19277777

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880011954U KR930004799Y1 (ko) 1988-07-25 1988-07-25 2전원 공급회로

Country Status (1)

Country Link
KR (1) KR930004799Y1 (ko)

Also Published As

Publication number Publication date
KR900003874U (ko) 1990-02-08

Similar Documents

Publication Publication Date Title
US3673508A (en) Solid state operational amplifier
US5359299A (en) High speed and low drift charge pump circuit
US7113041B2 (en) Operational amplifier
US4647841A (en) Low voltage, high precision current source
US4063147A (en) Stabilized power supply circuit
US5357216A (en) Current sourcing and sinking circuit for driving a VCO charge pump
US4774450A (en) Stabilized power-supply circuit connectable with auxiliary electric source without an intermediary blocking diode
US6515462B2 (en) Power supply device
KR930004799Y1 (ko) 2전원 공급회로
US6677784B2 (en) Low voltage bipolar logic and gate device
US4633195A (en) Balanced oscillator with constant emitter voltage level
US4910425A (en) Input buffer circuit
US4791325A (en) Class B clamp circuit
US5099139A (en) Voltage-current converting circuit having an output switching function
US4117391A (en) Current stabilizing circuit
US4255721A (en) Temperature compensated integratable RC oscillator
US4262244A (en) Circuit providing improved rejection to power supply variations to current sources driven therefrom
KR900001746B1 (ko) 바이 씨 모스에 의한 고전압 대전력 구동회로
JPH04347922A (ja) クランプ回路
US6452434B1 (en) Phase shifter circuit
US5708393A (en) High voltage operational amplifier output stage
KR100244517B1 (ko) 페이즈 록 루프의 입력 버퍼
SU1084955A1 (ru) Усилитель
KR0171853B1 (ko) 전기신호의 최저전압 제한회로
JP2646721B2 (ja) レベル変換回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010615

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee