KR930004425B1 - 디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법 - Google Patents

디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법 Download PDF

Info

Publication number
KR930004425B1
KR930004425B1 KR1019900020257A KR900020257A KR930004425B1 KR 930004425 B1 KR930004425 B1 KR 930004425B1 KR 1019900020257 A KR1019900020257 A KR 1019900020257A KR 900020257 A KR900020257 A KR 900020257A KR 930004425 B1 KR930004425 B1 KR 930004425B1
Authority
KR
South Korea
Prior art keywords
keyboard
console
control means
debugging
system bus
Prior art date
Application number
KR1019900020257A
Other languages
English (en)
Other versions
KR920013088A (ko
Inventor
김성규
Original Assignee
주식회사 큐닉스 컴퓨터
심홍주
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 큐닉스 컴퓨터, 심홍주 filed Critical 주식회사 큐닉스 컴퓨터
Priority to KR1019900020257A priority Critical patent/KR930004425B1/ko
Publication of KR920013088A publication Critical patent/KR920013088A/ko
Application granted granted Critical
Publication of KR930004425B1 publication Critical patent/KR930004425B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

내용 없음.

Description

디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법
제1도는 종래의 개략적인 시스템 구성도.
제2도는 본 발명의 하드웨어 구성을 나타낸 블럭도.
제3도는 본 발명에 의한 롬 바이오스(ROM BIOS)의 개략적인 소프트웨어 구성도.
제4(a)도 및 제4(b)도는 본 발명에 의한 디버깅 터미널 기능의 수행 흐름도.
* 도면의 주요부분에 대한 부호의 설명
11 : 중앙처리장치(CPU) 12, 22 : 어드레스 디코더
13, 23 : 메모리 14, 24 : 롬 바이오스(ROM BIOS)
15, 25 : 키보드 콘트롤러 16, 26 : 비디오 콘트롤러
17, 27 : 키보드 18, 28 : 모니터
본 발명은 컴퓨터에서 프로그램을 디버깅(Debugging)할때 사용하는 터미널에 관한 것으로, 특히 디버깅 터미널 기능을 컴퓨터자체에 내장한 컴퓨터 시스템 및 그 수행방법에 관한 것이다.
일반적으로 일단 작성된 프로그램들은 잘못 작성된 부분이 존재하는지 확인하기 위해 디버깅(오류수정작업)을 행한다.
그러나, 종래의 경우는 제1도에 도시한 바와같이 디버깅 하기 위한 대상 프로그램을 적제한 컴퓨터 시스템에 SIO 접속장치(Serial Input/Output Interface)를 통해 별도의 디버깅 터미널을 연결 구성하여 실행하였다. 그리고 상기 별도의 디버깅 터미널은 전용 터미널로 구성하거나, 또는 퍼스널 컴퓨터(PC)에 터미널 에뮬레이터를 부가하여 구성한다.
따라서 전체 시스템을 구축하기 위해서는 별도의 부가 장치가 필요하게 되어 비경제적이었을 뿐만 아니라, 상기 SIO 접속장치의 저 전송속도에 기인한 이용상의 불편함을 내포하고 있었다.
본 발명은 상기 제반 문제점을 해결하기 위해 안출된 것으로서, 컴퓨터 자체내에 디버깅 수행을 위한 하드웨어를 부가하고 그를 동작시키는 소프트웨를 통해 사용자가 쉽고 빠르게 디버깅 환경을 구축 할 수 있게 하는 컴퓨터 시스템 및 그 수행방법을 제공함에 목적을 두고 있다.
본 발명은 상기 목적을 달성하기 위하여, 시스템 버스를 통해 어드레스 디코더, 메모리, 시스템 BIOS, 키보드 콘트롤러, 및 비디오 콘트롤러를 중앙처리장치에 연결하고 상기 어드레스 디코더의 입력 어드레스 신호에 따라 출력단에 연결된 구성 각부가 구분되어 동작하도록 구성되는 회로를 포함하는 컴퓨터 시스템에 있어서, 상기 시스템 버스에 연결된 어드레스 디코딩 수단과, 상기 시스템 버스 및 어드레스 디코딩 수단에 각각 연결된 키보드 콘트롤 수단, 비디오 콘트롤 수단, 확장 메모리 수단, 및 확장 ROM BIOS와, 상기 키보드 콘트롤 수단에 연결되는 키보드와, 상기 비디오 콘트롤 수단에 연결되는 모니터를 더 포함하도록 하여 디버깅 터미널 장치를 구성하고, 상기 장치를 이용하여 하드웨어의 이상유무를 체크하여 초기화 하는 제1단계, SIO 포트의 서비스 프로그램 엔트리 포인트를 전환하는 제2단계, 및 확장 ROM BIOS의 프로그램을 사용해 콘솔 입출력을 수행하는 제3단계에 의해 디버깅을 수행함을 특징으로 한다.
이하, 첨부한 제2도 내지 제4도의 도면을 참조하여 본 발명을 상세히 설명한다.
제2도는 본 발명의 하드웨어 구성을 개략적으로 나타낸 블럭도로서, 도면에서 10은 기본 컴퓨터 시스템의 구성 일부이고, 20은 본 발명에 의해 부가되는 하드웨어 구성이다.
도면에 도시한 바와같이 일반적으로 컴퓨터 시스템(10)은 시스템 전체 동작을 제어하는 중앙처리장치(CPU)(11)와, 시스템 버스를 통해 상기 CPU(11)에 연결된 어드레스 디코더(12)와, 각각 시스템 버스를 통해 상기 CPU(11)에 연결되어 있고 상기 어드레스 디코더(12)의 일 출력단에 각각 연결된 메모리(13), 시스템 바이오스(BIOS:Basic Input Output System)(14), 키보드 콘트롤러(15), 및 비디오 콘트롤(16)를 포함하고 있으며, 상기 키보드 콘트롤러(15)에 연결된 키보드(17)와, 상기 비디오 콘트롤러(16)에 연결된 모니터(18)를 구비하고 있다. 본 발명의 목적을 실현하기 위해 부가되는 하드웨어(20)는 상기 시스템 버스에 연결되는 어드레스 디코더(22)와, 상기 시스템 버스 및 어드레스 디코더(22)에 각각 연결되는 확장 메모리(23), 확장 롬 바이오스(ROM BIOS)(24), 키보드 콘트롤러(25), 및 비디오 콘트롤러(26)와, 상기 키보드 콘트롤러(25)에 연결되는 키보드(27)와, 상기 비디오 콘트롤러(26)에 연결되는 모니터(28)로 구성된다.
기존의 어드레스 디코더(12)는 입력되는 어드레스 신호에 따라 후단의 여러 구성 요소가 구분되어 동작할 수 있도록 하는 것이며, 이와 별도로 어드레스 디코더(22)를 추가 구성하여 입출력 장치를 연결함으로써 기존 시스템과의 충돌을 방지한다. 그리고 상기 확장 ROM BIOS(24)는 본 발명에 의한 추가된 하드웨어를 제어하고 운영체제(OS:Operating System)와 정보를 주고 받는 구조로 되어 있으며 시스템 동작 개시시 실행되어 사용자가 이용 가능하도록 한다. 또한 상기 확장 메모리(23)는 상기 확장 ROM BIOS(24) 동작시 사용하기 위한 것이다.
상기와 같이 구성되는 본 발명의 디버깅 터미널 기능을 내장한 컴퓨터 시스템에서는 디버깅 터미널로서의 이용시 콘솔(Consol)을 내장한 시스템의 운영체제(OS)에 의해 다른 입출력 장치로 콘솔을 옮길 수 있는 기능을 이용하여 SIO 포트로 콘솔을 옮긴다. 그러면 운영체제(OS)는 상기 SIO 포트를 통해 콘솔 입출력을 수행하게 되며, 이때 SIO 서비스 프로그램은 기존의 컴퓨터 시스템이 가지고 있는 프로그램을 사용하는 것이 아니라 본 발명에서 추가된 ROM BIOS(24)에 적재되어 있는 프로그램을 사용하여 추가된 키보드(27) 및 모니터(28)의 입출력을 실행한다.
제3도는 본 발명에 의한 ROM BIOS(24)의 개략적인 소프트웨어 구성도로서, 초기화 루틴(31), SIO 서비스 루틴(32), 키보드 서비스 루틴(33) 및 비디오 서비스 루틴(34)으로 구성되며, 시스템 부팅시 실행되어 사용 가능케 하는 것이다.
제4(a)도 및 제4(b)도는 상기한 바와 같은 본 발명에 의해 추가된 별도의 키보드(27) 및 모니터(28)에 대해 콘솔 기능을 갖게 하여 디버깅 터미널로서의 기능을 수행하도록 하는 과정을 나타낸 흐름도이다.
초기화 루틴에서 우선 하드웨어의 이상 유무를 체크하여(41) 에러가 없으면(42) 하드웨어를 초기화하고(43) SIO 포트의 서비스 프로그램의 엔트리 포인트(Entry Point)를 본 발명 서비스 프로그램의 엔트리 포인트로 전환한다(44). 그러나 하드웨어에 에러가 존재하면 본 발명의 모드를 빠져 나가도록 한다. 이렇게 하여 본 발명의 수행을 위한 초기화가 완료되면 콘솔 활성화 요구가 있는지 판단하여(45) 없으면 이미 설정되어 있는 SIO 서비스 루틴을 수행하고(46), 활성화 요구가 있으면 콘솔 입력 요구인지 확인하여(47)키보드의 데이타 입력을 전송하도록 하고(48), 콘솔 입력요구가 아니면 콘솔 상태(STATUS) 요구인지 판단하여(49), 맞으면 모니터로 디스플레이 문자를 전송하고(50), 콘솔 상태 요구가 아니면 키보드 상태를 전송하여 키보드 서비스 루틴과 비디오 서비스 루틴을 수행한다.
상기한 바와같은 본 발명은 디버깅을 수행함에 있어서 다음과 같은 효과를 갖는다. 별도의 전용 터미널 또는 그를 대행하기 위한 장치가 필요치 않고, SIO 접속장치를 제거하여 정보교환 속도를 크게 증가시켰으며, 기존 장비에 비해 값싸고 쉽게 설치할 수 있도록 하였고, 사용자가 편리하게 이용할 수 있도록 한다.

Claims (5)

  1. 시스템 버스를 통해 어드레스 디코더(12), 메모리(13), 시스템 BIOS(14), 키보드 콘트롤러(15), 및 비디오 콘트롤러(16)를 중앙처리장치(11)에 연결하고 상기 어드레스 디코더(12)의 입력 어드레스 신호에 따라 출력단에 연결된 구성 각부가 구분되어 동작하도록 구성되는 회로를 포함하는 컴퓨터 시스템에 있어서; 상기 시스템 버스에 연결된 어드레스 디코딩 수단(22)과, 상기 시스템 버스 및 어드레스 디코딩 수단(22)에 각각 연결된 키보드 콘트롤 수단(25), 비디오 콘트롤 수단(26), 확장 메모리 수단(23), 및 확장 ROM BIOS(24)와, 상기 키보드 콘트롤 수단(25)에 연결되는 키보드(27)와, 상기 비디오 콘트롤 수단(26)에 연결되는 모니터(28)를 추가 구성하여 자체에서 디버깅을 수행함을 특징으로 하는 컴퓨터 시스템.
  2. 제1항에 있어서, 디버깅 수행시 운영체제(OS)의 콘솔은 상기의 추가된 키보드(27) 및 모니터(28)를 통해 입출력되도록 구성함을 특징으로 하는 디버깅 터미널 기능을 갖는 컴퓨터 시스템.
  3. 제2항에 있어서, 상기의 콘솔 입출력 수행시 사용되는 SIO 서비스 프로그램은 상기 확장 ROM BIOS(24)에 저장된 것임을 특징으로 하는 디버깅 터미널 갖는 컴퓨터 시스템.
  4. 시스템 버스를 통해 어드레스 디코더(12), 메모리(13), 시스템 BIOS(14), 키보드 콘트롤러(15), 및 비디오 콘트롤러(16)를 중앙처리장치(11)에 연결하고 상기 어드레스 디코더(12)의 입력 어드레스 신호에 따라 출력단에 연결된 구성 각부가 구분되어 동작하도록 구성되는 회로를 포함하는 컴퓨터 시스템에, 상기 시스템 버스에 연결된 어드레스 디코딩 수단(22), 상기 시스템 버스 및 어드레스 디코딩 수단(22)에 각각 연결된 키보드 콘트롤 수단(25), 비디오 콘트롤 수단(26), 확장 메모리 수단(23), 및 확장 ROM BIOS(24)와, 상기 키보드 콘트롤 수단(25)에 연결되는 키보드(27)와, 상기 비디오 콘트롤 수단(26)에 연결되는 모니터(28)를 추가 구성하여 자체에서 디버깅을 수행하는 방법에 있어서; 하드웨어의 이상유무를 체크하여(41, 42) 초기화 하는(43) 제1단계, SIO 포트의 서비스 프로그램 엔트리 포인트를 전환하는(44) 제2단계, 및 확장 ROM BIOS의 프로그램을 사용해 콘솔 입출력을 수행하는 (45~51) 제3단계에 의해 이루어짐을 특징으로 하는 디버깅 수행 방법.
  5. 제4항에 있어서, 상기 제3단계는 콘솔 활성화 여부를 판단하여(45) BIO 서비스 루틴을 수행하는(46) 제1과정, 콘솔 입력 여부를 판단하여(47) 키보드의 입력 데이타를 전송하는(48) 제2과정, 및 콘솔 상태 요구인지 확인하여(49) 키보드 상태 전송(51)과 디스플레이 문자를 전송하는(50) 제3과정에 의해 수행됨을 특징으로 하는 디버깅 수행방법.
KR1019900020257A 1990-12-10 1990-12-10 디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법 KR930004425B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900020257A KR930004425B1 (ko) 1990-12-10 1990-12-10 디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900020257A KR930004425B1 (ko) 1990-12-10 1990-12-10 디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법

Publications (2)

Publication Number Publication Date
KR920013088A KR920013088A (ko) 1992-07-28
KR930004425B1 true KR930004425B1 (ko) 1993-05-27

Family

ID=19307291

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900020257A KR930004425B1 (ko) 1990-12-10 1990-12-10 디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법

Country Status (1)

Country Link
KR (1) KR930004425B1 (ko)

Also Published As

Publication number Publication date
KR920013088A (ko) 1992-07-28

Similar Documents

Publication Publication Date Title
EP0556314B1 (en) Method and apparatus for providing down-loaded instructions for execution by a peripheral controller
EP0948768B1 (en) System for facilitating data i/o between usb input device and non-usb cognition application
US4933941A (en) Apparatus and method for testing the operation of a central processing unit of a data processing system
US6601165B2 (en) Apparatus and method for implementing fault resilient booting in a multi-processor system by using a flush command to control resetting of the processors and isolating failed processors
WO2000019292A2 (en) Upgrade card for a computer system
US7100088B2 (en) Computer system equipped with a BIOS debugging card
JP2655615B2 (ja) 情報処理装置
US5574943A (en) Gate-A20 and CPU reset circuit for mircroprocessor-based computer system
US5872995A (en) System for causing system management interrupt to execute second program before use of a scancode by first program if said scancode comprises a hotkey
KR930004425B1 (ko) 디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법
US6539472B1 (en) Reboot control unit and reboot control method
JP2793540B2 (ja) エミュレーション装置
CN112667544A (zh) 一种控制主板插槽使能的方法、装置、系统及介质
KR19990053043A (ko) 진단용 메모리를 구비한 컴퓨터 및 그 진단방법
US11704215B2 (en) Central processing unit
US20020004877A1 (en) Method and system for updating user memory in emulator systems
KR100200712B1 (ko) 노-타겟 시스템의 프로그램 디버깅 장치
US7386712B2 (en) Firmware developer user interface with break command polling
KR920003279B1 (ko) 데이타 처리장치의 os 및 nos 로딩방법
JP3097602B2 (ja) データ処理装置
KR100477138B1 (ko) 퍼스널컴퓨터시스템
JP3110418B2 (ja) インサーキットエミュレータおよび制御方法
CN116055331A (zh) 一种全功能以太网物理层芯片模拟器及方法
JP3062124B2 (ja) マイクロプロセッサ開発支援装置
KR19990052975A (ko) 노트북 컴퓨터의 내부마우스와 외부마우스 전환방법 및 그 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19960514

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee