KR920019184A - Signal processing equipment - Google Patents

Signal processing equipment Download PDF

Info

Publication number
KR920019184A
KR920019184A KR1019920004021A KR920004021A KR920019184A KR 920019184 A KR920019184 A KR 920019184A KR 1019920004021 A KR1019920004021 A KR 1019920004021A KR 920004021 A KR920004021 A KR 920004021A KR 920019184 A KR920019184 A KR 920019184A
Authority
KR
South Korea
Prior art keywords
circuit
output
time
digital filter
signal
Prior art date
Application number
KR1019920004021A
Other languages
Korean (ko)
Other versions
KR960004326B1 (en
Inventor
아쯔오 오찌
마사유끼 요네야마
마사오 하마모또
아끼히로 타케우찌
마사아끼 코바야시
하루오 오오따
Original Assignee
다나이 아끼오
마쯔시다덴기산교 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP4952391A external-priority patent/JPH0793590B2/en
Priority claimed from JP3056640A external-priority patent/JP2568761B2/en
Priority claimed from JP3056641A external-priority patent/JPH04291520A/en
Priority claimed from JP3151368A external-priority patent/JP2538139B2/en
Application filed by 다나이 아끼오, 마쯔시다덴기산교 가부시기가이샤 filed Critical 다나이 아끼오
Publication of KR920019184A publication Critical patent/KR920019184A/en
Application granted granted Critical
Publication of KR960004326B1 publication Critical patent/KR960004326B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)

Abstract

내용 없음No content

Description

신호처리장치Signal processing equipment

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 제1실시예에 의한 신호처리회로의 블록도.1 is a block diagram of a signal processing circuit according to a first embodiment of the present invention.

제2도는 상기 신호처리에 있어서의 신호의 동작을 도시한 타이밍챠아트.2 is a timing chart showing the operation of a signal in the signal processing.

제3도는 신호처리회로에 있어서의 신호의 파형도.3 is a waveform diagram of a signal in a signal processing circuit.

Claims (9)

전달특성이 G이고 입력신호전송시의 임펄스응답지속기간이 α인 제1전송회로와, 소정시계열로 제1전송회로의 출력을 기억하고 상기 소정 시계열과 역순으로 전송하기 위해 기억용량 M(M2×α)을 지닌 제1메모리회로와, 제1메모리회로의 출력을 전송하기 위하여 전달특성이 G인 제2전송회로와, 기간 M동안 제2전송회로의 출력을 기억하고 기억된 시계열과 역순으로 전송하기 위해 기억용량 M을 지닌 제2메모리회로와, 제1메모리회로의 동작으로부터 α에서 (M-α) 범위의 시간지연후 제1전송회로의 출력을 기억하고 기억된 시계열과 역순으로 전송하기 위해 기억용량 M을 지닌 제3메모리회로와 제3메모리회로의 출력을 전송하기 위하여 전달특성이 G인 제3전송회로와, 기간M동안 제3전송회로의 출력을 기억하고 기억된 시계열과 역순으로 전송하기 위해 기억용량 M을 지닌 제4메모리회로와, 제1메모리회로의 동작개시로부터 제3메모리회로의 동작개시까지의 기간 M의 일부동안 제2메모리회로의 출력과 제3메모리회로의 동작개시로부터 제1메모리회로의 후속동작의 개시까지의 상기 기간M의 나머지동안 제4메모리회로의 출력을 전송하는 스위치회로를 구비한 것임을 특징으로 하는 신호처리장치.A first transmission circuit having a transfer characteristic of G and an impulse response duration at the time of input signal transmission, and a storage capacity M (M) for storing the output of the first transmission circuit in a predetermined time series and transmitting the result in a reverse order to the predetermined time series. A first memory circuit having 2xα), a second transfer circuit having a transfer characteristic G for transferring the output of the first memory circuit, and an output of the second transfer circuit for a period M, and in reverse order with the stored time series. A second memory circuit having a storage capacity M and a memory of the output of the first transmission circuit after a time delay in the range of α to (M-α) from the operation of the first memory circuit and transferring in reverse order to the stored time series. To transfer the output of the third memory circuit having the storage capacity M and the output of the third memory circuit, and to store the output of the third transmission circuit during the period M, and to reverse the stored time series. The fourth memory circuit having a storage capacity M and the output of the second memory circuit and the operation of the third memory circuit during a portion of the period M from the start of the operation of the first memory circuit to the start of the operation of the third memory circuit for transfer to First memory from start A signal processing apparatus characterized in that a switch circuit for transmitting the output of a fourth memory circuit for the rest of the period M of the starting up of the follow-up action to. 전달특성이 G이고 입력신호전송시의 임펄스응답지속기간이 α인 제1전송회로와, 소정 시계열로 제1전송회로의 출력을 기억하고 상기 소정 시계열과 역순으로 전송하기 위해 기억용량M(M2×α)을 지닌 제1메모리회로와, 제1메모리회로의 출력을 전송하기 위하여 전달륵성이 G인 제2전송회로와, 제1메모리회로의 동작으로 부터 α에서 (M-α) 범위의 시간지연후 기간 M동안 제1전송회로의 출력을 기억하고 기억된 시계열과 역순으로 전송하기 위하여 기억용량 M을 지닌 제2메모리회로와, 제2메모리회로의 출력을 전송하기 위하여 전달특성이 G인 제3전송회로와, 제1메모리회로의 동작개시부터 제2메모리회로의 동작개시까지의 기간 M의 일부동안 제3전송회로의 출력과 제2메모리회로의 동작개시부터 제1메모리회로의 후속동작개시까지의 기간 M의 일부동안 제3전송회로의 출력과 제2메모리회로의 동작개시부터 제1메모리회로의 후속동작개시까지의 상기 기간 M의 나머지동안 제3전송회로의 출력을 전송하는 스위치회로와, 스위치회로의 출력을 기억하고 기억된 시계열과 역순으로 전송하기 위하여 적어도 α에서 (M-α) 범위의 기역용량을 지니는 제3메모리회로로 구성된 것을 특징으로 하는 신호처리장치.A first transmission circuit having a transfer characteristic of G and an impulse response duration at the time of input signal transmission, and a storage capacity M (M) for storing the output of the first transmission circuit in a predetermined time series and transmitting the result in reverse order with the predetermined time series. A first memory circuit having 2xα), a second transmission circuit having a transferability of G for transferring the output of the first memory circuit, and a range of α to (M-α) from the operation of the first memory circuit. A second memory circuit having a storage capacity M for storing the output of the first transmission circuit for the period M after the time delay and transmitting it in reverse order to the stored time series, and having a transfer characteristic G for transmitting the output of the second memory circuit. The third transfer circuit and the subsequent operation of the first memory circuit from the start of the output of the third transfer circuit and the operation of the second memory circuit during a part of the period M from the start of the operation of the first memory circuit to the start of the operation of the second memory circuit. Switch circuit for transmitting the output of the third transfer circuit and the output of the third transfer circuit for the remainder of the period M from the start of the operation of the second memory circuit to the start of the subsequent operation of the first memory circuit for a part of the period M until the start. And the output of the switch circuit Million and at least α to transmit to the memory a time series and in reverse order (M-α), characterized in that the signal processing device consisting of a third memory circuit having at Station capacity range. 입력디지틀영상신호를 대역제한필터링하는 제1ⅡR형 디지틀필터와, 소정시계열로 상기 입력디지틀영상신호를 기억하고 상기 소정시계열과 역순으로 전송하는 제1시간측반전회로와, 제1시간측반전회로의 출력을 대역제한필터링하는 제2ⅡR형 디지틀필터와, 제2ⅡR형 디지틀필터와 출력을 기억하고 기억된 시계열과 역순으로 전송하는 제2시간축반전회로와, 상기 제2시간축반번회로의 출력과 제1ⅡR형 디지틀필터의 출력을 시간측을 맞춘 후 기산하는 제1가산기와, 제1가산기의 종합출력을 소정비율로 증폭하는 선형증폭회로와, 상기 선형증폭회로의 출력의 진폭을 비선형으로 변환하는 비선형회로와, 상기 비선형회로의 출력과 입력디지틀영상신호를 시간축을 맞춘 후 가산하여, 입력디지틀 영상신호에 비해서 위상왜곡이 적고, 그의 진폭저감분만큼 증폭효과를 증가시킨 신호를 출력하는 제2가산기를 구비한 것을 특징으로 하는 신호처리장치.A first IIR type digital filter for band-limiting filtering the input digital video signal, a first time side inverting circuit for storing the input digital video signal in a predetermined time series and transmitting the video signal in a reverse order to the predetermined time series, and a first time side inverting circuit A second IIR type digital filter for band-limiting filtering the output, a second IIR type digital filter and a second time axis inverting circuit that stores the output and transmits the output in the reverse order of the stored time series, and the output of the second time axis changing circuit and the first IIR type A first adder which calculates the output of the digital filter after time adjustment, a linear amplification circuit which amplifies the total output of the first adder at a predetermined ratio, a nonlinear circuit which converts the amplitude of the output of the linear amplification circuit into a nonlinear, and And add the output of the nonlinear circuit and the input digital video signal after adjusting the time axis, and have less phase distortion than the input digital video signal, and by the amplitude reduction thereof. And a second adder for outputting a signal having an increased amplification effect. 제3항에 있어서, 제1ⅡR형 디지틀필터와 제2ⅡR형 디지틀필터의 귀환루우프에 비선형회로가 삽입되어 있어, 큰 진폭신호와 작은 진폭신호사이에 주파수특성이 다른 것을 특징으로 하는 신호처리장치.4. The signal processing apparatus according to claim 3, wherein a nonlinear circuit is inserted into a feedback loop of the first IIR digital filter and the second IIR digital filter, and the frequency characteristic is different between the large amplitude signal and the small amplitude signal. 입력디지틀영상신호를 대역제한필터링하는 제1ⅡR형 디지틀필터와, 소정시계열로 상기 입력디지틀영상신호를 기억하고 상기 소정시계열과 역순으로 전송하는 제1시간측반전회로와, 제1시간측반전회로의 출력을 대역제한 필터링 하는 제2ⅡR형 디지틀필터와, 제2ⅡR형 디지틀필터와 출력을 기억하고 기억된 시계열과 역순으로 전송하는 제2시간축반전회로와, 상기 제2시간축반번회로의 출력과 제1ⅡR형 디지틀필터의 출력을 시간측을 맞춘 후 기산하는 가산기와, 상기 가산기의 종합출력을 소정비율로 증폭하는 선형증폭회로와, 상기 선형증폭회로의 출력의 진폭을 비선형으로 변환하는 비선형회로와, 상기 비선형회로의 출력과 입력디지틀영상신호를 시간축을 맞춘 후 감산하여, 입력디지틀영상신호에 비해서 위상왜곡이 적고 그의 진폭저감분만큼 증폭효과를 증가시킨 신호를 출력하는 가산기를 구비한 것을 특징으로 하는 신호처리장치.A first IIR type digital filter for band-limiting filtering the input digital video signal, a first time side inverting circuit for storing the input digital video signal in a predetermined time series and transmitting the video signal in a reverse order to the predetermined time series, and a first time side inverting circuit A second IIR type digital filter for band-limiting filtering of the output, a second IIR type digital filter and a second time axis inverting circuit which stores the output and transmits the output in the reverse order of the stored time series, and the output of the second time axis changing circuit and the first IIR type An adder that calculates the output of the digital filter after the time is adjusted, a linear amplification circuit for amplifying the total output of the adder at a predetermined ratio, a nonlinear circuit for converting the amplitude of the output of the linear amplification circuit into a nonlinear, and the nonlinear The output of the circuit and the input digital video signal are subtracted after aligning the time axis, and the phase distortion is smaller than that of the input digital video signal and the amplitude is reduced by Signal processing apparatus comprising the adder that outputs a signal that increases the effective width. 제5항에 있어서, 제1ⅡR형 디지틀필터와 제2ⅡR형 디지틀 필터의 귀환루우프에 비선형 회로가 삽입되어 있어, 큰 진폭신호와 작은 진폭신호사이에 주파수특성이 다른 것을 특징으로 하는 신호처리장치.6. The signal processing apparatus according to claim 5, wherein a nonlinear circuit is inserted into a feedback loop of the first IIR type digital filter and the second IIR type digital filter, and the frequency characteristic is different between the large amplitude signal and the small amplitude signal. 입력디지틀영상신호를 대역제한필터링하는 제1ⅡR형 디지틀필터와, 제1ⅡR형 디지틀필터와 병렬로 접속되어 소정시간간격으로 압력신호를 시간축반전하는 N(N은 정수)개의 시간측반전회로와, 각각의 시간측반전회로의 N개의 출력을 대역제한필터링하는 N개의 ⅡR형 디지틀필터와, ⅡR형 디지틀필터의 N개의 출력을 일렬로 선택적으로 전송하느 선택스위치와, 선택스위치의 출력열을 그들의 원래 시간측형태로 시간측반전하는 (N+1)번째의 시간측반전회로와, 상기 (N+1)번째의 시간측반전회로의 출력과 제1ⅡR형 디지틀필터의 출력을 시간측에 맞춘후에 가산하는 가산기와, 상기 가산기의 총합 출력을 소정비율로 증폭하는 선형 증폭회로와, 상기 선형진폭회로의 출력의 진폭을 비선형으로 변환하는 비선형회로와, 상기 비선형회로의 출력과 입력디지틀영상신호를 시간축을 맞춘 후 가산하여 입력디지틀 영상신호에 비해서 위상왜곡이 적고 그의 진폭분만큼 증폭효과를 증가시킨 신호를 출력하는 또 다른 가산기를 구비한 것을 특징으로 하는 신호처리장치.A 1IIR type digital filter for band-limiting filtering of the input digital video signal, and N (N is an integer) time side inverting circuits connected in parallel with the 1IIR type digital filter to time-invert the pressure signal at predetermined time intervals, respectively. N IIR digital filters for band-limited filtering the N outputs of the time side inversion circuit of the time side, and a selection switch for selectively transferring the N outputs of the IIR digital filter in a row, and outputting the output strings of the selection switches to their original time. Time side inversion in the side shape is added after the output of the (N + 1) th time side inversion circuit, the output of the (N + 1) th time side inversion circuit and the output of the 1IIR type digital filter are adjusted to the time side. An adder, a linear amplifying circuit for amplifying the total output of the adder at a predetermined ratio, a nonlinear circuit for converting the amplitude of the output of the linear amplification circuit into a nonlinear, an output and an input digital zero of the nonlinear circuit. And an adder for outputting a signal having a smaller phase distortion than the input digital video signal and increasing the amplification effect by the amplitude thereof by adding the phase signal after adjusting the time axis. 내용 없음No content 입력디지틀영상신호를 대역제한필터링하는 제1ⅡR형 디지틀필터와, 제1Ⅱ 디지틀필터와, 병렬로 접속되어 소정시간간격으로 압력신호를 시간축반전하는 N(N은 정수)개의 시간측반전회로와, 각각의 시간측반전회로의 N개의 출력을 대역제한필터링하는 N개의 ⅡR형 디지틀필터와, ⅡR형 디지틀필터의 N개의 출력을 일렬로 선택적으로 전송하는 선택스위치와, 선택스위치의 출력열을 그들의 원래의 시간측형태로 시간측반전하는 (N+1)번째의 시간축반전회로와, 상기 (N+1)번째의 시간축반전회로의 출력과 제1ⅡR형 디지틀필터의 출력을 시간측을 맞춘후에 가산하는 가산기와, 상기 가산기의 총합출력을 소정비율로 증폭하는 선형증폭회로와, 상기선형진폭회로의 출력의 진폭을 비선형으로 변환하는 비선형회로와, 상기 비선형회로의 출력과 입력디지틀 영상호를 시간축에 맞춘 후 가산하여 입력디지틀 영상신호에 비해서 위상왜곡이 적고 그의 진폭분만큼 증폭효과를 증가시킨 신호를 출력하는 감산기를 구비한 것을 특징으로 하는 신호처리장치.A first IIR type digital filter for band-limiting filtering the input digital video signal, a first II digital filter, and N (N is an integer) time-side inverting circuits connected in parallel to time-phase inverting the pressure signal at predetermined time intervals, respectively. N-IIR digital filters for band-limiting filtering of N outputs of the time-side inverting circuit of the circuit, a selector switch for selectively transmitting N outputs of the IIR-type digital filter in a row, and an output sequence of the selector switch An adder for adding the (N + 1) th time axis inverting circuit and the output of the (N + 1) th time axis inverting circuit and the output of the 1IIR type digital filter after adjusting the time side in the time side form. A linear amplification circuit for amplifying the total output of the adder at a predetermined ratio, a nonlinear circuit for converting an amplitude of the output of the linear amplification circuit into a nonlinear, and an output and an input digital zero of the nonlinear circuit. Align the call in addition to the time-base low phase distortion relative to the input digital image signal a signal processing device which is characterized in that it includes a subtractor for outputting a signal obtained by increasing the amplification effect by its amplitude minutes. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019920004021A 1991-03-14 1992-03-11 Signal processing apparatus KR960004326B1 (en)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP91-49523 1991-03-11
JP4952391A JPH0793590B2 (en) 1991-03-14 1991-03-14 Signal processor
JP3056640A JP2568761B2 (en) 1991-03-20 1991-03-20 Nonlinear emphasis device
JP91-56640 1991-03-20
JP3056641A JPH04291520A (en) 1991-03-20 1991-03-20 Signal processing unit
JP91-56641 1991-03-20
JP91-151368 1991-06-24
JP3151368A JP2538139B2 (en) 1991-06-24 1991-06-24 Non-linear signal processor

Publications (2)

Publication Number Publication Date
KR920019184A true KR920019184A (en) 1992-10-22
KR960004326B1 KR960004326B1 (en) 1996-03-30

Family

ID=27462368

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920004021A KR960004326B1 (en) 1991-03-14 1992-03-11 Signal processing apparatus

Country Status (2)

Country Link
KR (1) KR960004326B1 (en)
DE (1) DE69220986T2 (en)

Also Published As

Publication number Publication date
DE69220986T2 (en) 1998-01-29
DE69220986D1 (en) 1997-08-28
KR960004326B1 (en) 1996-03-30

Similar Documents

Publication Publication Date Title
KR920702085A (en) Sampling Rate Converter
KR890016551A (en) Sampling frequency converter
EP0917290A3 (en) Pulse generator
KR870011803A (en) Discrete Cosine Strainers and Inverse Discrete Cosine Strainers
KR960009766A (en) Motion Adaptive Video Noise Reduction System
KR920017490A (en) Spatial pixel movement method and its device using sample end hold technique
KR940015787A (en) Discrete cosine conversion circuit
KR930001700A (en) Solid-state imaging device
KR910017809A (en) Digital signal processor
KR920019184A (en) Signal processing equipment
KR100581160B1 (en) Apparatus for emphasizing sharpness of picture images
KR950030479A (en) Digital filter
KR920011254A (en) Digital video signal processing device
US4365308A (en) Method for the time correction of a digital switching signal
KR970004622B1 (en) Time-base inversion type linear phase filter
KR870004585A (en) Adaptive Auto Equalizer
CA1214236A (en) Bit synchronization arrangement for a data modem or data receiver
JP3013613B2 (en) Data transceiver
EP0503891B1 (en) Signal processing apparatus
JP2834137B2 (en) Ringing removal device
JPS57111192A (en) Television image pickup system
EP0034865B1 (en) Arrangement for the transmission of audio signals
KR950004911A (en) Ghost Removal Device
SU828433A1 (en) Device for transmitting and receiving digital information
KR970008914A (en) Pulse shaping circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee