KR920009762B1 - 단말기의 표시문자 제어장치 - Google Patents

단말기의 표시문자 제어장치 Download PDF

Info

Publication number
KR920009762B1
KR920009762B1 KR1019900001340A KR900001340A KR920009762B1 KR 920009762 B1 KR920009762 B1 KR 920009762B1 KR 1019900001340 A KR1019900001340 A KR 1019900001340A KR 900001340 A KR900001340 A KR 900001340A KR 920009762 B1 KR920009762 B1 KR 920009762B1
Authority
KR
South Korea
Prior art keywords
display
control bit
character
terminal
logic controller
Prior art date
Application number
KR1019900001340A
Other languages
English (en)
Other versions
KR910015916A (ko
Inventor
신익수
Original Assignee
삼성전관 주식회사
김정배
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전관 주식회사, 김정배 filed Critical 삼성전관 주식회사
Priority to KR1019900001340A priority Critical patent/KR920009762B1/ko
Publication of KR910015916A publication Critical patent/KR910015916A/ko
Application granted granted Critical
Publication of KR920009762B1 publication Critical patent/KR920009762B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

단말기의 표시문자 제어장치
제1도는 본 발명에 따른 단말기의 표시문자 제어장치를 도시한 블록도.
제2도는 제1도의 회로의 상세도.
제3도는 본 발명의 디스플레이 메모리 상태를 보인 맵(Map).
* 도면의 주요부분에 대한 부호의 설명
10 : 제어비트위치선택부 11,12,14 : 엔드게이트
13 : 인버터 20 : 제어비트래치부
21,22 : D플립플롭 30 : 주사선 선택부
본 발명은 컴퓨터 단말기의 표시문자 제어장치에 관한 것으로서, 특히 CRT 콘트롤러 및 어트리뷰트 콘트롤러(attributes controller)를 포함하고 있는 터미널 로직 콘트롤러(Terminal Logic Controller)에서 이중높이(double hight)-단일폭(single width)과 같은 표시문자 확대 기능을 수행할 수 있는 단말기의 표시문자 제어장치에 관한 것이다.
일반적으로, 컴퓨터 단말기의 표시문자를 제어하기 위하여, 터미널 로직콘트롤러의 내부에는 이중높이-이중폭의 상부 및 하부의 각 절반부(top half and bottom half), 단일높이-단일폭, 및 단일높이-이중폭의 문자표시 기능을 수행할 수 있을 뿐이고, 이중높이-단일폭의 문자표시 기능을 수행하는 기능은 없었다.
그러므로, 종래에는 상기 터미널로직 콘트롤러의 외부에 TTL(Trandistor-Transistor logic) 등의 회로를 구성하여 이중높이-단일폭의 문자표시 기능을 달성할 수 있었으나 복잡한 회로를 구성해야 하므로 전체적으로 표시문자 제어장치의 가격이 상승하는 문제점이 있었다.
따라서 본 발명은 상기와 같은 문제점을 해소하고자 창안된 것으로서, 터미널 로직 콘트롤러의 내부에 있는 어트리뷰트 콘트롤러에 의해서 제어되는 어트리뷰트 메모리인 어트리뷰트램(RAM)의 여유부분에 이중높이-단일폭 표시모드의 제어비트를 할당함으로써 각각의 디스플레이 라인에 대하여 이중높이-단일폭의 문자표 기능을 수행할 수 있는 표시문자 제어장치를 제공하는데 그 목적이 있다.
또한, 단말기에 문자를 표시할 때, 어트리뷰트 RAM에 할당되어 있는 제어비트의 출력에 다라서 주사선을 선택제어할 수 있도록 구서함으로써 이중높이-단일폭의 문자표시 기능을 완전하게 구현할 수 있다.
더욱기, 상기 단말기의 표시문자 제어장치는 이중높이-단일폭 등의 문자를 단말기에 표시할 때 주사선에 대한 제어방식을 터미널 로직 콘트롤러가 자체적으로 가능하게 함으로써 타이밍이나 제어비트의 제어 동작에서 발생할 수 있는 오차를 방지할 수 있는 잇점이 있다.
상기한 목적을 달성하기 위하여, 본 발명에 의한 단말기의 표시문자 제어장치는 터미널 로직 콘트롤러로부터 디스플레이 메모리 어드레스신호(DA1, DA10~13)와 디스클레이 메모리 출력 인에이블신호
Figure kpo00001
및 문자클럭신호(Character clock signal ; CCLK)를 인출하여 제어비트의 위치를 선택하는 제어비트 위치선택부(10)와, 상기 제어비트위치선택부(10)에서 이중높이-단일폭의 문자표시 모드를 받아서 터미널로직 콘트롤러의 주사선 신호를 제어하여 문자발생 램(RAM)으로 공급하는 주사선 선택부(30)를 포함함을 특징으로 한다.
이하, 첨부 도면을 통하여 본 발명을 더욱 구체화하여 상세히 기술할 것이다.
제1도에서, 본 발명에 의한 단말기의 문자표시 제어장치는 이중높이-단일폭의 문자표시 기능을 수행하기 위하여, 제어비트 위치 선택부(10), 제어비트래치부(10) 및 주사선 선택부(30)를 포함하고 있으며 상기 제어비트 위치선택부(10)는 터미널 로직 콘트롤러로부터 디스플레이 메모리어드레스신호(DA1, DA10~13)와 메모리 출력 인에이블 신호
Figure kpo00002
, 및 문자 클럭신호(CCLK)를 조합하여 제어비트의 위치를 선택하도록 구성한다.
제2도는 상기한 바와같은 구성을 갖는 본 발명에 의한 회로의 상세도이다.
상기 제어비트래치부(20)는 상기 제어비트위치선택부(10)의 앤드게이트(14)에서 출력된 신호를 클럭신호로써 플립플롭(21,22)으로 받아들임과 동시에 어트리뷰트 데이터신호(ATD6,ATD7)의 논리상태에 따라 플립플롭(21,22)의 출력(Q) 상태를 제어할 수 있도록 구성하고 있다. 또, 상기 주사선 선택부(30)는 상기 제어비트래치부(20)에서 이중높이-단일폭의 문자표시 모드 신호를 받아서 터미널 로직 콘트롤러의 주사선(SL0~SL3) 신호를 제어하여 상기 기능의 문자를 발생시키는 메모리 소자로 구성되어 있다.
제2도를 참조하여, 본 발명의 작동관계를 상세히 설명한 것이다.
터미널 로직 콘트롤러로부터 디스플레이 메모리 어드레스신호(DA1, DA10~13)와 디스플레이 메모리출력 인에이블신호
Figure kpo00003
를 받아서, 앤드게이트(11)에서는 DA11~DA13의 어드레스 신호를 입력하고, 다른 앤드게이트(12)에는 DA1 및 DA10의 어드레스 신호와, 인버터(13)를 통하여 메모리 출력 인에이블 신호
Figure kpo00004
를 입력하고, 상기 터미널 로직 콘트롤러에서 인출된 문자 클럭신호(CCLK)와 상기 2개이 앤드게이트(11,12)로부터의 출력 신호를 또 다른 앤드게이트(14)에 입력한다.
한편, 상기 제어비트위치선택부(10)의 앤드게이트(14)에서 출력된 신호를 D플립플롭(21,22)에 클럭펄스(CLK)로 입력하여 어트리뷰트 데이터(ATD6,ATD7) 신호로 D플립플롭(21,22)의 출력상태(Q)를 제어할 수 있는 데, D플립릎롭(21)에는 ATD6을 입력하여 출력상태(Q)가 “0”일때에는 이중높이-단일폭(D-H,S-W)표시모드의 “상부 절반부”를 수행하고 “1”일때에는 “하부 절반부”를 수행하고 있다. 또한 다른 D플립플롭(22)에는 ATD7을 입력하여, 출력상태(Q)가 “0”일대에는 정상상태인 이중높이-단일폭 표시모드를 나타내고, “1”일때에는 이중높이-단일폭의 표시모드를 나타내고 있다. 또한 제어비트 래치부(20)의 D플립플롭(21,22)에서 이중높이-단일폭의 표시모드정보를 받아서 터미널 로직 콘트롤러의 주사선 신호(SL0~니3)FMF 제어하여 그 출력신호(A0~A32)를 이중높이-단일폭의 표시모드에 의한 문자를 발생하는 문자발생램으로 입력하고 있다.
한편, 제3도에서는 디스플레이 메모리 맵(Map)을 나타내고 있는데, 종래에는 이중높이-단일폭의 기능을 수행하기 위하여 외부에서 이 기능을 추가하고 있었지만, 본 발명에서는 사용하고 있지 않은 어트리뷰트의 메모리에 이중높이-단일폭의 표시모드 제어비트를 할당하여, 각각의 디스플레이 라인에 대하여 ATD7이 “0”일때에는 ATD6의 논리값에 관계없이 이중높이 표시 기능을 갖지 않고 ATD6가 “0”이고 ATD7이 “1”일때에는 이중높이-단일폭 표시기능이 톱(Top) 상태가 되고 ATD6와 ATD7이 각각 “1”일때에는 이중높이-단일폭의 표시기능이 보텀(Bottom)상태가 된다.
이를 표에 나타내면 다음과 같다.
Figure kpo00005
상술한 바와같이 본 발명의 단말기의 표시문자 제어장치는 터미널 로직 콘트롤러의 내부에 있는 어트리뷰트 메모리인 어트리뷰트 램(RAM) 부분에 이중높이-단일폭의 표시모드 제어비트를 할당함으로써 디스플레이 라인에 대해 이중높이-단일폭의 문자표시 기능을 수행할 수 있고, 어트리뷰트 램에 할당되어 있는 제어비트의 출력에 따라서 주자선을 가능하게 하여 타이밍이나 제어비트의 제어동작시 발생할 수 있는 오차를 방지할 수 있는 잇점이 있다. 또한 회로의 구성을 간략하게 하여 전체적인 장치의 가격 상승을 막을 수 있는 장점이 있다.

Claims (5)

  1. 터미널 로직 콘트롤러로부터 디스플레이 메모리 어드레스 신호와, 디스플레이 메모리 출력 인에이블신호 및 문자 클럭신호를 받아서 제어비트의 위치를 선택하는 제어비트위치선택부와, 상기 제어비트위치선택부의 출력정보를 받아 메모리 소자에 기억시키는 제어비트래치부와, 상기 제어비트래치부에서 이중높이-단일폭 표시모드 정보를 받아서 터미널 로직 콘트롤러로부터의 주사선 신호를 제어하여 문자발생 램(RAM)으로 공급하는 주사선 선택부를 포함하는 것을 특징으로 하는 단말기의 표시문자 제어장치.
  2. 제1항에 있어서, 상기 이중높이-단일폭의 문자표시 기능을 수행하기 위하여, 상기 제어비트를 터미널 로직 콘트롤러의 어트리뷰트 메모리 램(RAM)에 할당함을 특징으로 하는 단말기의 표시문자 제어장치.
  3. 제1항에 있어서, 상기 제어비트 위치 선택부는 터미널 로직 콘트롤러로부터의 디스플레이 어드레스신호(DA11~DA13)가 입력되는 하나의 앤드게이트와, 디스플레이 메로리 출력 인에이블 신호와 다른 디시플레이 어드레스 신호(DA1,DA10)가 입력되는 다른 앤드게이트와, 상기 2개의 앤드게이트로부터의 출력신호들과, 터미널 로직 콘트롤러로부터의 문자클럭 신호가 입력되는 또 다른 앤드게이트를 포함함을 특징으로 하는 단말기의 표시문자 제어장치.
  4. 제1항에 있어서, 상기 제어비트 래치부는 상기 제어비트 위치 선택부로부터 출력된 신호를 각 클럭펄스로 입력하고, 2개의 어트리뷰트 데이터 신호로써 출력상태가 제어되는 2개의 플립플롭으로 구성됨을 특징으로 하는 단말기의 표시문자 제어장치.
  5. 제1항에 있어서, 상기 주사선 선택부는 상기 제어비트 래치부로터 상기 이중높이-단일폭 표시모드의 정보를 받아서 터미널 로직 콘트롤러의 주사선 신호를 제어하여 그 출력신호를 이중높이-단일폭 표시의 문자를 발생하는 문자발생 램(RAM)으로 공급하는 디멀티플렉서임을 특징으로 하는 단말기의 표시문자 제어장치.
KR1019900001340A 1990-02-05 1990-02-05 단말기의 표시문자 제어장치 KR920009762B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900001340A KR920009762B1 (ko) 1990-02-05 1990-02-05 단말기의 표시문자 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900001340A KR920009762B1 (ko) 1990-02-05 1990-02-05 단말기의 표시문자 제어장치

Publications (2)

Publication Number Publication Date
KR910015916A KR910015916A (ko) 1991-09-30
KR920009762B1 true KR920009762B1 (ko) 1992-10-22

Family

ID=19295794

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900001340A KR920009762B1 (ko) 1990-02-05 1990-02-05 단말기의 표시문자 제어장치

Country Status (1)

Country Link
KR (1) KR920009762B1 (ko)

Also Published As

Publication number Publication date
KR910015916A (ko) 1991-09-30

Similar Documents

Publication Publication Date Title
US4228430A (en) CRT Display apparatus with changeable cursor indicia
CA2049899C (en) Still picture display apparatus and external storage device used therein
EP0154067A1 (en) Display apparatus with mixed alphanumeric and graphic image
US4203102A (en) Character display system
EP0019366B1 (en) Cursor display control system for a raster scan type display system
EP0180898B1 (en) Flat panel display control apparatus
US4326201A (en) Apparatus for displaying characters
KR910002196B1 (ko) 평판형 표시 제어 장치
KR920009762B1 (ko) 단말기의 표시문자 제어장치
US5574483A (en) Display control unit and display control method thereof
US4546350A (en) Display apparatus
EP0123082B1 (en) Logic timing diagram display apparatus
US5257015A (en) Flat panel display control apparatus
KR930002333B1 (ko) 비디오 카드(video card)의 폰트 데이타(font data) 읽기/쓰기 장치
KR0151094B1 (ko) 액정문자의 깜박거림을 컨트롤하는 집적회로
JPS63206793A (ja) ビデオ・メモリ・インターフェース回路
EP0261629A2 (en) Display apparatus
Miller Display requirements for future man—Machine systems
JP3459663B2 (ja) 文字処理装置及び方法
KR100329942B1 (ko) 캐릭터표시제어회로
KR930003169B1 (ko) 마이크로 컴퓨터의 표시장치
JPS63217394A (ja) 文字輪郭線生成方式
KR900004328B1 (ko) 터미널의 페이지 및 라인 절환회로
US4262249A (en) Base line clipper for spectrum analyzer display
KR880001215B1 (ko) 한글 및 영문 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010928

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee