KR920008905B1 - Crt controller - Google Patents

Crt controller Download PDF

Info

Publication number
KR920008905B1
KR920008905B1 KR1019900007463A KR900007463A KR920008905B1 KR 920008905 B1 KR920008905 B1 KR 920008905B1 KR 1019900007463 A KR1019900007463 A KR 1019900007463A KR 900007463 A KR900007463 A KR 900007463A KR 920008905 B1 KR920008905 B1 KR 920008905B1
Authority
KR
South Korea
Prior art keywords
signal
external
synchronous
synchronization
detection
Prior art date
Application number
KR1019900007463A
Other languages
Korean (ko)
Other versions
KR910021112A (en
Inventor
배광석
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019900007463A priority Critical patent/KR920008905B1/en
Publication of KR910021112A publication Critical patent/KR910021112A/en
Application granted granted Critical
Publication of KR920008905B1 publication Critical patent/KR920008905B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

an external synchronizing detector (20) finding whether the external synchronizing signal (12) is generated or not; a mode section determining whether the CRT controller is operated by any synchronization according to the state of each selective signal inputting to the internal or external synchronizing selective terminal (31) and the detection activating selective terminal (32); a synchronizing multi-plexor (10) generating the output synchronizing signal (13) by multi-plexing the internal and the external synchronizing signal generated from the CRT controller. the controller generates the synchronizing signal and the address signal for analog/digital and digital/analog conversion.

Description

외부 동기 회로를 부가한 CRT콘트롤러CRT Controller with External Synchronization Circuit

제1도는 본 발명에 따른 블록도.1 is a block diagram according to the present invention.

제2도는 본 발명에 따른 일실시예의 회로도.2 is a circuit diagram of one embodiment according to the present invention.

본 발명은 영상신호 처리 시스템에 있어서, 디지털 시그날 프로세스(Digital Signal Process; DSP)에 이용한 CRT콘트롤러에 관한 것으로, 특히 메모리에 저장된 디지털 데이터를 읽어내어 영상신호와 하기 위한 아날로그 변환뿐만 아니라 아날로그 데이터를 메모리에 저장하기 위한 디지털 변환도 제어가능하도록 외부 동기회로를 부가한 CRT콘트롤러에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a CRT controller used for a digital signal process (DSP) in a video signal processing system. In particular, the present invention relates to analog data as well as analog conversion for reading digital data stored in a memory and performing a video signal. The present invention relates to a CRT controller in which an external synchronization circuit is added so as to control the digital conversion for storing in the same.

일반적으로 영상신호를 디지털 시그날 프로세스(Digital Signal Process; DSP)로 처리하기 위해서는 아날로그/디지탈 변환기를 통하여 아날로그 형태로 된 영상신호를 디지털 형태로 변환하여 그 데이터를 메모리에 저장시키는 과정과, 상기 저장된 데이터를 읽어서 다시 영상신호화하기 위해 디지털/아날로그 변환기를 통하여 아날로그와 하는 과정이 필요하게 되는데, 상기 두 과정은 CRT콘트롤러에 의해 수행되어 질수 있다. 즉, 한 장의 화면에 메모리에 저장할 때에는 그 화면을 동기시키는 외부동기 신호를 기준으로 하여 어드레스(Address)가 발생되어야 하고, 그렇게 하여 조장된 데이터를 메모리로부터 읽을때에는 내부동기신호를 기준으로 하여 어드레스가 발생되어야 한다.In general, in order to process an image signal by a digital signal process (DSP), a process of converting an image signal in analog form into a digital form through an analog / digital converter and storing the data in a memory; In order to reread and convert the video signal into an image signal, a process with analog through a digital-to-analog converter is required, and the two processes can be performed by a CRT controller. That is, an address should be generated on the basis of an external synchronization signal for synchronizing the screen when storing it on a single screen. Thus, when reading encouraged data from the memory, the address is based on the internal synchronization signal. Should be generated.

그러나 종래의 CRT콘트롤러는 내부동기에 의해서만 어드레스가 발생되었기 때문에 메모리로 부터 데이터를 읽을때에는 사용가능하였으나, 영상신호를 메모리에 저장할때는 별도로 로직(logic)을 꾸며 사용해야 하는 불편함이 있었다.However, the conventional CRT controller can be used when reading data from the memory because the address is generated only by internal synchronization. However, when the image signal is stored in the memory, it is inconvenient to use a separate logic.

따라서 본 발명의 목적은, 외부 동기 회로를 부가한 CRT콘트롤러에 있어서는 아날로그/디지탈 변환과 디지털/아날로그 변환에 필요한 동기신호와 어드레스 신호 발생을 하나의 CRT콘트롤러만으로도 할 수 있는 외부동기회로를 부가한 CRT콘트롤러를 제공함에 있다.Accordingly, an object of the present invention is to provide a CRT controller with an external synchronization circuit capable of generating a synchronization signal and an address signal for analog / digital conversion and digital / analog conversion with only one CRT controller. In providing a controller.

상기한 바와 같은 본 발명의 목적을 달성하기 위하여 외부동기 신호를 입력으로 하여 상기 외부 동기신호의 발생 여부를 판별하는 외부동기검출부와, 상기 외부 동기 검출회로의 출력신호를 하나의 입력으로 하고 내부 또는 외부 동기 선택단자와 검출활성화 선택단자로 각각 인가되는 신호를 다른 입력으로 하여 CRT콘트롤러가 어떤 동기에 의해 동작될 것인가를 결정하는 모드결정부와, 상기 모드결정부의 출력을 선택단 입력으로 하고 내부 동기신호 및 상기 외부 동기신호를 입력으로 하여 출력 동기신호를 발생하는 동기 멀티플렉서로 구성함을 특징으로 한다.In order to achieve the object of the present invention as described above, an external synchronous detection unit for determining whether the external synchronous signal is generated by using an external synchronous signal and an output signal of the external synchronous detection circuit as one input, A mode decision unit for determining which synchronization the CRT controller is operated by using a signal input to the external synchronization selection terminal and the detection activation selection terminal as different inputs, and the output of the mode determination unit as the selection terminal input. And a synchronous multiplexer for generating an output synchronous signal by inputting the signal and the external synchronous signal.

이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 발명에 따른 블록도로서, 영상신호로부터 분리된 외부 동기신호 (12)의 발생여부를 판별하여 상기 외부동기신호(12)가 발생하였을때에는 외부동기 검출신호(21)를 발생하는 외부동기검출부(20)와, 상기 외부동기검출신호(21)를 하나의 입력으로 하고 외부에서 제어하도록 된 내부 또는 외부 동기선택단자(31)와, 검출 활성화 선택단자(32)로 입력되는 각 선택신호의 상태에 따라 CRT콘트롤러가 어떤 동기에 의해 동작될 것인가를 결정하는 모드결정신호(33)를 출력하는 모드결정부(30)와, 상기 모드결정신호(33)의 상태에 따라 CRT콘트롤러 내부에서 발생되는 내부동기신호 (11)와 상기 외부 동기신호(12)를 멀티플렉싱하여 출력동기신호(13)를 발생하는 동기 멀티플렉서(10)로 구성한다.1 is a block diagram according to the present invention, which determines whether an external synchronization signal 12 separated from an image signal is generated and generates an external synchronization signal 21 when the external synchronization signal 12 is generated. Each selection signal input to the synchronization detection unit 20, the internal or external synchronization selection terminal 31 configured to control the external synchronization detection signal 21 as one input, and the detection activation selection terminal 32. The mode determination unit 30 outputs a mode determination signal 33 for determining which synchronous operation the CRT controller is operated in accordance with the state of the signal, and is generated inside the CRT controller according to the state of the mode determination signal 33. The synchronous multiplexer 10 generates an output synchronous signal 13 by multiplexing the internal synchronous signal 11 and the external synchronous signal 12.

제2도는 본 발명에 따른 일실시예의 회로도로서, 영상신호로부터 분리된 외부 동기신호(12)의 발생 여부를 판별하여 상기 외부 동기신호(12)가 발생하였을때에는 외부동기 검출신호(21)를 발생하는 외부동기 검출 원 셔트(on shot)멀티바이브레이터 (50)와, 상기 외부 동기 검출 원 셔트 멀티바이브레이터(50)의 출력신호(21)를 하나의 입력으로 하고 외부에서 제어하도록 된 내부 또는 외부 동기 선택단자(31)와 검출 활성화 선택단자(32)로 입력되는 각 선택신호의 상태에 따라 CRT콘트롤러가 어떤 동기에 의해 동작될 것인가를 결정하는 모드 결정신호(33)를 출력하는 모드, 결정 멀티플렉서 (60)와, 상기 모드 결정신호(33)의 상태에 따라 CRT콘트롤러 내부에서 발생되는 내부 동기신호(11)와 상기 외부 동기신호(12)를 멀티플렉싱하여 출력동기신호(13)를 발생하는 동기 멀티플렉서(40)로 구성한다.2 is a circuit diagram of one embodiment according to the present invention, and determines whether an external synchronization signal 12 separated from an image signal is generated and generates an external synchronization detection signal 21 when the external synchronization signal 12 is generated. An internal or external synchronization selection configured to externally control an external synchronous detection one-shot multivibrator 50 and an output signal 21 of the external synchronous detection one-shot multivibrator 50 as one input. The mode multiplexer 60 outputs a mode decision signal 33 for determining in which synchronization the CRT controller is to be operated according to the state of each selection signal input to the terminal 31 and the detection activation selection terminal 32. And an output synchronization signal 13 generated by multiplexing the internal synchronization signal 11 and the external synchronization signal 12 generated inside the CRT controller according to the state of the mode determination signal 33. It shall consist of a multiplexer (40).

상술한 구성에 의거하여 본 발명을 상세히 설명한다.The present invention will be described in detail based on the above configuration.

CRT콘트롤러의 동작은 크게 두 가지의 경우로 나누어서 설명할 수 있다. 즉, 사용자가 외부에서 상기 검출 활성화 선택단자(32)를 활성화 상태로 하는 경우와 비활성화 상태로 하는 경우로 나눌 수 있다.The operation of the CRT controller can be divided into two cases. That is, the user can be divided into a case where the user activates the detection activation selection terminal 32 from an external state and a state of inactivation.

먼저 검출 활성화 선택단자(32)가 활성화 상태이면 상기 외부 동기검출 원 셔트 멀티바이브레이터(50)에서 출력되는 외부동기 검출신호(21)의 상태에 따라 상기 동기 멀티플렉서(40)의 선택단자를 제어하게 된다. 즉, 상기 검출활성화 선택단자(32)가 활성화 상태이고, 상기 외부동기 검출 원 셔트 멀티바이브레이터(50)에서 외부 동기가 검출되면 상기 외부 동기 검출 원 셔트 멀티바이브레이터(50)는 외부 동기 검출신호(21)를 발생시켜 상기 모드 결정 멀티플렉서(60)로 인가하고, 상기 모드 결정 멀티플렉서 (60)는 외부동기를 발생시키기 위한 모드결정 신호(33)를 동기 멀티플렉서(40)의 선택단에 인가함으로써 출력동기신호(13)로 외부 동기신호를 발생시킨다.First, when the detection activation selection terminal 32 is in an activated state, the selection terminal of the synchronization multiplexer 40 is controlled according to the state of the external synchronization detection signal 21 output from the external synchronization detection one-shuttle multivibrator 50. . That is, when the detection activation selection terminal 32 is in an active state and the external synchronization is detected by the external synchronization detection one-shuttle multivibrator 50, the external synchronization detection one-shuttle multivibrator 50 receives the external synchronization detection signal 21. Is generated and applied to the mode determining multiplexer 60, and the mode determining multiplexer 60 applies a mode determining signal 33 for generating external synchronization to a selection terminal of the synchronous multiplexer 40. Generate an external synchronization signal at (13).

반면에 상기 외부동기 검출 원 셔트 멀티바이브레이터(50)에서 외부 동기신호 (12)가 검출되지 않으면 이를 감지한 모드 결정 멀티플렉서(60)는 내부 동기신호(11)를 선택하기 위한 모드결정신호(33)를 발생시켜 상기 동기 멀티플렉서(40)가 멀티플렉싱 결과 내부 동기신호(11)를 발생시키도록 제어한다.On the other hand, if the external synchronization signal 12 is not detected by the external synchronization detecting one-shuttle multivibrator 50, the mode determination multiplexer 60 which detects the external synchronization signal 12 detects the mode determination signal 33 for selecting the internal synchronization signal 11. By controlling the synchronous multiplexer 40 to generate the internal synchronous signal 11 as a result of the multiplexing.

그 다음, 검출활성화 선택단자(32)가 비활성화 상태이면 상기 외부동기검출 원 셔트 멀티바이브레이터(50)에서 출력되는 외부 동기검출신호(21)가 상기 동기 멀티플렉서(40)의 선택단자를 제어하지 못하게 된다. 즉, 외부 동기검출 원 셔트 멀티바이브레이터(50)와 모드결정 멀티플렉서(60)사이의 연결은 단락되어 버림으로써 모드의 결정은 오직 상기 내부 또는 외부동기 선택단자(31)를 어느쪽으로 선택하느냐에 의해 좌우된다.Next, when the detection activation selection terminal 32 is in an inactive state, the external synchronization detection signal 21 output from the external synchronous detection one-shuttle multivibrator 50 does not control the selection terminal of the synchronization multiplexer 40. . That is, the connection between the external synchronous detection one-shuttle multivibrator 50 and the mode determination multiplexer 60 is short-circuited, so that the mode decision depends only on which of the internal or external synchronization selection terminals 31 is selected. .

여기서 상기 내부 또는 외부동기 선택단자(31)는 사용자가 외부에서 스위치에 의해 임의로 선택할 수 있다. 예를들어 사용자가 스위치로 외부동기를 선택하였다면, 상기 모드결정 멀티플렉서(60)는 상기 동기 멀티플렉서(40)의 외부 동기신호(12)를 선택하기 위한 모드 결정신호(33)를 인가하여, 상기 동기 멀티플렉서(40)가 외부동기를 출력하도록 제어한다.Herein, the internal or external synchronization selection terminal 31 may be arbitrarily selected by the user from the outside by a switch. For example, if the user selects the external synchronization by the switch, the mode determination multiplexer 60 applies a mode determination signal 33 for selecting the external synchronization signal 12 of the synchronization multiplexer 40, so that the synchronization is performed. The multiplexer 40 controls to output external synchronization.

상기 내부 또는 외부동기 선택단자(31)를 내부동기로 선택하였을 경우에도 같은 동작으로 내부 동기신호(11)가 출력된다.When the internal or external synchronization selection terminal 31 is selected as the internal synchronization, the internal synchronization signal 11 is output in the same operation.

전술한 설명에서 알 수 있는 바와 같이 외부 동기회로를 구비한 CRT콘트롤러는 외부 동기검출 원 셔트 멀티바이브레이터(50)를 사용하며, 상기 외부 동기검출 원 셔트 멀티바이브레이터(50)에서 외부 동기신호(12)가 검출되면 상기 외부 동기신호(12)를 출력신호로 내보내고, 외부 동기(12)가 검출되지 않으면 상기 내부 동기신호(11)를 출력신호로 내보내는 과정을 자동으로 선택할 수 있다.As can be seen from the above description, the CRT controller having an external synchronization circuit uses an external synchronous detection one-shuttle multivibrator 50, and the external synchronous signal 12 in the external synchronous detection one-shuttle multivibrator 50. When the external synchronization signal 12 is detected as an output signal, and the external synchronization 12 is not detected, the process of outputting the internal synchronization signal 11 as an output signal may be automatically selected.

뿐만아니라, 상기 외부 동기검출 원 셔트 멀티바이브레이터(50)를 사용하지 않고 외부선택 스위치에 의해 수동으로 외부동기 또는 내부동기를 선택할 수도 있다.In addition, it is also possible to manually select the external synchronization or the internal synchronization by the external selection switch without using the external synchronization detection one-shuttle multivibrator 50.

상술한 바와 같이 본 발명은 CRT콘트롤러에 외부동기 검출부(20)와 모드 결정부(30)를 더 구비하여 내부동기 또는 외부동기 힌호(12)의 선택적 발생이 가능하게 함으로써 별도의 로직 없이도 영상신호의 메모리 입/출력이 하나의 CRT콘트롤러만으로 제어가능하게 되어 매우 편리하고 경제적인 CRT콘트롤러를 구현할 수 있다.As described above, the present invention further includes an external synchronous detector 20 and a mode determiner 30 in the CRT controller to enable selective generation of the internal synchronous or external synchronous hinge 12, thereby eliminating the need for additional logic. The memory inputs and outputs can be controlled by only one CRT controller, resulting in a very convenient and economical CRT controller.

Claims (2)

외부동기 회로를 구비한 CRT콘트롤러에 있어서, 외부동기신호를(12)를 입력으로 하여 상기 외부 동기신호(12)의 발생여부를 판별하는 외부동기 검출부(20)와, 상기 외부동기 검출부(20)의 출력신호(21)를 하나의 입력으로 하고 내부 또는 외부동기 선택단자(31)와 검출활성화 선택단자(32)로 각각 인가되는 다른 입력으로 하여 CRT콘트롤러가 어떤 동기에 의해 동작될 것인가를 모드결정부(30)와, 상기 모드결정부(30)의 출력인 모드결정 신호(33)를 선택단입력(33)으로 하고 내부 동기신호(11) 및 상기 외부 동기신호(12)를 입력으로 하여 출력동기신호(13)를 발생하는 동기 멀티플렉서 (10)로 구성됨을 특징으로 하는 외부동기 회로를 구비한 CRT콘트롤러.In the CRT controller having an external synchronous circuit, an external synchronous detection unit 20 for determining whether the external synchronous signal 12 is generated by using an external synchronous signal 12 as an input, and the external synchronous detection unit 20 Mode is determined by which synchronization the CRT controller is operated by using the output signal 21 as a single input and a different input applied to the internal or external synchronization selection terminal 31 and the detection activation selection terminal 32, respectively. The unit 30 and the mode determining signal 33 which is the output of the mode determining unit 30 are selected as the input terminal 33, and the internal synchronizing signal 11 and the external synchronizing signal 12 are inputted. And a synchronous multiplexer (10) for generating a synchronous signal (13). 외부동기 회로를 구비한 CRT콘트롤러에 있어서, 외부 동기신호(12)를 입력으로 하여 상기 외부동기신호(12)의 발생여부를 판별하는 외부 동기검출 원 셔트 멀티바이브레이터(50)와, 상기 외부 동기검출 원셔트 멀티바이브레이터(50)의 출력신호 (21)를 하나의 입력으로 하고 냅 또는 외부동기 선택단자(31)와 검출활성화 선택단자 (32)로 각각 인가된 신호를 다른 입력으로 하여 CRT콘트롤러가 어떤 동기에 의해 동작될 것인가를 결정하는 모드결정 멀티플렉서(60)와, 상기 모드결정 멀티플렉서(60)의 출력인 모드결정 신호(33)를 선택단자 입력(33)으로 하고 내부 동기신호(11) 및 상기 외부 동기신호(12)를 입력으로 하여 출력동기신호(13)를 발생하는 동기 멀티플렉서 (40)로 구성됨을 특징으로 하는 외부동기 회로를 구비한 CRT콘트롤러.In a CRT controller having an external synchronous circuit, an external synchronous detection one-shuttle multivibrator 50 for determining whether the external synchronous signal 12 is generated by using an external synchronous signal 12 and the external synchronous detection The output signal 21 of the one-shuttle multivibrator 50 is used as one input, and the signals applied to the synapse or external synchronization selection terminal 31 and the detection activation selection terminal 32 are different inputs. A mode determination multiplexer 60 for determining whether to operate by synchronization and a mode determination signal 33 which is an output of the mode determination multiplexer 60 are selected terminal inputs 33, and an internal synchronization signal 11 and the And a synchronous multiplexer (40) for generating an output synchronous signal (13) by inputting an external synchronous signal (12).
KR1019900007463A 1990-05-23 1990-05-23 Crt controller KR920008905B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900007463A KR920008905B1 (en) 1990-05-23 1990-05-23 Crt controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900007463A KR920008905B1 (en) 1990-05-23 1990-05-23 Crt controller

Publications (2)

Publication Number Publication Date
KR910021112A KR910021112A (en) 1991-12-20
KR920008905B1 true KR920008905B1 (en) 1992-10-10

Family

ID=19299355

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900007463A KR920008905B1 (en) 1990-05-23 1990-05-23 Crt controller

Country Status (1)

Country Link
KR (1) KR920008905B1 (en)

Also Published As

Publication number Publication date
KR910021112A (en) 1991-12-20

Similar Documents

Publication Publication Date Title
KR920008905B1 (en) Crt controller
KR930001688A (en) Video Tracking Cursor Generation Circuit
KR920014266A (en) Motion Detection Circuit of Image Signal
JPH0661984A (en) No-hit switching device
KR970004609B1 (en) Ccd camera for computer interface
KR940011056B1 (en) Mis-wiring caution device of multi input a/v
KR930000999A (en) Aperture control circuit using screen division
KR960006482A (en) Digital convergence correction device
KR930006540Y1 (en) Auto talking-back speech synthesis circuit
KR0140918B1 (en) Overhead timing detection circuit of the synchronous transport apparatus
JPH02120891A (en) Character generator
KR19980065377A (en) Modulo addressing device
JPH07177379A (en) Television signal processor
GB2221816A (en) Television picture-in-picture display system
JPH05153491A (en) Video signal changeover circuit
KR19990056202A (en) DMF signal generator and method using microcontroller
KR970031825A (en) Data field sync signal and ghost cancellation reference signal generator
JPH0469697A (en) Digital input device
KR930017020A (en) Centralized control system and method
KR980004161A (en) Monitor with television reception
KR910019432A (en) Automatic volume control method for video signal input of TV
KR930015750A (en) Mirror image function
KR950034215A (en) VCR test pattern signal generator
KR910017747A (en) Clock Priority Decision Circuit
KR950009442A (en) Address generator

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030929

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee