KR920007128Y1 - 무감쇠 볼티지 플로어회로 - Google Patents

무감쇠 볼티지 플로어회로 Download PDF

Info

Publication number
KR920007128Y1
KR920007128Y1 KR2019880022262U KR880022262U KR920007128Y1 KR 920007128 Y1 KR920007128 Y1 KR 920007128Y1 KR 2019880022262 U KR2019880022262 U KR 2019880022262U KR 880022262 U KR880022262 U KR 880022262U KR 920007128 Y1 KR920007128 Y1 KR 920007128Y1
Authority
KR
South Korea
Prior art keywords
transistor
transistors
voltage
current source
input
Prior art date
Application number
KR2019880022262U
Other languages
English (en)
Other versions
KR900013587U (ko
Inventor
최창원
Original Assignee
주식회사 금성일렉트론
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성일렉트론, 문정환 filed Critical 주식회사 금성일렉트론
Priority to KR2019880022262U priority Critical patent/KR920007128Y1/ko
Publication of KR900013587U publication Critical patent/KR900013587U/ko
Application granted granted Critical
Publication of KR920007128Y1 publication Critical patent/KR920007128Y1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

무감쇠 볼티지 플로어회로
제1도 종래 볼티지 플로어 회로도.
제2도는 본 고안 부감쇠 볼티지 플로어 회로도.
* 도면의 주요부분에 대한 부호의 설명
R1-R5 : 저항 Q1-Q5 : 트랜지스터
I1, I2 : 전류원
본 고안은 볼티지 플루어(Voltage follower)에 관한 것으로, 특히 입력과 차동단의 에미터전류의 변화에 관계 없이 입력이 출력으로 그대로 전달되도록 한 무감쇠 볼티지 플로어 회로에 관한 것이다.
종래의 볼티지 플로어 회로는 제1도에 도시한 바와 같이, 입력전원(Vi)이 에미터 저항(R4)(R5)을 통해 전류원(I1)과 공접되어 차동적으로 접속된 트랜지스터(Q1)(Q2)를 구동하고, 전원(Vcc)이 상기 트랜지스터(Q1)(Q2)의 콜렉터 저항(R1)(R2)을 통해 콜렉터 저항(R3)과 접속된 트랜지스터(Q5)를 구동하여 전류원(I2)으로 상기 트랜지스터(Q2)를 구동함과 아울러 출력(V0)으로 전달되게 구성된다.
이와 같이 구성된 종래의 볼티지 플로어는 입력전원(Vi)이 트랜지스터(Q1)를 턴온시키고, 전원(Vcc)이 바이어스저항(R2)을 통해 트랜지스터(Q5)를 턴온시킨 후 트랜지스터(Q5)를 통과한 전원이 출력전원(V0)으로 인가됨과 아울러 전류원(I1)(I2)의 형성된다.
이때 출력전원(V0)은 V0=Vi-VBE(Q1)-IC1xR4+IC3R5+VBE(Q2)VBE(Q1): 트랜지스터(Q1)의 베이스 에미터간 전압, VBE(Q2): 트랜지스터(Q2)의 베이스 에미터간 전압, IC1, IC2 : 트랜지스터(Q1)(Q2)의 콜렉터 전류와, 와 같이 되며, 이때 트랜지스터(Q1)(Q2)의 콜렉터 전류(IC1)(IC2)가 IC1=IC2로 되면 입력전원(Vi)이 출력전원과 같게 된다.
따라서 트랜지스터(Q1)(Q2)의 콜렉터 전류(IC1)(IC2)가 같게 되면 입력전원(Vi)이 출력전원(V0)과 같게되므로 입력신호가 출력신호로 그대로 전달된다. 여기서 트랜지스터(Q5)의 베이스 전원(VB(Q5))은 VB(Q5)=V0+VBE(Q5),VBE(Q5): 트랜지스터(Q5)의 베이스 에미터간 전압으로 되어로 된다.
그런데 상기와 같은 종래의 볼티지 플로어에 있어서는 입력전원(Vi)이 크거나 작게 되면, 트랜지스터(Q5)의 베이스전압(VB(Q5))이 변화되어 트랜지스터(Q1)(Q2)의 콜렉터 전류(IC1)(IC2)가 틀려지게 되므로 입력전원(Vi)이 그대로 출력전원(V0)으로 전달되지 못하게 되는 결함이 있었다.
또한 전류원(I1)의 값이 커지거나 작아져도 저항(R1)(R2)에 흐르는 전류가 변화되어 전압(VB(Q5))이 변화되고, 트랜지스터(Q5)의 콜렉터 전류가 전류원(I2)으로 일정하게 되므로 입력전원(Vi)이 출력전원(V0)으로 전달되지 못하게 되는 결함이 있었다.
즉, 입력전원(Vi)과 전류원(I1)의 변화에 따라 입력 : 출력의 비가 1 : 1로 되지 못하고 증폭이나 감쇠기능을 수행하게 되는 결함이 있었다.
본 고안은 이와 같은 종래의 결함을 감안하여 차동단에 정전류원으로 액티브로드용 트랜지스터를 접속함으로써 입출력의 감쇠나 증폭이 없는 볼티지 플로어 기능을 수행하도록 한 무감쇠 볼티지 플로어 회로를 안출한것으로, 이를 첨부한 도면에 의해 상세히 설명하면 다음과 같다.
제2도는 본 고안 무감쇠 볼티지 플로어 회로도로서 이에 도시한 바와 같이 입력전원(Vi)이 에미터 저항(R4)(R5)을 통해 전류원(I1)과 공접되어 차동적으로 접속된 트랜지스터(Q1)(Q2)를 구동하고, 콜렉터 저항(R1)(R2)과 접속되어 베이스 공접된 트랜지스터(Q3)(Q4)를 구동하여 일정 전류원으로 이용하고, 콜렉터 저항(R3)과 접속된 트랜지스터(Q5)를 구동하여 전류원(I2)으로 상기 트랜지스터(Q2)를 구동함과 아울러 출력전원(V0)으로 전달되게 구성한다.
이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
입력전원(Vi)이 트랜지스터(Q1)를 턴온시킨 후PNP형 트랜지스터(Q3)(Q4)의 베이스측에 저전위를 인가시켜 트랜지스터(Q3)(Q4)를 턴온시키며, 트랜지스터(Q4)를 통과한 전원(Vcc)이 트랜지스터(Q5)를 턴온시킨후 트랜지스터(Q2)의 베이스측에 고전위를 인가시켜 트랜지스터(Q2)를 턴온시킴에 따라 전류원(I1)(I2)이 형성된다.
여기서 저항(R1)(R2)은 전류원의 전류를 결정하는 것이고, 저항(R4)(R5)은 활성영역을 넓혀 주는 것으로 저항(R1)(R2)(R3)(R4)값이 R1=R2, R4=R5으로 설정되면 트랜지스터(Q3)(Q4)의 콜렉터 전류 IC(Q3), IC(Q4)과같게 되어 트랜지스터(Q1)(Q2)의 콜렉터 전류 IC(Q1),IC(Q2)가 같게 된다.
이와 같이 하여 출력전원(V0)은
VBE(Q1), VBE(Q1): 트랜지스터(Q1)(Q2)의 베이스 에미터간 전압, IC1, IC2 : 트랜지스터(Q1)(Q2)의 콜렉터전류, 와 같이 되며, 이때 트랜지스터(Q3)(Q4)가 전류원을 이루고 있으므로 트랜지스터(Q1)(Q2)의 콜렉터전류(IC1)(IC2)가 같게 됨에 따라 상기식(1)에서 보는 바와 같이 출력전원(V0)이 입력전원(Vi)과 같이 되어 전달된다.
즉, 일정전류원으로 이용되는 트랜지스터(Q3)(Q4)를 통해 입력전원(Vi)이 출력전원(V0)으로 그대로 전달된다.
또한 전류원(I1)의 전류가 변화해도 트랜지스터(Q1)(Q2)의 콜렉터 전류 (IC1)(IC2)가와 같이되며, 이때 입력전원(Vi)의 변화나 전류원(I1)의 변화에 대해서 트랜지스터(Q5)의 베이스 전압은 트랜지스터(Q5)의 베이스가 트랜지스터(Q2)(Q4)의 콜렉터측과 접속되어 있으므로 출력전원(V0)의 상태에 따라 변화될 뿐 출력전압(V0)에는 영향을 끼치지 않는다.
이상에서 상세히 설명한 바와 같이 본 고안은 입력의 변화에 대한 신호의 감쇠나 증폭을 제거하여 입력을 출력을 그대로 전달되므로 스위치회로에서 각 모드에 대해 동일한 신호를 전달하는데 유용하고, 교류입력(AC)신호를 파형의 찌그러짐이 없이 그대로 전달하는 장점이 있다.

Claims (1)

  1. 입력전원(Vi)이 전류원(I1)을 통해 차동적으로 접속된 트랜지스터(Q1)(Q2)를 구동하여 출력전원(V0)으로 공급되게 구성한 볼티지 플로어에 있어서, 상기 트랜지스터(Q1)(Q2)의 콜렉터측에 콜렉터저항(R1)(R2)과 접속되어 베이스 공접된 트랜지스터(Q3)(Q4)를 접속하여, 액티브로드로 사용하는 것을 특징으로 하는 무감쇠 볼티지 플로어회로.
KR2019880022262U 1988-12-30 1988-12-30 무감쇠 볼티지 플로어회로 KR920007128Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880022262U KR920007128Y1 (ko) 1988-12-30 1988-12-30 무감쇠 볼티지 플로어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880022262U KR920007128Y1 (ko) 1988-12-30 1988-12-30 무감쇠 볼티지 플로어회로

Publications (2)

Publication Number Publication Date
KR900013587U KR900013587U (ko) 1990-07-05
KR920007128Y1 true KR920007128Y1 (ko) 1992-10-02

Family

ID=19282804

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880022262U KR920007128Y1 (ko) 1988-12-30 1988-12-30 무감쇠 볼티지 플로어회로

Country Status (1)

Country Link
KR (1) KR920007128Y1 (ko)

Also Published As

Publication number Publication date
KR900013587U (ko) 1990-07-05

Similar Documents

Publication Publication Date Title
EP0067447B1 (en) Current mirror circuit
JPS61230411A (ja) 電気回路
KR920015740A (ko) 주파수 2배 및 믹싱 회로
US3534279A (en) High current transistor amplifier stage operable with low current biasing
US4791383A (en) High speed current amplifier buffer circuit
KR900005552B1 (ko) 전류미러회로
US4937515A (en) Low supply voltage current mirror circuit
KR920007128Y1 (ko) 무감쇠 볼티지 플로어회로
KR950005170B1 (ko) 증폭기
US5220289A (en) Differential amplifier circuit
KR900007414B1 (ko) 모터 속도 제어장치
KR930007795B1 (ko) 저전압동작형 증폭회로
JP2558253B2 (ja) 温度補償型カレントスイツチ回路
JPH0230902Y2 (ko)
JP2578886B2 (ja) シュミット・トリガ回路
JP2623954B2 (ja) 利得可変増幅器
US4663600A (en) Comparator for use in astable multivibrator
KR940002275Y1 (ko) 접힌 래치회로
KR830001978B1 (ko) 전력 증폭회로
SU1095353A1 (ru) Двухтактный усилитель
JPS6218979Y2 (ko)
KR830001932B1 (ko) 증폭회로
KR940004079Y1 (ko) 블랙 화이트 노이즈 제거회로
KR940002778Y1 (ko) 무감쇄 스위치 회로
JPH0462206B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020918

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee