KR920007004Y1 - Relative-velocity of drum control circuit - Google Patents

Relative-velocity of drum control circuit Download PDF

Info

Publication number
KR920007004Y1
KR920007004Y1 KR2019890021096U KR890021096U KR920007004Y1 KR 920007004 Y1 KR920007004 Y1 KR 920007004Y1 KR 2019890021096 U KR2019890021096 U KR 2019890021096U KR 890021096 U KR890021096 U KR 890021096U KR 920007004 Y1 KR920007004 Y1 KR 920007004Y1
Authority
KR
South Korea
Prior art keywords
signal
pass filter
low pass
amplifier
drum
Prior art date
Application number
KR2019890021096U
Other languages
Korean (ko)
Other versions
KR910012648U (en
Inventor
최경선
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019890021096U priority Critical patent/KR920007004Y1/en
Publication of KR910012648U publication Critical patent/KR910012648U/en
Application granted granted Critical
Publication of KR920007004Y1 publication Critical patent/KR920007004Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/46Controlling, regulating, or indicating speed
    • G11B15/467Controlling, regulating, or indicating speed in arrangements for recording or reproducing wherein both record carriers and heads are driven
    • G11B15/4673Controlling, regulating, or indicating speed in arrangements for recording or reproducing wherein both record carriers and heads are driven by controlling the speed of the tape while the head is rotating
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Electric Motors In General (AREA)

Abstract

내용 없음.No content.

Description

드럼의 상대속도 제어회로Relative Speed Control Circuit of Drum

제1도는 본 고안에 따른 드럼의 상대속도 제어회로도.1 is a relative speed control circuit diagram of a drum according to the present invention.

제2도는 본 고안의 다른 실시예이다.2 is another embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : DAT서보희로부 2 : 증폭기1: DAT servo amplifier 2: amplifier

3 : 드럼모터 4 : RF증폭기3: drum motor 4: RF amplifier

5 : 위상비교기 6,9 : 저역필터5: phase comparator 6,9: low pass filter

7 : 전압제어발진기 8 : 차동증폭기7: voltage controlled oscillator 8: differential amplifier

본 고안은 음향기기 특히 디지틀 오디오 테이프레코더에 있어서, 고속으로 곡을 서치할시에 드럼의 상대속도를 일정하게 제어하기 위한 드럼의 상대속도 제어회로에 관한 것이다.The present invention relates to a relative speed control circuit of a drum for constantly controlling the relative speed of a drum when searching for a song at a high speed in an acoustic device, particularly a digital audio tape recorder.

디지틀 오디오 테이프레코더의 고속 서치시 드럼의 회전수는 릴의 주행속도에 따라 드럼에 취부된 헤드로부터 읽혀지는 재생 데이터의 재생주파수에 의해 일정하게 유지되는바, 종래 기술에 따른 드럼의 상대속도 제어회로는 재생주파수와 기준주파수를 디지틀 적으로 비교함에 따라 시간 지연으로 인해 상대속도가 일시적으로 변화되어 정확한 곡 탐색을 할수가 없는 경우가 발생하게 된다.In the high-speed search of a digital audio tape recorder, the rotation speed of the drum is kept constant by the reproduction frequency of the reproduction data read from the head mounted on the drum according to the traveling speed of the reel. Digitally compares the playback frequency with the reference frequency, and the relative speed is temporarily changed due to time delay.

다시말하면, 단순한 가속 또는 정지신호에 의해 드럼의 상대속도를 제어함으로 속도가 급변하여 회전하게 되어 일정한 시간까지 상대 속도가 정확하게 유지될 수 없는 문제점이 발생되었다.In other words, the speed is rapidly changed and rotated by controlling the relative speed of the drum by a simple acceleration or stop signal, thereby causing a problem in that the relative speed cannot be maintained accurately until a certain time.

따라서, 본 고안은 이러한 사정을 감안하여 안출한 것으로서, 디지틀 오디오 테이프레코더의 재생클럭을 형성하기 위해 사용되는 위상 록 루프(phase Locked Loop)의 신호를 이용하여 디지틀 오디오 테이프레코더의 고속 서치시 드럼의 상대속도를 일정하게 유지하기 위한 드럼의 상대속도 제어회로를 제공하는데 그 목적이 있다.Accordingly, the present invention has been devised in view of the above circumstances, and uses a phase locked loop signal used to form a playback clock of a digital audio tape recorder. It is an object of the present invention to provide a drum relative speed control circuit for maintaining a constant relative speed.

이러한 목적을 달성하기 위한 본 고안은 드럼모터의 회전에 따라 발생되는 헤드출력을 증폭하는 RF증폭부와, 재생신호를 여파하는 저역필터와, 여파된 신호를 입력으로 하여 재생클럭 신호를 발생하는 전압제어발진기 및 재생클럭 신호와, RF증폭부에서 증폭된 재생신호의 위상을 비교하여 저역필터에 제공하기 위한 위상 비교기를 포함하는 위상 록 루프회로부 및, 9.408MHZ의 서보기준 신호를 발생하는 서보 희로부를 구비한 디지틀 오디오 테이프레코더의 드럼 상대속도 제어회로를 제공하는바, 이 제어회로는 상기 서보회로부의 서보기준 신호를 여파하기 위한 저역필터와, 상기 위상 록 루프 회로부의 저역필터의 출력신호와 서보기준신호 여파용 저역필터의 출력신호를 차동 증폭시키기 위한 차동증폭기 및, 차동 증폭된 신호를 증폭시켜 드럼모터를 구동하는 신호를 발생시키기 위한 증폭기로 구성시켜서 된 것이다.The present invention for achieving the above object is an RF amplifier for amplifying the head output generated by the rotation of the drum motor, a low pass filter for filtering the reproduction signal, and a voltage for generating the reproduction clock signal by inputting the filtered signal A phase lock loop circuit portion including a control oscillator and a reproduction clock signal, a phase comparator for comparing the phase of the reproduction signal amplified by the RF amplifier and providing the low pass filter to the low pass filter, and a servo reactor generating a 9.408MHZ servo reference signal. A drum relative speed control circuit of a digital audio tape recorder provided includes a low pass filter for filtering a servo reference signal of the servo circuit portion, an output signal of the low pass filter of the phase lock loop circuit portion, and a servo reference. A differential amplifier for differentially amplifying the output signal of the low pass filter for signal filtering, and a drum motor by amplifying the differentially amplified signal. Will by the configuration of an amplifier for generating a signal for driving.

이하, 본 고안을 첨부된 도면에 의거하여 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 고안에 따른 디지틀 오디오 테이프레코더의 드럼 상대속도를 제어하기 위한 회로도를 도시한 것인바, 정상 재생시에는 스위치(SW)가 마이컴(도시하지 않았음)으로부터 전송된 선택신호(SEL)에 의해 정상위치(Normal)에 설정되어 서보회로부(1)의 출력단자(DERR)에서 발생된 신호가 증폭기(2)에 입력된다.FIG. 1 is a circuit diagram for controlling the drum relative speed of the digital audio tape recorder according to the present invention. In normal playback, the switch SW is applied to the selection signal SEL transmitted from a microcomputer (not shown). By this, the signal set at the normal position (Normal) and generated at the output terminal (DERR) of the servo circuit unit 1 is input to the amplifier 2.

이때, 증폭기(2)는 이신호를 증폭시켜 드럼모터(3)의 속도를 제어함으로써 정상재생이 이루어지도록 한다.At this time, the amplifier 2 amplifies this signal to control the speed of the drum motor 3 so that normal reproduction is achieved.

그러나, 고속으로 곡을 탐색하고자 할경우 사용자가 도시하지 않은 서치키이를 누르면 선택단자(SEL)는 스위치(SW)를 고속탐색위치(SEARCH)에 설정시켜 드럼제어를 상대속도 제어모드로 전환시키는 바, 이에 대해 상세히 설명한다.However, if you want to search the song at high speed, if you press the search key (not shown), the selection terminal SEL sets the switch SW to the high speed search position SEARCH to switch the drum control to the relative speed control mode. This will be described in detail.

우선, 드럼이 정지되었을 경우, 드럼에 취부되어 있는 헤드로부터 읽혀지는 신호가 없으므로 RF증폭기(4)를 통해 위상 록루프 회로부의 일부를 구성하는 위상비교기(5)로 입력되는 재생신호(PBTD)가 존재하지 않게 되므로 저역필터(6)의 출력은 OV가 된다.First, when the drum is stopped, since no signal is read from the head mounted on the drum, the reproduction signal PBTD input to the phase comparator 5 constituting a part of the phase lock loop circuit part through the RF amplifier 4 is received. Since it does not exist, the output of the low pass filter 6 becomes OV.

저역필터(6)의 출력은 전압제어발진기(7)와 차동증폭기(8)의 반전입력단자에 인가된다.The output of the low pass filter 6 is applied to the inverting input terminals of the voltage controlled oscillator 7 and the differential amplifier 8.

한편, 서보회로부(1)에서는 소정 주파수(예컨대 9.408MHZ)를 그의 서보기준 신호단자(SREF)를 통해 저역필터(9)에 제공한다.On the other hand, the servo circuit unit 1 supplies a predetermined frequency (for example, 9.408MHZ) to the low pass filter 9 through its servo reference signal terminal SREF.

저역필터(9)는 이를 여파하여 차동증폭기(8)의 비반전 입력단자에 인가한다.The low pass filter 9 filters this and applies it to the non-inverting input terminal of the differential amplifier 8.

그러면 차동증폭기(8)는 저역필터(6)와 저역필터(9)에서 출력된 신호를 차동증폭하는바, 그의 반전단자에 인가 되는 신호 즉, 저역필터(6)로부터 입력되는 신호가 없으므로 하이상태의 신호를 출력하여 스위치(SW)를 경유하여 증폭기(2)에 인가한다.Then, the differential amplifier 8 differentially amplifies the signals output from the low pass filter 6 and the low pass filter 9, and there is no signal applied to the inverting terminal thereof, that is, a signal input from the low pass filter 6 is high. Signal is output to the amplifier 2 via the switch SW.

이때, 증폭기(2)는 입력된 신호를 모터구동 신호에 적합한 레벨로 증폭시켜 드럼모터(3)에 인가하여 드럼모터(3)를 구동시키기 시작한다.At this time, the amplifier 2 starts to drive the drum motor 3 by amplifying the input signal to a level suitable for the motor drive signal and applying it to the drum motor 3.

일단 드럼모터(3)가 구동되면, 드럼의 헤드로부터 읽혀진 재생신호는 RF증폭기(4)를 통해 증폭되는바, 증폭된 재생신호(PBDT)의 주파수가 증가함에 따라 저역필터(6)의 출력은 상승하게 되어 차동증폭기(8)의 반전입력단자에 인가된다.Once the drum motor 3 is driven, the reproduction signal read out from the head of the drum is amplified by the RF amplifier 4, and as the frequency of the amplified reproduction signal PBDT increases, the output of the low pass filter 6 is increased. It rises and is applied to the inverting input terminal of the differential amplifier 8.

만약에 저역필터(6)의 출력 주파수가 증가하여 저역필터 (9)를 통과한 기준주파수(9.408MHZ)를 초과할경우 드럼모터(3)의 회전수는 경감되어 RF증폭기(4)의 출력신호(PBDT)의 주파수는 서서히 감소하게 된다.If the output frequency of the low pass filter 6 increases and exceeds the reference frequency (9.408MHZ) passing through the low pass filter 9, the rotation speed of the drum motor 3 is reduced to output signal of the RF amplifier 4 The frequency of (PBDT) gradually decreases.

만약에 저역필터(6)의 주파수가 기준주파수(9.408MHZ)보다 낮아지게 되면 드럼모터(3)의 회전수는 다시 증가하게 되므로, 드럼모터(3)는 항상 일정하게 그의 속도를 유지하게 된다.If the frequency of the low pass filter 6 is lower than the reference frequency (9.408MHZ), since the rotation speed of the drum motor 3 is increased again, the drum motor 3 always maintains its speed constantly.

제2도는 본 고안의 다른 실시예를 도시한 것인바, 이 실시예는 제1도가 통상의 디지틀 오디오 테이프레코더에 내장된 재생클럭 발생용 위상 록 루프회로의 저역필터를 이용하였으나 RF증폭기의 출력단에 별도의 저역필터(20)를 설치하여도 동일한 효과를 얻을수가 있다.FIG. 2 shows another embodiment of the present invention. In this embodiment, FIG. 1 uses a low-pass filter of a phase lock loop circuit for generating a reproduction clock built in a conventional digital audio tape recorder. The same effect can be obtained even if a separate low pass filter 20 is provided.

제2도중 제1도와 동일한 참조번호는 동일부품을 표시하는바, 그의 상세한 설명은 생략하기로 한다.In FIG. 2, the same reference numerals as those in FIG. 1 denote the same parts, and a detailed description thereof will be omitted.

이와같이 동작하는 본 고안은 디지틀 오디오 테이프레코더의 재생클럭을 형성하기 위해 사용되는 저역필터의 출력주파수 신호와 서보 기준주파수 신호를 비교하여 디지틀 오디오 테이프레코더의 고속서치시 드럼의 상대속도를 항상 일정하게 유지할수 있는 특징을 지닌 것이다.In this way, the present invention compares the output frequency signal of the low pass filter and the servo reference frequency signal used to form the playback clock of the digital audio tape recorder, and maintains a constant drum relative speed during the high speed search of the digital audio tape recorder. It has the features to do it.

Claims (1)

드럼모터의 회전에 따라 발생되는 헤드출력을 증폭하는 RF증폭부와, 상기의 증폭된 재생신호를 여파하는 저역필터와, 여파된 신호를 입력으로하여 재생클럭 신호를 발생하는 전압제어 발진기 및 재생 클럭신호와 RF증폭부에서 증폭된 재생신호의 위상을 비교하여 상기의 저역필터에 제공하기 위한 위상 비교기를 포함하는 위상 록 루프 회로부 및, 고속서치를 위한 소정의 서보기준 주파수 신호를 발생하는 서보회로부를 구비한 디지틀 오디오 테이프 레코더의 드럼 상대속도 제어회로에 있어서 ; 상기 서보회로부의 서보기준 주파수 신호를 여파하기 위한 저역 필터와 ; 상기 위상 록 루프 회로부의 저역필터를 통과한 신호와 서보기준 주파수신호 여파용 저역필터의 출력신호를 차동 증폭시키기 위한 차동증폭기및 ; 상기의 차동증폭된 신호를 증폭시켜 상기 드럼모터를 구동하는 신호를 발생시키기 의한 증폭기로 구성시켜서 됨을 특징으로 하는 드럼의 상대속도 제어회로.RF amplifier for amplifying the head output generated by the rotation of the drum motor, a low pass filter for filtering the amplified reproduction signal, a voltage controlled oscillator and a reproduction clock for generating a reproduction clock signal by inputting the filtered signal. A phase lock loop circuit unit including a phase comparator for comparing the phase of the signal and the reproduced signal amplified by the RF amplifier to the low pass filter, and a servo circuit unit generating a predetermined servo reference frequency signal for high-speed search. A drum relative speed control circuit of a provided digital audio tape recorder; A low pass filter for filtering the servo reference frequency signal of the servo circuit section; A differential amplifier for differentially amplifying a signal passing through the low pass filter of the phase lock loop circuit portion and an output signal of the low pass filter for filtering the servo reference frequency signal; And an amplifier for amplifying the differentially amplified signal to generate a signal for driving the drum motor.
KR2019890021096U 1989-12-30 1989-12-30 Relative-velocity of drum control circuit KR920007004Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890021096U KR920007004Y1 (en) 1989-12-30 1989-12-30 Relative-velocity of drum control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890021096U KR920007004Y1 (en) 1989-12-30 1989-12-30 Relative-velocity of drum control circuit

Publications (2)

Publication Number Publication Date
KR910012648U KR910012648U (en) 1991-07-30
KR920007004Y1 true KR920007004Y1 (en) 1992-09-28

Family

ID=19294936

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890021096U KR920007004Y1 (en) 1989-12-30 1989-12-30 Relative-velocity of drum control circuit

Country Status (1)

Country Link
KR (1) KR920007004Y1 (en)

Also Published As

Publication number Publication date
KR910012648U (en) 1991-07-30

Similar Documents

Publication Publication Date Title
KR930007182B1 (en) Speed control circuit of optical disk
US4623939A (en) Rotation control apparatus for a motor
US5265081A (en) Disc recording/reproducing apparatus having two constant linear velocities with controlled step switching between the two
US5488516A (en) Apparatus for reproducing n digital signals from n adjacent tracks on a record carrier
KR910010472A (en) Digital signal processing circuit
KR920007004Y1 (en) Relative-velocity of drum control circuit
US4902946A (en) Software servo for a rotary head drum of VTR
EP0557114B1 (en) Method and apparatus for reproduction of a signal subject to clock frequency fluctuations from a medium
KR920002940B1 (en) Motor rotation control device and method
US5126894A (en) Servo circuit for capstan motor
JPH026310B2 (en)
EP0623926B1 (en) Arrangement for reproducing n digital signals from n adjacent tracks on a record carrier
JP2519524Y2 (en) Voltage controlled oscillation loop filter circuit
KR970005048Y1 (en) Variable-speed data recorder
JP2876601B2 (en) Synchronization detection device for digital disk playback device
KR920002087B1 (en) For common servo system vtr and dat (digital audio tape)
JP2666980B2 (en) Disk motor controller
JPS60171680A (en) Digital audio disk reproducing device
JPH069095B2 (en) Recording / playback device
JPS5727408A (en) Recording and reproducing device of magnetic tape
JPH05182425A (en) Control-signal regenerating circuit
KR910003016B1 (en) Control circuit for reel motor
KR930009067B1 (en) High speed seek system by using a pilot signal
KR0130485B1 (en) Music selecting method and device for digital audio tape recording/reproducing apparatus
KR930004447B1 (en) Capstan motor servo control circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee