KR920006131B1 - 고주파 회로의 수신 스퓨리어스 저하 회로 - Google Patents

고주파 회로의 수신 스퓨리어스 저하 회로 Download PDF

Info

Publication number
KR920006131B1
KR920006131B1 KR1019890017694A KR890017694A KR920006131B1 KR 920006131 B1 KR920006131 B1 KR 920006131B1 KR 1019890017694 A KR1019890017694 A KR 1019890017694A KR 890017694 A KR890017694 A KR 890017694A KR 920006131 B1 KR920006131 B1 KR 920006131B1
Authority
KR
South Korea
Prior art keywords
switches
frequency
circuit
band
cpu
Prior art date
Application number
KR1019890017694A
Other languages
English (en)
Other versions
KR910010892A (ko
Inventor
라상택
Original Assignee
현대전자산업 주식회사
정몽헌
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대전자산업 주식회사, 정몽헌 filed Critical 현대전자산업 주식회사
Priority to KR1019890017694A priority Critical patent/KR920006131B1/ko
Publication of KR910010892A publication Critical patent/KR910010892A/ko
Application granted granted Critical
Publication of KR920006131B1 publication Critical patent/KR920006131B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)
  • Transceivers (AREA)

Abstract

내용 없음.

Description

고주파 회로의 수신 스퓨리어스 저하 회로
제1도는 종래 기술이 적용된 RF수신 회로의 구성도.
제2도는 본 발명의 구성도.
* 도면의 주요부분에 대한 부호의 설명
31 : 안테나 32,33,34,35 : 스위치
36,37 : 대역통과필터 38,39 : 제어 라인.
본 발명은 일정한 수신 주파수 대역을 갖는 RF 수신회로에 있어서 초단 대역통과필터를 사용 주파수 대역의 절반씩에 해당되는 대역폭을 갖는 두개의 대역통과필터로 구성하여 스캔(scan)하는 주파수에 해당되는 대역통과필터를 자동으로 채택, 스퓨리어스를 저하시키는 회로에 관한 것이다.
종래의 RF 수신회로는 제1도에서와 같이 안테나(1), 대역통과필터(2), 저잡음 증폭기(3), RF믹서(4), 제1 IF 대역통과필터(5), 증폭기(6), 버퍼 앰프(7), 수신 VCO(8), 버퍼 앰프(9), 프리 스케일러(10), PLL IC(11), 온도 제어 기준 발진기(TCXO)(12), 제2 IF 믹서(13), 제2로컬 발진기(14), 대역통과필터(15), 및 직교 검파 IC(16)로 구성되어, 수신 오디오 혹은 데이타를 (17)를 출력한다.
예를들어 AMPS(Advanced Mobile Phone Service) 셀률라(Cellular) 시스템에서는 제1차 IF(중간 주파수)를 45MHz로 사용하는 회로에 있어서 제1차 중간 주파수의 1/2배되는 22.5MHz 만큼 수신 캐리어보다 많거나 적은 주파수가 안테나로 들어올 경우 대역통과필터(2)가 이 스퓨리어스 주파수에 대해 충분히 감쇄를 시키지 못한다.
설사 이 22.5MHz를 없애기 위해 믹서(4) 출력에서 제1차 IF 대역통과필터(5)의 입력까지의 PCB 패턴을 아주 짧게 하더라도 스퓨리어스 감쇄량은 기대치 보다 못미치게 될 뿐더러 조건을 만족시키기 위해서는 PCB 패턴과 부품 배치의 복잡한 과정이 필요하게 된다.
본 발명의 목적은 상기 문제점을 해결하기 위한 것으로 일정한 수신 주파수 대역을 갖는 RF 수신 회로에 있어서, 스퓨리어스를 저하시킨 회로를 제공하는데 있다.
본 발명은 상기 목적을 달성하기 위하여 안테나로부터 수신 주파수 대역의 1/2을 통과시키는 제1, 제2 대역통과필터, 상기 안테나와 상기 제1, 제2대역통과필터 사이에 각각 연결된 제1, 제2스위치, 상기 제1,제2 대역통과필터의 출력라인에 각각 연결된 제3, 제4스위치, CPU에 연결되어 상기 제2, 제4스위치가 상기 CPU로부터 제어되도록 제어 데이타를 전송하는 제1제어라인, 상기 CPU에 연결되어 상기 제1, 제3스위치가 상기 CPU로부터 제어되도록 제어 데이타를 전송하는 제2제어라인, 및 상기 제3, 제4스위치에 연결된 출력 라인으로 구성되어 있다. 이하 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명하면 다음과 같다.
제2도는 본 발명의 구성도로서, 본 발명은 안테나(31), 스위치(32,33,34,35), 대역통과필터(36,37) 및, 스위치(34,35)에 연결된 출력 라인으로 구성되어 있다. 출력 라인 이하의 구성, 즉 저잡음 증폭기(3) 믹서(4) 등의 구성은 제1도의 종래 기술의 구성과 같다.
도면에서와 같이 수신 주파수 대역의 절반에 해당하는 주파수 대역을 갖는 대역통과필터(36,37)가 오픈시고 임피턴스의 스위치(32,33,34,35)에 연결되고, 이 스위치들을 CPU가 보내는 데이타를 전송하는 제어라인(38,39)의 논리 신호에 의해 제어되게 되어 있으며, 스위치(32,33)가 안테나에 공동으로 연결되고, 스위치(34,35)가 공동으로 버퍼 앰프(3)에 연결되게 되어 있다.
예를들어 AMPS 셀률라 시스템이 채널 666개론 채널 001-333까지를 A대역, 체널 334-666까지를 B대역으로 나누고 제2도에서와 같이 연결한다. 그리고 스위치(32,33,34,35)는 오픈 되었을때 고 임피던스가 되는 스위치로 하여, 어느 한 스위치가 온 되었을때 상대편 임피던스가 저하되지 않도록 한다.
CPU가 제2도의 믹서(4)를 들어가는 라인(40)에 A대역내의 주파수에 해당되는 로컬 주파수를 내도록 하고, 그 주파수의 캐리어가 들어오는지 검색할때 제어라인(38)에 "로우" 제어라인(39)에 "하이"를 내보내어 스위치(32,34)를 온으로 하고, 스위치(33,35)를 오프시킨다.
만약 안테나(31)를 통해 제1차 중간 주파수의 1/2배되는 주파수만큼 A대역내의 현재의 캐리어 주파수보다 많거나 적은 스퓨리어스 캐리어가 들어왔을 경우 이 스퓨리어스에 대한 감쇄량은 70dB 이상 되어서 제2도의 라인(40)로컬 주파수와 믹서(9)에서 믹싱되어도 믹서(9)의 출력으로는 제1차 중간 주파수의 1/2배 되는 주파수 성분이 거의 나오지 않게 된다. 그리므로 PCB 패턴상에서 방사되어 다시 믹서(9)입력으로 들어가는 성분은 거의 없게 된다. 결과적으로 스퓨리어스 성분이 들어와서 믹서 출력으로 제1차 중간 주파수에 해당하는 주파수는 거의 나오지 않게 되어 좋은 스퓨리어스 응답을 나타내게 한다.
B내역에 해당하는 주파수를 스캔할 때에는 위와 같은 과정을 거치며 결과는 마찬가지로 좋은 스퓨리어스 응답을 나타내게 된다.
본 발명은 상기와 같이 구성되어 수신 주파수 대역의 절반씩에 해당하는 주파수 법위의 두개의 대역통과필터를 구성, 한 개의 해당 대역통과필터만 채택하여 사용하므로 이 대역통과 필어에서 스퓨리어스 성분을 완전히 제거, RF 믹서 출력으로 제1차 중간 주파수 x 1/2배 되는 성분이 거의 나오지 않도록 함으로써 높은 스퓨리어스 응답(약 70dB)을 나타내게 하였다.
이렇게 함으로서 RF 믹서 출력과 제1차 IF 필터와의 사이의 PCB 패턴 문제, 주변 부품 배치 문제, 실드 문제등의 시간이 많이 걸리고 매우 복잡한 결과를 낳을 수 있는 문제들을 해결 하였다.

Claims (1)

  1. 일정한 수신 주파수 대역을 갖는 RF 수신 회로에 있어서, 안테나로부터 수신 주파수 대역의 1/2을 대역통과시키는 제1, 제2대역통과필터(36,37), 상기 안테나와 상기 제1, 제2대역통과필터(36,37) 사이에 각각 연결된 제1, 제2스위치(32,33), 상기 제1, 제2대역통과필터(36,37)의 출력 라인에 각각 연결된 제3, 제4스위치(34,35), CPU에 연결되어 상기 제2, 제4스위치(33,35)가 상기 CPU로부터 제어되도록 제어 데이타를 전송하는 제1제어라인(38), 상기 CPU에 연결되어 상기 제1, 제3스위치(32,34)가 상기 CPU로부터 제어되도록 제어 데이타를 전송하는 제2제어라인(39), 및 상기 제3, 제4스위치(34,35)에 연결된 출력라인으로 구성된 것을 특징으로 하는 고주파 회로의 수신 스퓨리어스 저하회로.
KR1019890017694A 1989-11-30 1989-11-30 고주파 회로의 수신 스퓨리어스 저하 회로 KR920006131B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890017694A KR920006131B1 (ko) 1989-11-30 1989-11-30 고주파 회로의 수신 스퓨리어스 저하 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890017694A KR920006131B1 (ko) 1989-11-30 1989-11-30 고주파 회로의 수신 스퓨리어스 저하 회로

Publications (2)

Publication Number Publication Date
KR910010892A KR910010892A (ko) 1991-06-29
KR920006131B1 true KR920006131B1 (ko) 1992-07-31

Family

ID=19292429

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890017694A KR920006131B1 (ko) 1989-11-30 1989-11-30 고주파 회로의 수신 스퓨리어스 저하 회로

Country Status (1)

Country Link
KR (1) KR920006131B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3463828B2 (ja) * 1994-11-21 2003-11-05 ソニー株式会社 送信機

Also Published As

Publication number Publication date
KR910010892A (ko) 1991-06-29

Similar Documents

Publication Publication Date Title
US6014551A (en) Arrangement for transmitting and receiving radio frequency signal at two frequency bands
KR100224102B1 (ko) 이중 대역 셀룰러 전화에 이용되는 중간주파수 선택장치 및 방법
EP0678974A2 (en) A transmitter and/or receiver
KR100843810B1 (ko) 튜너와 이를 이용한 휴대 기기
EP0486181A2 (en) Mobile radio telephone
US5170500A (en) Intermediate frequency circuit for cellular telephone transceiver using surface acoustic wave filter
US6134452A (en) Multiple band mixer with common local oscillator
JPH07254866A (ja) 無線通信機
EP0597653A2 (en) Radio frequency circuit for a time division multiple access system
KR20040037465A (ko) 디플렉서를 이용하여 믹서의 출력 특성을 개선한 업/다운컨버터
US6628960B1 (en) Multi-mode radio receiver
CA1149877A (en) Circuit arrangement for a wide-band vhf-uhf television double superheterodyne receiver
US4584716A (en) Automatic dual diversity receiver
KR920006131B1 (ko) 고주파 회로의 수신 스퓨리어스 저하 회로
GB2238193A (en) Band-pass filters controlled in dependence on signal frequency
JPH04212527A (ja) 受信装置
US7088963B2 (en) Architecture for cordless telephones
KR100462278B1 (ko) 이동 통신 단말기의 수신 장치
AU2004228408B2 (en) Dual band superheterodyne radar receiver
KR100652001B1 (ko) 이동 단말기의 대역 필터 및 그 제어 방법
KR930002095Y1 (ko) 2입력 방송위성 튜너
KR100469411B1 (ko) 이동통신 단말기의 안테나 매칭회로
KR940003824Y1 (ko) 무선전화기의 간섭 방지 회로
KR200202063Y1 (ko) 통신 기지국의 믹서 종단의 스퓨리어스 성분 제거 장치
JP4490570B2 (ja) Agc回路付き無線受信機

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020618

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee