KR920003475B1 - 컴퓨터네트웍시스템 - Google Patents

컴퓨터네트웍시스템 Download PDF

Info

Publication number
KR920003475B1
KR920003475B1 KR1019890009115A KR890009115A KR920003475B1 KR 920003475 B1 KR920003475 B1 KR 920003475B1 KR 1019890009115 A KR1019890009115 A KR 1019890009115A KR 890009115 A KR890009115 A KR 890009115A KR 920003475 B1 KR920003475 B1 KR 920003475B1
Authority
KR
South Korea
Prior art keywords
signal
bus
signals
control system
control
Prior art date
Application number
KR1019890009115A
Other languages
English (en)
Other versions
KR910001613A (ko
Inventor
염종관
Original Assignee
주식회사 한국컴퓨터테크
염종관
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 한국컴퓨터테크, 염종관 filed Critical 주식회사 한국컴퓨터테크
Priority to KR1019890009115A priority Critical patent/KR920003475B1/ko
Publication of KR910001613A publication Critical patent/KR910001613A/ko
Application granted granted Critical
Publication of KR920003475B1 publication Critical patent/KR920003475B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G08SIGNALLING
    • G08BSIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
    • G08B19/00Alarms responsive to two or more different undesired or abnormal conditions, e.g. burglary and fire, abnormal temperature and abnormal rate of flow
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Multi Processors (AREA)
  • Small-Scale Networks (AREA)

Abstract

내용 없음.

Description

컴퓨터네트웍시스템
제1도는 본 발명에 따른 컴퓨터네트웍시스템의 전체적인 구성도.
제2도는 제1도에 도시된 컴퓨터네트웍시스템중 주제어시스템의 구성을 도시한 도면.
제3도는 제1도에 도시된 컴퓨터네트웍시스템중 부제어시스템의 구성을 도시한 도면.
제4도는 본 발명에 따른 컴퓨터네트웍시스템의 전체적인 동작을 설명하기 위한 흐름도.
제5도는 제4도에 도시된 전체흐름도에서 모드선택루틴의 모드선택동작을 설명하기 위한 흐름도.
제6도는 제4도에 도시된 전체흐름도에서 행선택루틴의 행선택동작을 설명하기 위한 흐름도.
제7도는 제4도에 도시된 전체흐름도에서 열선택루틴의 열선택동작을 설명하기 위한 흐름도.
제8도는 제4도에 도시된 전체흐름도에서 모드확인루틴의 모드확인동작을 설명하기 위한 흐름도이다.
* 도면의 주요부분에 대한 부호의 설명
30 : 조작부 50 : 표시부
90 : CPU
150, 110, 170, 830, 840, 900, 910 : 버스트랜시버
130, 820 : 입력신호접속부 190, 850 : 출력신호접속부
210 : 제어신호발생부 260 : 디코더
500 : 주제어시스템 800 : 부제어시스템
870 : 위치설정스위치부 890 : 프로그래머블어레이로직(PAL)
920 : 입력전송접속부 930 : 출력전송접속부
PW : 파워스위치 SL : 모드선택스위치
ROW : 행선택스위치 COL : 열선택스위치
CON : 확인스위치
[산업상의 이용분야]
본 발명은 신호제어시스템에 관한 것으로, 예컨대 컴퓨터교육실에 설치된 복수의 컴퓨터를 통괄적으로 접속제어하도록 된 컴퓨터네트웍시스템에 관한 것이다.
[종래의 기술 및 그 문제점]
컴퓨터교육실에 여러대의 컴퓨터본체, 모니터, 키보드, 프린터등이 설치되어 있는 경우 이들 장치들을 어떻게 하나의 시스템으로 통합제어함으로써 교육의 효과를 극대화시킬수 있는가가 큰 문제로 대두되고 있는바, 이러한 통합제어방법으로 종래에는 각 컴퓨터는 랜(LAN)으로 연결시켜 구성하는 방법과, 미니급 메인 컴퓨터에 각 컴퓨터를 터미널로 연결시켜 구성하는 방법, 또는 유닉스(UNIX-V)나 제닉스(XENIX)시스템을 이용하여 소프트웨어적으로 연결구성하는 방법등이 쓰여지고 있다.
그러나 상기와 같은 종래의 방법은 고기능의 제어장치 또는 미니급정도의 컴퓨터가 필요하게 되어, 비용이 많이 들고 운용방법상에 문제점이 많기 때문에, 교육목적으로 사용하기에는 적합하지 않은 것이 단점으로 되고 있다.
[발명의 목적]
본 발명은 상기와 같은 문제점을 감안하여 발명된 것으로, 다수의 컴퓨터본체로부터의 비디오신호를 선택해서 다수의 모니터 또는 어느 한 모니터에 표시하도록 선택적으로 접속제어할 수 있는 컴퓨터네트웍시스템을 제공함에 그 목적이 있다.
[발명의 구성]
상기와 같은 목적을 달성하기 위한 본 발명은, 각각의 본체로부터 출력되는 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 각 모니터에 원하는 동작모드로 전송접속시키기 위한 제어신호(Sl~Sm,CS1~CSm,A0~A3,CTRL,R/W)를 발생시키는 주제어시스템(500)과, 이 주제어시스템(500)으로부터 출력된 제어신호(Sl~Sm,CS1~CSm,A0~A3,CTRL, R/W)에 따라 상기 각각의 본체로부터 출력된 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 각 모니터에 전송접속시키도록 m×n매트릭스형태로 배열된 다수의 부제어시스템으로 구성된다.
또 상기 주제어시스템(500)은 컴퓨터본체(700)로부터의 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 인가되는 입력신호접속부(130)와, 제어신호(Da)에 따라 상기 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 전송하는 버스트랜시버(150), 고정된 방향제어신호(Df)에 따라 버스(10)의 신호를 버스(13)로 전송하기 위한 버스트랜시버(170), 이 버스트랜시버(170)의 출력신호를 모니터(600)에 전송하기 위한 출력신호접속부(190), 상기 부제어시스템(800)중 m행의 첫단과 각각 접속되어 신호를 전송하기 위한 제1내지 제m전송접속부(300,310,…,360), 이 m개의 전송접속부와 각각 대응되게 접속되면서 방향제어신호(D1,~Dm)에 따라 신호를 전송하기 위한 제1내지 제m버스트랜시버(230,240,…,290), 방향제어신호(Db)에 따라 버스(10)의 신호를 버스(20)로 전송하거나 그와 반대방향으로 전송하기 위한 버스트랜시버(110), 시스템전체를 제어하기 위한 CPU(90), 이 CPU(90)에 각 스위치(PW,SL,ROW,COL,CON)의 신호를 입력하기 위한 조작부(30), 이 조작부(30)의 신호를 인가받은 상기 CPU(90)의 제어에 따라 그 조작 상태를 표시해주기 위한 표시부(50), 상기 CPU(90)로부터의 신호(A0~A6,CS,CTRL,R/W)를 인가받아 소정의 신호(Sl~Sm,CS1~CSm,A0~A3,CTRL,R/W)를 발생시키기 위한 제어신호발생부(210) 및, 상기 각 버스트랜시버(110,150,230~290)에 방향제어신호(Da,Db,D1~Dm)를 공급하기 위한 디코더(260)로 구성된다.
또 상기 부제어시스템(800)은 상기 컴퓨터본체(2000)로부터의 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 인가되는 입력신호접속부(820)와, 제어신호(Dc)에 따라 상기 입력신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 전송하는 버스트랜시버(830), 고정된 방향제어신호(Dg)에 따라 버스(802)의 신호를 버스(803)로 전송하기 위한 버스트랜시버(840), 이 버스트랜시버(840)의 출력신호를 모니터(1000)에 전송하기 위한 출력신호접속부(850), 상기 주제어시스템(500) 또는 다른 부제어시스템과 접속되어 신호를 전송하기 위한 입력전송접속부(920), 다른 부제어시스템의 상기 입력전송접속부(920)와 접속되어 신호를 전송하기 위한 출력전송접속부(930), 방향제어신호(Dd)에 따라 버스(814)의 신호를 상기 버스(802)로 전송하거나 그와 반대방향으로 전송하기 위한 버스트랜시버(900), 방향제어신호(De)에 따라 버스(808)의 신호를 상기 버스(814)로 전송하거나 그와 반대방향으로 전송하기 위한 버스트랜시버(910), 특정위치를 설정하기 위한 위치설정스위치부(870), 이 위치설정스위치부(870)에서 설정된 위치신호(B0~B3)와 상기 주제어시스템(500)으로부터의 어드레스신호(A0~A3)를 비교하는 비교기(880), 이 비교기(880)의 비교결과에 따른 신호(A=B,A>B)와 상기 주제어시스템(500)으로부터의 제어신호(S,CTRL,R/W)에 기초하여 이네이블신호(EN1~EN3) 및 방향제어신호(Dc~De)를 발생시키기 위한 프로그래머블어레이로직(890) 및, 상기 주제어 시스템(500)으로부터의 제어신호(CS)와 상기 입력신호접속부(820)로부터의 동기신호(HSYNC,VSYNC)에 따라 전원을 제어·공급하기 위한 전원제어부(860)로 구성된다.
[작용]
이와 같이 구성된 본 발명은 조작부에서 동작시키고자 하는 모드스위치를 누르고, 상기 부제어시스템어레이의 행/열 위치를 입력한 후 확인스위치를 누르면, CPU에서 이를 감지하여 각 버스트랜시버가 원하는 통로를 형성할 수 있도록 방향제어신호를 발생시킴과 더불어 제어신호발생부에서 각 접속부로 필요한 제어신호를 출력한다.
그러면, 각 부제어시스템어레이를 구성하는 부제어시스템은 상기 제어신호, 어드레스신호 및 비디오신호등을 받아, 각 위치설정스위치부에서 설정된 위치신호와 상기 어드레스신호를 비교하여 제어신호를 디코드하여 버스트랜시버를 제어함으로써 데이터통로를 설정할 수 있게 된다.
[실시예]
이하, 본 발명의 1실시예에 따른 컴퓨터네트웍시스템의 실시예를 관련된 도면을 참조하여 상세히 설명한다.
제1도는 본 발명의 1실시예에 따른 컴퓨터네트웍시스템의 전체적인 구성도로서, 도면중 참조부호 700 및 600은 예컨데 교육자의 컴퓨터본체와 모니터이고, 500은 주제어시스템, 2000 및 1000은 예컨데 피교육자의 컴퓨터본체와 모니터, 800은 부제어시스템이다. 여기서는 도면을 간단하게 도시할 목적으로 m×n개의 부제어시스템(800)에 대한 전체적인 도시는 생략하였고, 예컨대 피교육자의 본체 및 모니터도 도시를 생략하였으며, 또한 그에 대한 참조부호도 일부만 표시하였다. 따라서 본 실시예에서는 상기 부제어시스템(800)이 m×n개 설치되어 있는 것으로 하고, 본체(2000) 및 모니터(1000)는 각 부제어시스템(800)에 접속되어 있는 것으로 하는데, 상기 본체(2000)및 모니터(1000)는 고장발생등의 이유로 인하여 각 부제어시스템(800)으로부터 분리되어도 본 시스템은 정상적으로 동작하게 된다.
제1도에 도시된 바와 같이 상기 부제어시스템(800)은 n단 직렬접속되면서 m열 설치되어 m×n개의 위치를 지정할 수 있는 어레이를 구성하고 있는데, 이 n단 직렬접속된 부제어시스템중 각 시작단에 있는 부제어시스템은 상기 주제어시스템(500)과 접속되고, 이 주제어시스템(500)에는 예컨데 교육자의 컴퓨터본체(700)와 모니터(600)가 접속된다.
제2도는 상기 주제어시스템(500)을 블럭도로 도시한 것으로, 도면중 참조부호 130은 상기 교육자의 컴퓨터본체(700)로부터의 신호(예컨대 HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 접속되는 예컨대 9핀코넥터로 이루어진 입력신호 접속부이고, 150은 상기 신호를 전송하기 위한 버스트랜시버(이하, 모든 버스트랜시버는 3상태를 출력하는 것으로 한다)인 바, 상기 입력신호접속부(130)는 버스(9)를 매개로 버스트랜시버(150)와 접속되고, 이 버스트랜시버(150)는 버스(10)를 매개로 모니터(600)에 신호를 전송하기 위한 버스트랜시버(170)에 접속됨과 더불어 버스트랜시버(110)에도 접속되어 있다. 여기서 상기 버스트랜시버(170)는 단방향(즉, 출력방향)으로만 출력신호를 전송할 수 있도록 방향제어신호(Df)의 입력이 고정되어 있어 버스(10)에서의 신호를 버스(13)로 전송하게 되고, 버스트랜시버(110)는 방향제어신호(Db)에 기초하여 버스(10)의 신호를 버스(20)에 전송하거나 그와 반대로 버스(20)의 신호를 버스(10)로 전송하게 된다. 출력신호 접속부(190)는 예컨대 9핀코넥터로서 버스트랜시버(170)에서 버스(13)를 매개로 전송되는 신호(예컨대 HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 입력되는데, 이 출력신호접속부(190)에 모니터(600)가 접속되게 된다.
또한, 상기 버스(20)에는 제1버스트랜시버(230) 내지 제m버스트랜시버(290)가 접속되어 있고, 이 각 버스트랜시버에는 제1전송접속부(300) 내지 제 m 전송접속부(360)가 각각 대응되게 접속되어 있다. 이 제1전송접속부(300) 내지 제m전송접속부(360)는 예컨대 25핀코넥터로 구성된 것으로, 상기 부제어시스템어레이중 각 열의 첫번째 부제어시스템(800)과 각각 접속되게 된다. 여기서 상기 제1버스트랜시버(230) 내지 제m버스트랜시버(290)는 2방향으로 신호를 전송하게 되어 있는 바, 즉 각 버스트랜시버의 방향제어신호입력단자(D1~Dm)에 입력되는 신호에 기초하여 그 전송방향이 결정되게 된다.
동 도면에서 CPU(90)는 상기 주제어시스템(500) 및 부제어시스템(800)을 전체적으로 제어하는 것인 바, 그 상세한 동작에 대한 설명은 차후에 하기로 하고 여기서는 그 구성 및 다른 장치와의 접속관계에 대해서 설명한다.
이 CPU(90)는 예컨대 8749로서, 그 내부에는 본 시스템을 운영하기 위한 프로그램이 기억되어 있는 ROM과 일시적으로 데이터를 기억하기 위한 RAM등이 내장되어 있는 바, 단자(SG1~SG4)에는 버스(4)를 매개로 예컨대 파워스위치(PW)와, 모드선택스위치(SL), 행선택스위치(ROW), 열선택스위치(COL) 및, 확산스위치(CON)등으로 구성된 조작부가 접속되어 있고, 또 이들 스위치조작에 기초한 상기 CPU(90)의 제어하에 파워입력표시와, 모드표시, 행표시, 열표시 및, 확인표시등을 하도록 된 LED와 7세그먼트 및 그 구동장치로 구성된 표시부(50)가 버스(5)를 매개로 단자(LEDA~LEDC,BCD1,BCD2,BCD4,BCD8)에 접속되어 있다. 더욱이 상기 CPU(90)의 단자(E0~E2)에는 그 단자로부터의 신호를 디코드하여 상기 각 버스트랜시버(110,150,230,240,…,290)에 방향제어신호(Da,Db,D1~Dm)를 공급하기 위한 디코더(260)가 버스(11)를 매개로 접속되어 있다. 그리고 상기 CPU(90)에서 출력되는 어드레스신호(A0~A6)와, 칩선택신호(CS), 콘트롤신호(CTRL) 및, 독출·기록신호(R/W)가 버스(15)를 매개로 제어신호발생부(210)에 인가되고, 이 제어신호발생부(210)는 상기 신호(A0~A6,CS,CTRL,R/W)를 인가받아 소정의 신호(S1~Sm,CS1~CSm,A0~A3,CTRL, R/W)를 생성하여 버스(16)를 매개로 제1전송접속부(300) 내지 제m전송접속부(360)에 공급하게 된다. 상기 제어신호발생부(210)로부터의 신호(S1~Sm,CS1~CSm,A0~A3,CTRL,R/W)중 어드레스신호(A0~A3)와 제어신호(CTRL) 및 독출·기록신호(R/W)는 상기 제1전송접속부(300) 내지 제m전송접속부(360)의 소정의 단자에 같이 접속되는 반면, 신호(S1~Sm,CS1~CSm)는 각각 분리되어 접속된다. 즉, 신호(S1~Sm,CS1~CSm)중 S1 및 CS1은 제1전송접속부(300)에, S2 및 CS2는 제2전송접속부(310),…, Sm 및 CSm은 제m전송접속부(360)에 각각 접속된다.
제3도는 본 발명에 따른 컴퓨터네트웍시스템중 부제어시스템(800)에 대한 블럭도로서, 참조부호 820은 상기 피교육자의 컴퓨터본체(2000)로부터의 신호(예컨대 (HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 접속되는 예컨대 9핀코넥터로 이루어진 입력신호접속부이고, 830은 상기 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 전송하는 버스트랜시버(830)인 바, 상기 입력신호접속부(820)는 버스(801)를 매개로 버스트랜시버(830)에 접속되고, 이 버스트랜시버(830)는 버스(802)를 매개로 모니터(1000)에 신호를 전송하기 위한 버스트랜시버(840)와 접속됨과 더불어 버스트랜시버(900)에도 접속된다, 여기서 상기 버스트랜시버(840)는 단방향(즉, 출력방향)으로만 신호를 전송할 수 있도록 방향제어신호(Dg)의 입력이 고정되어 있어 버스(802)로부터의 신호를 버스(803)에만 전송하게 되고, 버스트랜시버(900)는 방향제어신호(Dd)에 기초하여 버스(802)의 신호를 버스(814)에 전송하거나 그와 반대로 버스(814)의 신호를 버스(802)에 전송하게 된다.
상기 버스(803)에 접속된 출력신호접속부(850)는 예컨대 9편코넥터로서 버스트랜시버(840)로부터 버스(803)를 매개로 전송되는 출력신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 인가되고, 이 출력신호 접속부(850)에 모니터(1000)가 접속되게 된다. 그리고 상기 버스(814)와 버스(808)간에는 버스트랜시버(910)가 설치되어 있는데, 이 버스트랜시버(910)는 방향제어신호(De)에 기초하여 버스(808)의 신호를 버스(814)로 전송하거나 그와 반대로 버스(814)의 신호를 버스(808)로 전송한다.
여기서 상기 부제어시스템(800)이 부제어시스템어레이중 행의 맨 처음 단에 위치할 경우, 예컨대 25핀코넥터로 구성된 입력전송접속부(920)는 제2도에 도시된 주제어시스템(500)의 제1접속부 내지 제m접속부에 대응되어 접속되고, 출력전송접속부(930)는 다음단의 부제어시스템의 입력전송접속부에 접속된다. 또 상기 입력전송접속부(920) 및 출력전송접속부(930)에는 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 전송하기 위한 버스(808,814)가 각각 접속되면서 어드레스신호(A0~A3)를 전송하기 위한 버스(810)가 상호 접속되어 있다.
그리고, 전원제어부(860)에는 선(804)을 매개로 입력신호접속부(820)로부터 수평동기신호(HSYNC)와 수직동기신호(VSYNC)가 입력되고, 선(807)을 매개로 입력전송접속부(920)로부터 칩선택신호(CS)가 인가되는 바, 이들 신호(HSYNC,VSYNC,CS)중 어느 한 신호가 인가되면, 상기 전원제어부(860)는 해당 부제어시스템의 각부에 전원을 공급하게 된다. 따라서 이러한 전원제어부(860)를 구비함으로써 불필요한 전력낭비를 방지할 수 있게 된다.
한편, 상기 부제어시스템어레이중 특정위치에 설치된 부제어시스템은 그 위치를 나타내도록 할 필요가 있는바, 이러한 위치설정을 할 수 있도록 하는 것이 위치설정스위치부(870)이다. 즉, 이 위치설정스위치부(870)에 인위적으로 스위치를 조작하여 발생된 예컨대 열위치신호(B0~B3)와 버스(810)로부터의 어드레스 신호(A0~A3)기 비교기(880)의 각 입력단에 입력되어 비교된 후, 그 비교된 신호(A=B, A>B)가 선(811)을 매개로 예컨대 16L8로 이루어진 PAL(890 : Programmable Array Logic)에 입력된다. 이 PAL(890)에는 상기 신호(A=B,A>B)가 입력됨과 더불어 행선택신호(S)와 콘트롤신호(CTRL) 및 독출·기록신호(R/W)가 선(809)을 매개로 입력되고, 선(815)을 매개로 전원제어부(860)로부터 반전된 칩선택신호(CS)가 입력된다.
따라서, PAL(890)은 이들 신호에 기초하여 상기버스랜시버(830,900,910)에 이네이블신호(EN1,EN2,EN3) 및 방향제어신호(DR1,DR2)를 인가함으로써 각 버스트랜시버(830,900,910)를 액티브상태로 하여 필요한 방향으로 데이터를 전송하거나 차단시키게 된다.
다음에는 제2도에 도시된 CPU(90)의 동작을 제4도 내지 제8도에 도시된 흐름도를 참조하여 설명한다. 먼저 주제어시스템(500)에 전원이 공급되면, 스텝(S10)에서 본 장치의 하드웨어를 초기화시킨 다음, 스텝(S11)에서 예컨대 모드플래그와 행플래그 및 열플래그등을 소정의 값으로 설정한다.
여기서 본 장치의 동작모드에 있어서, 모드 0은 부제어시스템과 연결되지 않고 각 컴퓨터장치를 독립적으로 동작시키는 모드, 모드 1은 본체(700)로부터의 신호를 모든 모니터에 전송하는 모드, 모드 2는 본체(700)로부터의 신호를 행(ROW)과 열(COL)선택에 의해 지정된 모니터에 전송하는 모드, 모드3은 행고 열선택에 의해 지정된 본체의 신호를 모든 모니터에 전송하는 모드, 모드 4는 행과 열선택에 의해 지정된 본체의 신호를 모니터(600)에 전송하는 모드, 모드 5는 행 또는 열을 차례로 1씩 증가시키면서 본체(700)를 제외한 모든 본체의 신호를 모니터(600)에 순차적으로 전송하는 모드로 이루어진다고 가정한다.
이어서 스텝(S12)에서 모드선택스위치(SL)가 눌려졌는가를 점검하여 모드선택스위치(SL)가 눌려졌으면 (Yes), 제어를 모드선택루틴으로 진행시킨다. 이 모든선택루틴은 제5도에 도시된 바와 같이, 먼저 스텝(S16)에서 모드플래그에 1을 더하여 새로운 모드플래그를 설정한 다음 스텝(S17)에서 모드플래그가 예컨대 5보다 큰가를 판단하여 만일 5보다 크면(Yes), 스텝(S18)으로 진행하여 모드플래그를 0으로 설정한 다음 스텝(S19)으로 진행하고, 5보다 크지 않으면(No) 스텝(S19)으로 진행하여 확인 LED를 온시킨 다음 제어수순을 스텝(S12)으로 되돌리게 된다.
한편, 스텝(S12)에서의 판단이 No인 경우에는 스텝(S13)으로 진행한 후, 이 스텝(S13)에서 행선택스위치(ROW)가 눌려졌는가의 여부를 점검하여 눌려졌으면(Yes), 제어를 행선택루틴으로 진행시킨다. 행선택루틴은 제6도에 도시된 바와 같이 먼저 스텝(S20)에서 행플래그에 1을 더하여 새로운 행플래그를 설정한다. 그리고 스텝(S21)에서 행플래그가 예컨대 m보다 큰가를 판단하여 만일 m보다 크면(Yes), 스텝(S22)으로 진행하여 행플래그를 1로 설정한 다음 스텝(S23)으로 진행하고, m보다 크지 않으면(No) 스텝(S23)으로 진행하여 확인 LED를 온시킨 다음 제어수순을 스텝(S12)으로 되돌리게 된다.
스텝(S12)에서 No, 스텝(S13)에서 No 이면, 스텝(S14)으로 진행한 후, 이 스텝(S14)에서 열선택스위치(COL)가 눌려졌는가의 여부를 점검하여 눌려졌으면 (Yes) 제어를 열선택루틴으로 진행시킨다. 열선택루틴은 제7도에 도시된 바와 같이, 먼저 스텝(S24)에서 열플래그에 1을 더하여 새로운 열플래그를 설정한다. 그리고 스텝(S25)에서 열플래그가 예컨대 n보다 큰가를 판단하여 만일 n보다 크면(Yes), 스텝(S26)으로 진행하여 열플래그를 1로 설정한 다음 스텝(S27)으로 진행하고, n보다 크지 않으면 (No) 스텝(S27)으로 진행하여 확인 LED를 온시킨 다음 제어를 스텝(S12)를 되돌리게 된다.
이렇게 되어 스텝(S12)에서 No, 스텝(S13)에서 No, 스텝(S14)에서 No이면, 스텝(S15)에서 확인스위치(CON)가 눌려졌는가의 여부를 점검하여 눌려졌으면 (Yes), 제어를 모드확인루틴으로 진행시킨다. 모드확인루틴은 제8도에 도시된 바와 같이, 먼저 스텝(S28)에서 확인 LED를 오프시킨다. 이어서 스텝(S29)에서 상기 모드플래그가 0인가의 여부를 판단하여 0이면, 제어를 스텝(S35)으로 옮겨 각컴퓨터 장치를 독립적으로 사용할 수 있도록 개방한 다음 스텝(S12)으로 제어수순을 되돌린다.
만일 스텝(S29)에서의 판단결과가 No이면, 제어는 스텝(S30)으로 옮겨져 모드플래그가 1인가를 판단한 다음 이 판단결과가 Yes이면, 제어는 스텝(S36)으로 진행하여 본체(700)로부터의 신호를 예컨대 피교육자의 모든 모니터에 전송하도록 하면서 스텝(S12)으로 제어를 되돌린다.
스텝(S30)에서의 판단결과가 No이면, 제어는 스텝(S31)으로 옮겨져 모드플래그가 2인가를 판단한 다음 이 판단결과가 Yes이면, 제어는 스텝(S37)으로 진행하여 본체(700)로부터의 신호를 행플래그 및 열플래그로 지정된 위치의 모니터에 전송하도록 하면서 스텝(S12)으로 제어수순을 되돌린다.
스텝(S31)에서의 판단결과가 No이면, 제어는 스텝(S32)으로 옮겨져 모드플래그가 3인가를 판단한 다음 이 판단결과가 Yes이면, 제어는 스텝(S38)으로 진행하여 행플래그 및 열플래그로 지정된 본체로부터의 신호를 모든 모니터에 전송 하면서 스텝(S12)으로 제어를 되돌린다.
스텝(S32)에서의 판단결과가 No이면, 제어는 스텝(S33)으로 옮겨져 모드플래그가 4인가를 판단한 다음 이 판단결과가 Yes이면, 제어는 스텝(S39)으로 진행하여 행플래그 및 열플래그로 지정된 본체의 신호를 모니터(600)에 전송하면서 스텝(S12)으로 제어수순을 되돌린다.
스텝(S33)에서의 판단결과가 No이면, 제어는 스텝(S34)으로 옮겨져 모드플래그가 5인가를 판단한 다음 이 판단결과가 Yes이면, 제어는 스텝(S40)으로 진행하여 행플래그 또는 열플래그를 1씩 증가시켜 그 지정된 위치의 본체로부터의 신호를 소정시간동안 차례로 모니터(600)에 전송하면서 스텝(S12)으로 제어를 되돌린다. 한편, 상기 스텝(S34)에서의 판단 결과가 No이면, 제어수순을 직접 스텝(S12)으로 되돌려진다.
본 발명은 예로서 6가지의 동작모드에 대해서 설명했지만, 본 발명의 요지가 벗어나지 않는 범위내에서 여러가지로 변형하여 동작시킬 수 있다. 또한 주제어시스템에서 어드레스지정할 수 있는 능력을 크게 한다면, 상기 부제어시스템을 필요한 만큼 확장시킬 수도 있다.
[발명의 효과]
이상 설명한 바와 같이 본 발명에 의하면, 용이하게 여러대의 컴퓨터를 통괄적으로 제어·접속할 수 있어 예컨대 컴퓨터교육실등에 설치하면 교육효과를 극대화시킬 수 있게 된다.

Claims (3)

  1. 각각의 본체로부터 출력되는 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 각 모니터에 원하는 동작모드로 전송접속시키기 위한 제어신호(Sl~Sm,CS1~CSm,A0~A3,CTRL,R/W)를 발생시키는 주제어시스템(500)과, 이 주제어시스템(500)으로부터 출력된 제어신호(Sl~Sm,CS1~CSm,A0~A3,CTRL,R/W)에 따라 상기 각각의 본체로부터 출력된 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 각 모니터에 전송접속시키도록 m×n매트릭스형태로 배열된 다수의 부제어시스템(800)을 구비하여 구성된 것을 특징으로 하는 컴퓨터네트웍시스템.
  2. 제1항에 있어서, 상기 주제어시스템(500)은 컴퓨터본체(700)로부터의 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 인가되는 입력신호접속부(130)와, 제어신호(Da)에 따라 상기 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 전송하는 버스트랜시버(150), 고정된 방향제어신호(Df)에 따라 버스(10)의 신호를 버스(13)로 전송하기 위한 버스트랜시버(170), 이 버스트랜시버(170)의 출력신호를 모니터(600)에 전송하기 위한 출력신호접속부(190), 상기 부제어시스템(800)중 m행의 첫단과 각각 접속되어 신호를 전송하기 위한 제1 내지 제m전송접속부(300,310,…,360), 이 m개의 전송접속부와 각각 대응되게 접속되면서 방향제어신호(D1,~,Dm)에 따라 신호를 전송하기 위한 제1 내지 제m버스트랜시버(230,240,…,290), 방향제어신호(Db)에 따라 버스(10)의 신호를 버스(20)로 전송하거나 그와 반대방향으로 전송하기 위한 버스트랜시버(110), 시스템전체를 제어하기 위한 CPU(90), 이 CPU(90)에 각 스위치(PW,SL,ROW,COR,CON)의 신호를 입력하기 위한 조작부(30), 이 조작부(30)의 신호를 인가받은 상기 CPU(90)의 제어에 따라 그 조작상태를 표시해주기 위한 표시부(50), 상기 CPU(90)로부터의 신호(A0~A6,CS,CTRL,R/W)를 인가받아 소정의 신호(Sl~Sm,CS1~CSm,A0~A3,CTRL,R/W)를 발생시키기 위한 제어신호발생부(210) 및, 상기 각 버스트랜시버(110,150,230~290)에 방향제어신호(Da,Db,D1~Dm)를 공급하기 위한 디코더(260)로 구성된 것을 특징으로 하는 컴퓨터네트웍시스템.
  3. 제1항에 있어서, 상기 부제어시스템(800)은 상기 컴퓨터본체(2000)로부터의 신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)가 인가되는 입력신호접속부(820)와, 제어신호(Dc)에 따라서 상기 입력신호(HV,VIDEO,HSYNC,VSYNC,EXA~EXD)를 전송하는 버스트랜시버(830), 고정방향제어신호(Dg)에 따라 버스(802)의 신호를 버스(803)로 전송하기 위한 버스트랜시스(840), 이 버스트랜시버(840)의 출력신호를 모니터(1000)에 전송하기 위한 출력신호접속부(850), 상기 주제어시스템(500) 또는 다른 부제어시스템과 접속되어 신호를 전송하기 위한 출력전송접속부(920), 다른 부제어시스템의 상기 입력전송접속부(920)와 접속되어 신호를 전송하기 위한 출력전송접속부(930), 방향제어신호(Dd)에 따라 버스(814)의 신호를 상기 버스(802)로 전송하거나 그와 반대방향으로 전송하기 위한 버스트랜시버(900), 방향제어신호(De)에 따라 버스(808)의 신호를 상기 버스(814)로 전송하거나 그의 반대방향으로 전송하기 위한 버스트랜시버(910), 특정위치를 설정하기 위한 위치설정스위치부(870), 이 위치설정스위치부(870)에서 설정된 위치신호(B0~B3)와 상기 주제어시스템(500)으로부터의 어드레스신호(A0~A3)를 비교하기 비교기(880), 이 비교기(880)의 비교결과에 따른 신호(A=B,A>B)와 상기 주제어시스템(500)으로부터의 제어신호(S,CTRL,R/W)에 기초하여 이네이블신호(EN1~EN3) 및 방향제어신호(Dc~De)를 발생시키기 위한 프로그래머블어레이로직(890) 및, 상기 주제어시스템(500)으로부터의 제어신호(CS)와 상기 입력신호접속부(820)로부터의 동기신호(HSYNC,VSYNC)에 따라 전원을 제어·공급하기 위한 전원제어부(860)로 구성된 것을 특징으로 하는 컴퓨터네트웍시스템.
KR1019890009115A 1989-06-29 1989-06-29 컴퓨터네트웍시스템 KR920003475B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890009115A KR920003475B1 (ko) 1989-06-29 1989-06-29 컴퓨터네트웍시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890009115A KR920003475B1 (ko) 1989-06-29 1989-06-29 컴퓨터네트웍시스템

Publications (2)

Publication Number Publication Date
KR910001613A KR910001613A (ko) 1991-01-31
KR920003475B1 true KR920003475B1 (ko) 1992-05-01

Family

ID=19287605

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890009115A KR920003475B1 (ko) 1989-06-29 1989-06-29 컴퓨터네트웍시스템

Country Status (1)

Country Link
KR (1) KR920003475B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7831714B2 (en) 2003-12-13 2010-11-09 Samsung Electronics Co., Ltd. Display apparatus management system and method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7831714B2 (en) 2003-12-13 2010-11-09 Samsung Electronics Co., Ltd. Display apparatus management system and method thereof

Also Published As

Publication number Publication date
KR910001613A (ko) 1991-01-31

Similar Documents

Publication Publication Date Title
TW442745B (en) A portable computer having a port connector for communicating with a variety of optional extension modules
CN101707012B (zh) 显微实验互动教学系统
WO2002023353A2 (en) Apparatus for implementing a buffered daisy-chain ring connection between a memory controller and memory modules
US4510597A (en) Time division switching matrix
US4652240A (en) Interactive training system
JPS62502992A (ja) 液晶指示体の制御用プログラミング可能な制御回路
KR920003475B1 (ko) 컴퓨터네트웍시스템
US5825341A (en) Control interface for LCD dot matrix displays and method of operating the same
CN201638416U (zh) 显微实验互动教学系统
US4978953A (en) Device for monitoring multiple digital data channels
KR100190326B1 (ko) 산업용 로봇의 교시반 인터페이스장치
JP3369293B2 (ja) プロセス入出力装置
JP2008275964A (ja) 映像表示装置
KR200170470Y1 (ko) 일대일 컴퓨터학습시스템
WO2018202589A1 (en) A remote control method for a multiple-screen display system
KR940004734B1 (ko) 2개의 램덱을 이용한 색신호 출력장치 및 방법
JPH10333720A (ja) プログラマブル・ロジック・コントローラ
KR930008894A (ko) 다중접점 마이크로 타이머장치
JP3278516B2 (ja) ビデオシステム制御装置
KR970004608B1 (ko) 그래픽 패널에서의 아날로그값 표시장치
HU199030B (en) Information transfer arrangement between computers with transfer of keyboard and screen signals
JPH0437789A (ja) 液晶表示パネルの駆動方法およびその装置
KR20190086996A (ko) 시뮬레이션용 하드웨어 패널 제어 시스템
KR20220129911A (ko) 멀티 코딩을 이용한 메이크 코딩 시뮬레이션 방법
SU1488812A1 (ru) Устройство для сопряжения эвм с внешними устройствами

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980430

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee