KR910017747A - 클럭 우선순위 결정회로 - Google Patents
클럭 우선순위 결정회로 Download PDFInfo
- Publication number
- KR910017747A KR910017747A KR1019900002809A KR900002809A KR910017747A KR 910017747 A KR910017747 A KR 910017747A KR 1019900002809 A KR1019900002809 A KR 1019900002809A KR 900002809 A KR900002809 A KR 900002809A KR 910017747 A KR910017747 A KR 910017747A
- Authority
- KR
- South Korea
- Prior art keywords
- clock
- ttl
- priority determination
- signal
- circuit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Communication Control (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2도는 본 발명의 하드웨어 블럭도, 제 3도는 본 발명에 따른 우선순위도.
Claims (1)
- 종합 디지탈 망에 있어서, 다수의 외부클럭신로를 입력하여 TTL변환출력하는 TTL변환부와, 상기 TTL변환된 클럭신호의 알람 유무를검출하는 알람검출부와, 우선순위결정신호를 발생하는 프로세서와, 상기 우선순위결정신호 상태에 따라 상기 알람 검출신호중 정상적인 동작을 하는 클럭을 판별하여 소정의 선택제어 신호를 출력하는 PAL회로를 이용한 우선순위결정부와, 상기 선택제어신호의 상태에 따라 상기 TTL변환된 클럭신호중 정상적인 동작을 하는 클럭을 선택하여 PLL회로로 출력하는 선택부로 구성됨을 특징으로 하는 우선순위결정회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900002809A KR930001744B1 (ko) | 1990-03-05 | 1990-03-05 | 클럭 우선순위 결정회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900002809A KR930001744B1 (ko) | 1990-03-05 | 1990-03-05 | 클럭 우선순위 결정회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910017747A true KR910017747A (ko) | 1991-11-05 |
KR930001744B1 KR930001744B1 (ko) | 1993-03-12 |
Family
ID=19296647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900002809A KR930001744B1 (ko) | 1990-03-05 | 1990-03-05 | 클럭 우선순위 결정회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930001744B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100780670B1 (ko) * | 2006-03-28 | 2007-11-30 | 포스데이타 주식회사 | 무선통신 시스템에서의 샘플링 클록 신호 선택 방법 및장치 |
-
1990
- 1990-03-05 KR KR1019900002809A patent/KR930001744B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930001744B1 (ko) | 1993-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870005279A (ko) | 제어장치 | |
KR890009137A (ko) | 셀룰러 전화기 장치 | |
KR920701785A (ko) | 부호기(encoder) | |
KR900002648A (ko) | 움직임검출회로 | |
KR910017747A (ko) | 클럭 우선순위 결정회로 | |
KR920007461A (ko) | 필드결정회로 | |
KR890015244A (ko) | 디지탈 클립회로 | |
KR960018935A (ko) | 자동레벨선택기능을 가지는 신호수신장치 | |
KR910008383A (ko) | 부호기 | |
KR910013783A (ko) | 망동기 기준클럭 보드 어셈블리 | |
KR890016774A (ko) | 위상동기회로 | |
KR830009850A (ko) | 모우드 판별회로 | |
KR910021112A (ko) | 외부동기 회로를 부가한 crt 콘트롤러 | |
KR920019101A (ko) | 샘플링신호 발생회로 | |
KR920001924A (ko) | 필드검출회로 | |
KR910004001A (ko) | 동기신호 분리회로 | |
KR930005420A (ko) | 음악신호 자동절체회로 | |
KR970031825A (ko) | 데이타 필드 동기신호 및 고스트 제거 기준신호 발생장치 | |
KR950010358A (ko) | 멀티 입력 모우드 절환회로 | |
KR920014182A (ko) | 동기신호 검출회로 | |
KR910004022A (ko) | 보간법을 이용한 문자발생 방법 및 회로 | |
KR880014775A (ko) | 통신상태에 따른 전송선로 조절회로 | |
KR920014197A (ko) | 멀티비젼시스템 영상조정회로 | |
KR920007380A (ko) | 스크램블링 회로 | |
KR920022740A (ko) | 전화기의 다이얼모드 자동변환방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070208 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |