KR910017320A - Text / Shape Pattern Converter - Google Patents

Text / Shape Pattern Converter Download PDF

Info

Publication number
KR910017320A
KR910017320A KR1019900003892A KR900003892A KR910017320A KR 910017320 A KR910017320 A KR 910017320A KR 1019900003892 A KR1019900003892 A KR 1019900003892A KR 900003892 A KR900003892 A KR 900003892A KR 910017320 A KR910017320 A KR 910017320A
Authority
KR
South Korea
Prior art keywords
sequence
digital data
outputting
character
shape pattern
Prior art date
Application number
KR1019900003892A
Other languages
Korean (ko)
Inventor
왕 알렉스
Original Assignee
아미 로
베스트폰트 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아미 로, 베스트폰트 리미티드 filed Critical 아미 로
Priority to KR1019900003892A priority Critical patent/KR910017320A/en
Publication of KR910017320A publication Critical patent/KR910017320A/en

Links

Landscapes

  • Image Processing (AREA)
  • Editing Of Facsimile Originals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음No content

Description

문자/도형 패턴 변환장치Text / Shape Pattern Converter

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제2도는 본 발명에 따른 바람직한 실시예의 회로도, 제3A도 및 제4A도는 8×8매트릭스로 표시되는 문자패턴을 보인 도면, 제3B도는 3A도의 문자패턴을 시계반대방향으로 90도 회전시킨 경우의 문자패턴을 보인 도면, 제3C도는 제3B도의 문자패턴의 가상 Y축에 따른 미러영상, 제4B도는 제4A도의 문자패턴을 시계방향으로 90도 회전시킨 경우의 문자패턴을 보인 도면, 제4C도는 제4B도의 문자패턴의 가상 Y축에 따른 미러영상.2 is a circuit diagram of a preferred embodiment according to the present invention, FIGS. 3A and 4A show a character pattern represented by an 8 × 8 matrix, and FIG. 3B shows a case where the character pattern of FIG. 3A is rotated 90 degrees counterclockwise. 3C is a mirror image along the virtual Y axis of the character pattern of FIG. 3B, and FIG. 4B is a character pattern when the character pattern of FIG. 4A is rotated 90 degrees clockwise, and FIG. Mirror image along the virtual Y axis of the character pattern of FIG. 4B.

Claims (5)

제1순차에 따라 문자패턴을 나타내는 디지탈 데이타를 컴퓨터로 수용하고 상기 디지탈 데이타를 제2순차에 따라 출력하는 제1수단(10)과, 상기 제1수단(10)에서 출력되는 상기 디지탈 데이타를 한번에 하나씩 각각 수용하고 상기 데이타를 연속적으로 출력하기에 앞서 상기 데이타를 일시적으로 저장하는 다수의 제2수단(20)과, 제3순차에 따라 각각의 다수의 제2수단(20)으로부터 상기 일련의 디지탈 데이타를 수용하고 상기 일련의 디지탈데이타를 제4순차에 따라 출력하는 제3수단(30)과, 상기 제1수단(10)과 상기 다수의 제2수단(20)간의 디지탈 데이타 교환에 의해 형성되는 정보흐름을 제어하고 상기 다수의 제2수단(20)과 상기 제3수단(30)간의 정보흐름을 상기한 바와 유사하게 제어하는 제어수단(40)으로 이루어짐을 특징으로 하는, 컴퓨터 내에서 사용되는 문자/도형 패턴 변환장치.A first means (10) for accommodating digital data representing a character pattern in a first sequence to a computer and outputting the digital data in a second sequence; and the digital data output from the first means (10) at once A plurality of digital means from the plurality of second means 20 for temporarily storing the data prior to accommodating each one and outputting the data continuously, and from each of the plurality of second means 20 according to a third sequence. A third means (30) for receiving data and outputting the series of digital data in a fourth sequence, and is formed by digital data exchange between the first means (10) and the plurality of second means (20). Control means 40 for controlling the information flow and for controlling the information flow between the plurality of second means 20 and the third means 30 as described above.Character / Shape Pattern Converter. 제1항에 있어서, 상기 제2순차가 상기 제1순차의 동일 순서로 된것 임을 특징으로 하는 문자/도형 패턴 변환장치.The apparatus of claim 1, wherein the second sequence is in the same order of the first sequence. 제1항에 있어서, 상기 제2순차가 상기 제1순차의 역순으로 된것임을 특징으로하는 문자/도형 패턴 변환장치.The apparatus of claim 1, wherein the second sequence is the reverse of the first sequence. 제1항에 있어서, 상기 제1수단(10)과 상기 제3수단(30)에 비트전이버퍼 수단임을 특징으로하는 문자/도형 패턴 변환장치.2. A character / figure pattern conversion device according to claim 1, wherein the first means (10) and the third means (30) are bit transition buffer means. 제1항에 있어서, 상기 다수의 제2수단(20)이 다수의 시프트 레지스터 수단임을 특징으로하는 문자/도형 패턴 변환장치.An apparatus according to claim 1, characterized in that the plurality of second means (20) are a plurality of shift register means. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019900003892A 1990-03-22 1990-03-22 Text / Shape Pattern Converter KR910017320A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900003892A KR910017320A (en) 1990-03-22 1990-03-22 Text / Shape Pattern Converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900003892A KR910017320A (en) 1990-03-22 1990-03-22 Text / Shape Pattern Converter

Publications (1)

Publication Number Publication Date
KR910017320A true KR910017320A (en) 1991-11-05

Family

ID=67470088

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900003892A KR910017320A (en) 1990-03-22 1990-03-22 Text / Shape Pattern Converter

Country Status (1)

Country Link
KR (1) KR910017320A (en)

Similar Documents

Publication Publication Date Title
US4667305A (en) Circuits for accessing a variable width data bus with a variable width data field
KR920006971A (en) Multi port memory
KR920022891A (en) Image interpolation circuit
KR930014089A (en) Data transmission device
US4984189A (en) Digital data processing circuit equipped with full bit string reverse control circuit and shifter to perform full or partial bit string reverse operation and data shift operation
KR910001777A (en) Speed memory line memory
KR890006003A (en) Data input / output circuit
US5019969A (en) Computer system for directly transferring vactor elements from register to register using a single instruction
KR930013999A (en) Block control circuit of graphic controller
KR910017320A (en) Text / Shape Pattern Converter
KR930005479A (en) Image processing system
JPS5947394B2 (en) Variable length two-dimensional register
SU888121A1 (en) Device for shaping execution addresses
JPH07122898B2 (en) Memory system
JP2748404B2 (en) Binary data memory
KR880014576A (en) Charge coupled device
JPS63118965A (en) Dma word transfer system
KR940015801A (en) Logic Circuit Controls One Data Register Simultaneously in Multiple Blocks
JPS5960490A (en) Image data rotation system
RU96105006A (en) DEVICE FOR ADDING NUMBERS BY MODULE
JPS63245568A (en) Picture converter
JPH0831269B2 (en) Data selection circuit
JPH0381165A (en) Emphasized character generator
JPS61267162A (en) Data transferring device
JPS63231548A (en) Writing system for data

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E601 Decision to refuse application