KR910008972A - 디지탈/아날로그 신호 변환 회로 - Google Patents
디지탈/아날로그 신호 변환 회로 Download PDFInfo
- Publication number
- KR910008972A KR910008972A KR1019890015543A KR890015543A KR910008972A KR 910008972 A KR910008972 A KR 910008972A KR 1019890015543 A KR1019890015543 A KR 1019890015543A KR 890015543 A KR890015543 A KR 890015543A KR 910008972 A KR910008972 A KR 910008972A
- Authority
- KR
- South Korea
- Prior art keywords
- unit
- signal
- analog
- digital
- conversion circuit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Electronic Switches (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본고안의 회로도.
제2도는 본 발명을 이용하여 외부 선택신호에 의한 기준전압 가변회로도.
Claims (3)
- 단단위 4비트신호(A)와 십단위 4비트신호(B) 상태에 따라 온, 오프되는 포토커플러부(10)와, 포토커플러부(10)의 출력신호를 반전시키는 신호반전부(20)와, 신호반전부(20)의 출력신호 상태에 따라 다수개의 쌍방스위치를 온,오프 제어하는 쌍방스위칭부(30)와 쌍방스위칭부(30)의 출력신호를 기준전압과 비교하는 비교부(40)와, 비교부(40)의 출력신호를 가산하는 가산부(50)와, 아날로그 출력값을 최대로 설정하는 아날로그 최대값 설정부(60)와로 이루어짐을 특징으로 하는 디지탈/아날로그 신호변환 회로.
- 제1항에 있어서, 비교부(40)의 기준전압단과 아날로그 최대값 설정부(60) 사이에 다수개의 포터커플러(PH10-PH13), 인버터(I10-I14), 가변저항(VR2-VR5) 및 다이오드(D3-D11)와로 이루어진 기준전압 가변부(70)를 개재하여서된 디지탈/아날로그 신호변환 회로.
- 제1항에 있어서, 최대 아날로그 신호를 선택할 때 외부 디지탈 스위치가 개방 상태에서도 최대값을 얻을 수 있도록한 디지탈/아날로그 신호변환 회로.※참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890015543A KR920004929B1 (ko) | 1989-10-27 | 1989-10-27 | 디지탈/아날로그 신호변환회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890015543A KR920004929B1 (ko) | 1989-10-27 | 1989-10-27 | 디지탈/아날로그 신호변환회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910008972A true KR910008972A (ko) | 1991-05-31 |
KR920004929B1 KR920004929B1 (ko) | 1992-06-22 |
Family
ID=19291113
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890015543A KR920004929B1 (ko) | 1989-10-27 | 1989-10-27 | 디지탈/아날로그 신호변환회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR920004929B1 (ko) |
-
1989
- 1989-10-27 KR KR1019890015543A patent/KR920004929B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920004929B1 (ko) | 1992-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2030937A1 (en) | Automatic function selecting multimeter | |
KR900005707A (ko) | Pwm형 d/a변환기 | |
KR920003690A (ko) | 광수신회로 | |
KR880004643A (ko) | 파형정형회로 | |
DE68919447D1 (de) | Bei schwacher Betriebsspannung betreibbare logische Schaltung. | |
KR900005180A (ko) | 아날로그 신호 대수 엔빌로프 검파기 | |
EP0368249A3 (en) | Disconnecting switch | |
KR950035459A (ko) | 단일 변환기모듈을 사용하는 이중입력 아날로그- 디지탈 변환기 | |
KR890000953A (ko) | 집적 회로 | |
KR910008972A (ko) | 디지탈/아날로그 신호 변환 회로 | |
KR880000764A (ko) | 냉장고용 온도 제어장치 | |
EP0831586A3 (en) | Variable delaying circuit | |
JPS5451456A (en) | Switching circuit of double balancing type | |
KR930015494A (ko) | 무선전화기의 수신감도에 따른 송신출력 조정장치 | |
KR920006836A (ko) | 마이컴의 키메트릭스장치 | |
KR900002573A (ko) | 비트수 변환회로 | |
JPS6473906A (en) | Hysteresis comparator | |
KR920013072A (ko) | 다이오드를 사용한 출력전류제어회로 | |
KR920007291A (ko) | 밧데리 충전회로 | |
KR880000844A (ko) | 온도조절기에 있어서 설정온도와 지시온도의 비교회로 | |
KR940023045A (ko) | 유휴 잡음이 감소된 디지탈-아날로그 변환기 및 유휴 잡음을 감소시키는 방법 | |
KR890010657A (ko) | 마이크로프로세서의 리셋회로 | |
KR890017890A (ko) | m비트 A/D변환기를 이용한 2×m 비트 A/D변환기 | |
KR920010303A (ko) | 직렬결선스위치 판별회로 | |
KR890003125A (ko) | 슈미트 트리거 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000623 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |