KR910007706B1 - Pll 회로를 갖고 있는 송신기 및 주파수 변동 억제 방법 - Google Patents

Pll 회로를 갖고 있는 송신기 및 주파수 변동 억제 방법 Download PDF

Info

Publication number
KR910007706B1
KR910007706B1 KR1019890000472A KR890000472A KR910007706B1 KR 910007706 B1 KR910007706 B1 KR 910007706B1 KR 1019890000472 A KR1019890000472 A KR 1019890000472A KR 890000472 A KR890000472 A KR 890000472A KR 910007706 B1 KR910007706 B1 KR 910007706B1
Authority
KR
South Korea
Prior art keywords
signal
amplifier
frequency
output
power supply
Prior art date
Application number
KR1019890000472A
Other languages
English (en)
Other versions
KR890012457A (ko
Inventor
히데끼 우에다
Original Assignee
닛본덴기 가부시끼가이샤
세끼모또 타다히로
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 닛본덴기 가부시끼가이샤, 세끼모또 타다히로 filed Critical 닛본덴기 가부시끼가이샤
Publication of KR890012457A publication Critical patent/KR890012457A/ko
Application granted granted Critical
Publication of KR910007706B1 publication Critical patent/KR910007706B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L3/00Starting of generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/14Details of the phase-locked loop for assuring constant frequency when supply or correction voltages fail or are interrupted
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/02Details
    • H03B5/04Modifications of generator to compensate for variations in physical values, e.g. power supply, load, temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음.

Description

PLL 회로를 갖고 있는 송신기 및 주파수 변동 억제 방법
제1도는 본 발명의 양호한 실시예를 도시한 계통도.
제2도는 제1도의 회로내의 전압 제어 발진기(VCO)의 출력 주파수 대 변조 입력 전압 특성을 도시한 그래프.
제3a도 내지 제3e도는 제1도에 도시한 회로의 동작을 설명하기 위한 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1,2: 스위치 회로 3, 42 : 증폭기
4 : PLL회로 5 : FDD회로
6 : 전원 공급단자 41 : VCO발진기
43 : 프리-스케일러 44 : 위상 검출기
45 : 전하 펌프회로 46 : 저역 통과 필터
47 : 수정 발진기
본 발명은 변조 신호를 수신하고 변조된 신호를 공급하는 위상 동기 루프(PLL) 회로, 및 이 PLL회로의 출력에 접속된 증폭기를 갖고 있는 송신기에 관한 것이다.
송신기가 PLL회로를 가지면, 송신 주파수는 변화되어, 요구된 주파수로 셋트될 수 있다. PLL회로의 출력은 통상적으로 이 PLL회로에 접속된 증폭기에 의해 증폭된다. 전력을 절약하기 위해, 전력은 신호 송신중에만 공급된다. 그러나, 증폭기의 입력 임피던스는 증폭기가 턴온될 때 변동한다. 이것은 PLL회로의 출력 주파수도 변동시켜, 부적합한 송신을 발생시키게 된다.
그러므로, 본 발명의 목적은 PLL회로를 갖고 있는 종래의 송신기의 상술한 단점을 갖지 않는 개량된 위상 동시 루프(PLL)회로를 포함하는 송신기를 제공하기 위한 것이다.
본 발명의 다른 목적은 PLL회로, 및 이 PLL회로의 출력내의 주파수 변동을 억제하기 위한 회로를 포함하는 송신기를 제공하기 위한 것이다.
본 발명의 또 다른 목적은 PLL회로의 출력내의 주파수 변동을 억제하기 위해 주파수 변동 억제 회로를 포함하는 송신기를 제공하기 위한 것인데, 이 변동은 PLL회로에 접속된 증폭기의 턴온에 의해 야기된다.
본 발명에 따르면, 주파수가 변조 신호에 따라 변하는 발진 신호를 발생시키기 위해 PLL회로를 포함하는 송신기가 제공된다. 증폭기는 PLL회로의 출력을 증폭 시키기 위해 PLL회로에 접속된다. 스위치 회로는 증폭기를 턴온 및 턴오프시킨다. 주파수 변동 억제(FDD) 회로는 증폭기가 턴온될 때 변조 신호의 전압을 변화시킴으로써 PLL회로의 출력내의 주파수 변동을 억제하기 위해 PLL회로 및 스위치 회로에 접속된다.
이하, 첨부 도면을 참조하여 본 발명에 대해서 상세하게 기술한다.
제1도내에서, 송신기는 송신 주파수를 변화시키기 위해 위상 동기 루프(PLL) 회로(4)를 포함한다. PLL회로(4)의 출력은 증폭기(3)에 의해 증폭되어, 전력 증폭기(도시하지 않음)에 제공된 다음, 수신기로 방사하기 위한 안테나(도시하지 않음)에 제공된다. 증폭기(3)으로의 전력은 전압 공급 단자(6)으로부터 스위치 회로(2)를 통해 제공된다. PLL회로(4)의 부품들로의 전력은, 제1도에 도시한 바와 같이, 단자(6)으로부터 직접 제공되고, 스위치 회로(1)을 통해 제공된다.
PLL회로(4)는 요구된 주파수를 발생시키는 전압 제어 발진기(VCO)(41)을 포함한다. VCO(41)의 출력은 증폭기(42)에 의해 증폭된 다음, 프리-스케일러(43)에 인가된다. 프리-스케일러(43)은 증폭기(42)의 출력을 주파수 분할하고, 이 주파수 분할된 신호를 위상 검출기(44)에 제공한다. 또한, 위상 검출기(44)는 수정 발진기(47)로부터 기준 신호를 공급받고, 위상 에러 신호를 발생시키도록 2개 입력들의 위상을 비교한다. 위상 에러 신호는 VCO(41)의 출력 주파수를 제어하기 위해 전하 펌프 회로(45) 및 저역 통과 필터(46)을 통해 VCO(41)에 인가된다.
변조 신호는 단자(8)을 통해 VCO(41)에 인가된다. VCO(41)은 제2도에 도시한 바와 같이 변조 신호의 입력 전압에 관련된 주파수 특성을 갖는다. 그러므로, VCO(41)은 변조 신호에 따라 주파수 변조된 신호를 발생시킨다. 이 변조된 신호는 증폭기(3)에 공급된다.
송신기가 변조된 신호를 송신하면, 증폭기(3)은 스위치 회로(2)를 통해 전력을 제공받음으로써 턴온된다. 스위치 회로(2)는 송신기가 턴오프 및 턴온될 때 하이레벨 및 로우레벨을 각각 갖는 송신기 온/오프 신호에 따라 제어된다(제3a도 참조). 송신기 온/오프 신호가 하이레벨을 가지면, 스위치 회로(2)는 개방 상태로 되어, 전력을 증폭기(3)에 전혀 제공하지 않게 된다. 송신기 온/오프 신호가 로우 레벨을 가지면, 스위치 회로(2)는 폐쇄 상태로 되어, 전력을 증폭기(3)에 제공하게 된다.
전술한 바와 같이, 증폭기(3)의 입력 임피던스는 증폭기(3)이 턴온될 때 변동된다. 이 입력 임피던스 변동은 제3b도에 도시한 바와 같이 VCO(41)의 출력 주파수도 변동시킨다. 더욱 상세하게 말하자면, 증폭기(3)이 제3a도내의 시간 t1에서 턴온되면, VCO(41)의 출력 주파수는 제3b도에 도시한 바와 같이 요구된 주파수 f2로부터 주파수 f2-f1로 변동된다. 이 주파수 변동은 약 5KHz로 될 수 있다.
상술한 주파수 변동을 억제하기 위해 주파수 변동 억제(FDD)회로(5)가 추가된다. FDD회로(5)는 저항(51 및 52), 캐패시터(53), 및 다이오드(54)를 포함한다. 저항기(51)의 한 단자는 전원 공급 단자(6)에 접속되고, 다른 단자는 다이오드(54)의 애노드에 접속된다. 다이오드(54)의 캐소드는 저항기(52)의 한 단자에 접속되는데, 이 저항기(52)의 다른 단자는 송신기 온/오프 신호 공급단자(7)에 접속된다. 또한, 캐패시터(53)의 한 단자는 다이오드(54)의 애노드에 접속된다. 캐패시터(53)의 다른 단자는 변조 신호 공급 단자(8)에 접속된다.
동작시, 송신기가 턴온될 때, 즉 송신기 온/오프 신호가 제3a도에 도시한 바와 같이 시간 t1에서 하이레벨로 부터 로우 레벨로 변할 때, 다이오드(54)는 턴온된다. 이때, 부행(negative-going) 펄스는 저항기(52), 다이오드(54) 및 캐패시터(53)을 통과한다. 이때, 캐패시터(53)는 저항기(51)을 통해 충전된다. 그결과, 접속점 A에서의 전압은 제3c도에 도시한 바와 같이 변한다. VCO(41)이 제2도의 주파수 특성을 갖기 때문에, 노드 A에서의 전압 변화(제3c도)는 제3d도에 도시한 바와 같이 VCO(41)의 출력 주파수를 요구된 주파수 f2로부터 주파수 f2+f1로 변동시킨다.
제3d도의 주파수 변동은 증폭기(3)의 턴온으로 인한 주파수 변동(제3b도)의 역방향이다. 그러므로, 저항기(51 및 52)의 저항과 캐패시터(53)의 캐패시턴스가 적합하게 선택되면, 증폭기(3)의 턴온으로 인한 주파수 변동은 제3e도에 도시한 바와 같이 소거될 수 있다. 10Ω9 및 18Ω9의 저항기가 저항기(51 및 52)로서 각각 사용되었고, 1μF의 캐패시터가 캐패시터(53)으로서 사용되었으므로, 5KHz의 주파수 변동이 거의 억제되었다.

Claims (13)

  1. 주파수가 제어 신호에 따라 변하는 발진 신호를 발생시키기 위한 위상 동기 루프(PLL) 회로 수단, PLL 회로 수단의 출력을 증폭시키기 위해 PLL회로 수단의 출력에 접속된 증폭기 수단, 증폭기 수단을 턴온 및 턴 오프시키기 위한 스위치 수단, 및 증폭기 수단이 턴 온될 때 제어 신호의 전압을 변화시킴으로써 PLL회로 수단의 출력 내의 주파수 변동을 억제하기 위해 PLL회로 수단 및 스위치 수단에 접속된 주파수 변동 억제 수단으로 구성되는 것을 특징으로 하는 송신기.
  2. 제1항에 있어서, 전원 공급 수단을 포함하고, 주파수 변동 억제 수단이 한 단자가 PLL 회로 수단에 접속되어 있는 캐패시터 수단, 애노드가 캐패시터의 다른 단자에 접속되어 있는 다이오드 수단, 전원 공급 수단과, 애노드와 캐패시터의 다른 단자의 접속부 사이에 접속된 제1저항기 수단, 및 다이오드의 캐소드와 스위치 수단 사이에 접속된 제2저항기 수단으로 구성되는 것을 특징으로 하는 송신기.
  3. 제1항에 있어서, PLL회로 수단이 발진 신호를 발생시키고, 제어 신호 및 위상 에러 신호에 응답하여 발진 신호의 주파수를 변화시키기 위한 전압 제어 발진기(VCO)수단, 위상 에러 신호를 발생시키도록 위상들을 비교하기 위해 VCO수단의 출력 및 기준 발진 신호에 응답하는 위상 검출기 수단, 및 위상 에러 신호를 위상 검출기 수단으로부터 VCO수단으로 공급하기 위한 수단으로 구성되는 것을 특징으로 하는 송신기.
  4. 주파수가 변조 신호내의 전압 변화에 응답하여 변화되는 발진 신호를 제공하기 위한 발진기 수단, 발진 신호를 증폭시키기 위해 발진기 수단의 출력에 접속된 증폭기 수단, 전력을 발진기 수단 및 증폭기 수단에 공급하기 위한 전원 공급기 수단, 및 발진 신호의 주파수 변동이 억제될 수 있도록 변조 신호의 전압을 변화시키기 위해 증폭기 수단으로의 전원 공급 개시에 응답하는 주파수 변동 억제 수단으로 구성되고, 증폭기 수단으로의 전력 공급 개시가 발진 신호의 주파수 변동을 야기시키는 것을 특징으로 하는 송신기.
  5. 제4항에 있어서, 발진기 수단이 기준 신호를 발생시키기 위한 기준 발진기 수단, 에러 신호를 제공하도록 기준 신호와 발진 신호의 위상을 비교하기 위한 위상 검출기 수단, 및 변조 신호 및 에러 신호에 응답하여 발진 신호를 발생하기 위한 전압 제어 발진기 수단을 포함하는 위상 동기 루프 회로 수단을 포함하는 것을 특징으로 하는 송신기.
  6. 제4항에 있어서, 증폭기 수단으로의 전원 공급을 스위치 온 및 스위치 오프시키기 위해 제어 신호에 응답하는 스위치 수단을 포함하는 것을 특징으로 하는 송신기.
  7. 제6항에 있어서, 주파수 변동 억제 수단이 제어 신호를 수신하는 제1저항기 수단, 제1저항기 수단과 직렬로 접속된 다이오드 수단, 다이오드 수단과 직렬로 접속되고, 변조 신호를 수신하는 캐패시터 수단, 및 전원 공급기 수단과, 다이오드 수단과 캐패시터 수단의 접합부 사이에 접속된 제2저항기 수단으로 구성되는 것을 특징으로 하는 송신기.
  8. 변조된 출력 신호를 공급하기 위한 위상 고정 루프 회로, 임피던스가 전력 인가에 따라 변하여, 변조된 출력 신호의 주파수를 제1방향으로 변화시키고, 위상 동기 루프 회로의 출력을 선정된 레벨로 증폭시키기 위한 증폭기, 및 위상 동기 루프 회로의 출력을 증폭기의 전력의 온셋트로 인한 주파수 변화와 역 방향으로 변화시키기 위해 증폭기로의 전력 공급 개시에 응답하는 주파수 변동 억제 회로로 구성되는 것을 특징으로 하는 송신기.
  9. PLL회로의 출력에 접속된 증폭기의 턴 온에 의해 야기되는, 위상 동기 루프(PLL) 회로의 출력 내의 주파수 변동을 억제하는 방법에 있어서, 변조 신호에 따라 변조된 PLL회로로부터의 출력을 제공하는 단계, 및 증폭기의 턴온에 응답하여, 변동이 억제될 수 있도록 변조 신호의 전압을 변화시키는 단계를 포함하는 것을 특징으로 하는 방법.
  10. 발진기 회로의 출력내의 주파수 변동을 억제하는 방법에 있어서, 주파수가 변조 신호내의 전압 변화에 응답하여 변화되는 발진 신호를 발진기 회로로 발생시키는 단계, 발진 신호를 증폭기로 증폭시키는 단계, 전력을 증폭기에 공급하는 단계, 및 증폭기로의 전원 공급 개시에 응답하여, 주파수 변동이 억제되도록 변조 신호의 전압을 변화시키는 단계를 포함하고, 증폭기로의 전원 공급 개시가 주파수 변동을 야기시키는 것을 특징으로 하는 방법.
  11. 제10항에 있어서, 발진 신호를 발생시키는 단계가 기준 신호를 발생시키는 단계, 위상 에러 신호를 발생시키도록 기준 신호와 발진 신호의 위상을 비교하는 단계, 및 변조 신호 및 위상 에러 신호에 응답하여, 발진 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 방법.
  12. 제10항에 있어서, 제어 신호에 응답하여, 증폭기로의 전원 공급을 스위치 온 및 스위치 오프시키는 단계를 포함하는 것을 특징으로 하는 방법.
  13. 제12항에 있어서, 변조 신호의 전압을 변화시키는 단계가, 제어 신호의 전압 변화에 응답하여, 주파수 변동이 억제될 수 있도록 변조 신호내의 전압 변화를 발생시키는 단계를 포함하는 것을 특징으로 하는 방법.
KR1019890000472A 1988-01-19 1989-01-18 Pll 회로를 갖고 있는 송신기 및 주파수 변동 억제 방법 KR910007706B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63-7452 1988-01-19
JP63007452A JPH0752850B2 (ja) 1988-01-19 1988-01-19 送信機

Publications (2)

Publication Number Publication Date
KR890012457A KR890012457A (ko) 1989-08-26
KR910007706B1 true KR910007706B1 (ko) 1991-09-30

Family

ID=11666216

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890000472A KR910007706B1 (ko) 1988-01-19 1989-01-18 Pll 회로를 갖고 있는 송신기 및 주파수 변동 억제 방법

Country Status (5)

Country Link
US (1) US4932073A (ko)
EP (1) EP0325394A3 (ko)
JP (1) JPH0752850B2 (ko)
KR (1) KR910007706B1 (ko)
AU (1) AU607377B2 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02285817A (ja) * 1989-04-27 1990-11-26 Nec Corp 無線送信機
NO910106L (no) * 1990-01-19 1991-07-22 Motorola Inc Framgangsmaate og anordning for reduksjon av effektforbruk.
US5341405A (en) * 1991-06-11 1994-08-23 Digital Equipment Corporation Data recovery apparatus and methods
US5412691A (en) * 1991-06-28 1995-05-02 Digital Equipment Corporation Method and apparatus for equalization for transmission over a band-limited channel
US5408473A (en) * 1992-03-03 1995-04-18 Digital Equipment Corporation Method and apparatus for transmission of communication signals over two parallel channels
US5900785A (en) * 1996-11-13 1999-05-04 Ericsson Inc. System and method for offsetting load switching transients in a frequency synthesizer
JPH11274946A (ja) * 1998-03-20 1999-10-08 Mitsumi Electric Co Ltd 送信回路
KR100296753B1 (ko) * 1999-01-16 2001-07-12 윤종용 피엘엘을 사용한 티 에스 전송장치
JP5668082B2 (ja) * 2011-01-26 2015-02-12 ルネサスエレクトロニクス株式会社 半導体装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5668004A (en) * 1979-11-08 1981-06-08 Sony Corp Fm modulating circuit
GB2075293B (en) * 1980-04-30 1984-03-07 British Comm Corp Ltd Electrical circuit arrangements
JPS6059778B2 (ja) * 1980-10-30 1985-12-26 富士通株式会社 無線送信機
US4573026A (en) * 1984-02-29 1986-02-25 Hewlett-Packard Company FM Modulator phase-locked loop with FM calibration
US4564821A (en) * 1984-10-01 1986-01-14 Motorola, Inc. Offset cancelling AC level detector using an oscillator
US4731870A (en) * 1984-11-23 1988-03-15 The Johns Hopkins University Platform transmitter terminal (PTT) for use with an ARGOS type satellite system and utilizing a solar array/rechargeable battery power source
US4747161A (en) * 1986-02-25 1988-05-24 Varian Associates, Inc. AM-RF transmitter with compensation for power supply variations
JPH0732366B2 (ja) * 1987-02-06 1995-04-10 日本電気株式会社 無線送信機

Also Published As

Publication number Publication date
AU2863489A (en) 1989-07-20
AU607377B2 (en) 1991-02-28
KR890012457A (ko) 1989-08-26
JPH01183920A (ja) 1989-07-21
EP0325394A2 (en) 1989-07-26
EP0325394A3 (en) 1990-05-02
US4932073A (en) 1990-06-05
JPH0752850B2 (ja) 1995-06-05

Similar Documents

Publication Publication Date Title
US4598258A (en) Circuit arrangement comprising a voltage-controlled oscillator operable with different sensitivities
US3068427A (en) Frequency modulator including voltage sensitive capacitors for changing the effective capacitance and inductance of an oscillator circuit
KR960012710A (ko) 저항기 없는 전압 제어 발진기
KR910007706B1 (ko) Pll 회로를 갖고 있는 송신기 및 주파수 변동 억제 방법
US3370254A (en) Transistorized voltage tunable oscillator
US5027429A (en) Frequency modulator utilizing frequency synthesizer
KR880700544A (ko) 전자 동조식 fm 수신기
US4595887A (en) Voltage controlled oscillator suited for being formed in an integrated circuit
US4952888A (en) Phase locked loop for direct modulation
US3046496A (en) Stabilized frequency modulated oscillator
US2456992A (en) Frequency shift keying plus phase modulation
US5838207A (en) Voltage controlled oscillator with partial load-pull tuning
US3763440A (en) Temperature compensated signal generation circuit employing a single temperature sensing element
US4123725A (en) Phase locked loop system
US4634999A (en) RF oscillator frequency stabilizing circuit using self-mixing with reference frequency
US3855550A (en) Transistor oscillator with diode in feedback circuit providing amplitude stabilization
CA1294002C (en) Transmitter having pll circuit
US3873943A (en) Low-distortion constant-amplitude oscillator
US3535656A (en) Voltage controlled solid state circuit
JP3028929B2 (ja) 電圧制御発振回路
JPS6021602A (ja) 可変周波数水晶発振回路
KR950002440B1 (ko) 전압제어발진기의 발진주파수 보상방법
JPH07101816B2 (ja) 超高周波ダイオード発振器の位相同期回路
US3251008A (en) Voltage sensitive capacitor-tuned oscillator with automatic frequency control
US3218568A (en) Amplifier including momentary gain increasing means

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000624

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee