KR910006313B1 - 교환기 가입자카드의 장애상태표시 제어방법 - Google Patents

교환기 가입자카드의 장애상태표시 제어방법 Download PDF

Info

Publication number
KR910006313B1
KR910006313B1 KR1019880008011A KR880008011A KR910006313B1 KR 910006313 B1 KR910006313 B1 KR 910006313B1 KR 1019880008011 A KR1019880008011 A KR 1019880008011A KR 880008011 A KR880008011 A KR 880008011A KR 910006313 B1 KR910006313 B1 KR 910006313B1
Authority
KR
South Korea
Prior art keywords
port
subscriber
variable
current
fault
Prior art date
Application number
KR1019880008011A
Other languages
English (en)
Other versions
KR900001186A (ko
Inventor
최종영
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019880008011A priority Critical patent/KR910006313B1/ko
Priority to US07/373,404 priority patent/US5042035A/en
Publication of KR900001186A publication Critical patent/KR900001186A/ko
Application granted granted Critical
Publication of KR910006313B1 publication Critical patent/KR910006313B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/08Indicating faults in circuits or apparatus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0772Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's
    • G06F11/326Display of status information by lamps or LED's for error or online/offline status

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)

Abstract

내용 없음.

Description

교환기 가입자카드의 장애상태표시 제어방법
제1도는 본 발명을 수행하기 위한 블록도.
제2도는 장애상태를 기록하는 상태도.
제3도는 본 발명에 따른 장애상태를 기록하는 흐름도.
제4도는 본 발명에 따른 램프제어 흐름도.
* 도면의 주요부분에 대한 부호의 설명
10 : 가입자카드 20 : 제어부
30 : 메모리
본 발명은 교환기에 있어서 가입자카드의 장애상태표시 제어방법에 관한 것으로, 특히 장애진단 기능의 종류와 장애상태를 디스플레이하는 램프의 개수에 구애받지 않고 장애상태를 디스플레이 할 수 있는 방법에 관한 것이다.
통상적으로 교환시스템에는 여러기능을 가지는 다수개의 보드(Board)를 구비하고 있으며, 가입자보드(카드)에는 여러개의 입출력포트(I/O port)를 가지고 있다. 상기와 같은 가입자보드의 포트는 2n(n≥으로 구성됨으로 하나의 가입자카드에는 1,4,8,16,32,64…개의 I/O포트가 실장되어 있다. 또한 종래 교환기 시스템에는 상기와 같은 가입자포트에 대한 오퍼레이션 에러(Operation Error)를 검출할 수 있는 장애검출 기능을 가지고 있고, 각 포트에 대한 장애종류의 상태를 나타낼 수 있는 램프가 부착되어 있다. 예를 들어 각 포트에 대한 장애진단 기능의 종류가 3가지라면 실장된 포트의 개수에 대해 상기 3가지에 대한 장애상태를 각각 디스플레이하기 위한 램프를 갖고 있었다. 따라서 보드(Board : Card)에 실장된 포트의 장애상태를 나타내기 위한 램프의 개수가 많을 뿐만 아니라 램프의 디스플레이를 제어하기 위한 콘크롤로직(Control logic)의 구성이 복잡하였다. 상기와 같이 1장의 보드에 포트의 개수만큼 램프를 부착하면 장애가 발생한 포트의 위치를 정확하게 나타낼 수 있지만 그에 따라 부가적으로 소요되는 회로 부품수의 증가와 상기 회로부품의 동작을 제어하기 위한 시그날(signal) 및 버스(Bus)의 증가로 카드의 패턴(Pattern)이 복잡하여지는 문제가 있어 왔다. 그러므로 I/O포트에 대응하는 개수만큼 램프를 부착하면 공수의 증가로 회로가 복잡하여지고, 이에 따라 보드의 신뢰성이 떨어지는 문제로 초래되어 왔다.
따라서 본 발명의 목적은 장애진단 기능의 종류와 장애상태를 디스플레이 하는 램프의 개수에 구애받지 않고 장애상태를 디스플레이 할 수 있는 방법을 제공함에 있다.
본 발명의 또다른 목적은 각 포트에 대하여 검출된 장애상태를 기록하는 방법을 제공함에 있다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제1도는 본 발명을 수행하기 위한 블록도로서, 다수개의 가입자포트(port)를 가지고 있으며 각 가입자포트의 입출력신호를 제어하고 소정포트의 장애상태를 표시하기 위한 소정갯수의 발광다이오드(L1-Ln)와, 소정신호를 디코딩하여 상기 발광다이오드(L1-Ln)을 디스플레이하는 디코더(1)를 가지는 가입자보드(10)와, 소정 프로그램에 의해 상기 가입자보드 각 포트의 장애진단을 행하는 제어부(20)와, 상기 제어부(20)의 제어에 의한 데이터를 억세스(Access)하는 메모리(30)로 구성된다.
제2도는 본 발명에 따른 장애상태 기록상태 천이도로서, 각 가입자포트에 대하여 장애진단 검출을 행하여 해당하는 장애진단 검출 메모리에 검출상태를 세이브하는 제1상태와, 상기 제1상태에서 각 포트에 대하여 검출한 장애진단 상태를 오아링(ORING)하여 메모리에 세이브하는 제2상태로 된다. 이때 상기 제2도의 데이터베이스(메모리)(DB1)(DB2)(DBn)는 보드내의 각 포트에 대하여 1비트(bit)씩 할당되어지며, 장애상태가 검출되지 않은 상태로 정상이면 논리값 0, 장애상태가 검출된 상태의 비정상이면 논리값 "1"로 기록되어진다. 일반적인 가입자보드는 2의 누승(2n)으로 포트를 가지기 때문에 각 장애검출 기능을 수행한 결과를 누적하는 데는 2n개의 비트 즉 n=1,2,4,8이면 상기 데이터베이스는 1비트, 2비트, 1니블(Nibble), 1바이트(byte), 1워드(word)등의 단위를 가지는 메모리가 필요로 하게 된다. 따라서 가입자포트수가 8개라면 상기 각 장애상태를 기록하기 위한 데이터베이스(DB1)(DB2)…(DBn)의 오아링 정보를 기록하기 위한 토탈 데이터베이스(TDB)의 메모리 영역은 상기 데이터베이스(DB1…DBn)의 메모리 영역과 동일한 크기를 가진다.
제3도는 본 발명에 다른 장애상태 기록 흐름도로서, 임의의 가입자포트로부터 장애진단 기능을 수행하여 현재 포트의 장애진단 상태의 결과를 검색하는 제1단계와, 상기 제1단계의 검색결과에 따라 현재 포트 비트위치에 해당하는 비트를 세트/리세트 하는 제2단계와, 현재의 포트를 인크리멘팅(Incrementing)하여 현재의 포트로부터 장애진단 가입자포트를 변경하는 제3단계와, 현재의 장애진단 가입자포트의 위치가 총포트수의 최종포트를 초과하였는가를 검색하여 미초과시 상기 제1단계를 재수행하고 초과시 장애 상태 기록을 종료하는 제4단계로 이루어진다.
제4도는 본 발명에 따른 램프제어 흐름도로서, 가입자포트의 차례를 나타내는 변수 P를 초기화하고, 포트의 개수 N을 램프의 개수로 나눈값을 G라 하여 그룹(group)를 산정하는 제1단계와, 상기 제1단계에서 산정된 그룹 G에 가입자포트의 차례변수 P를 곱하여 그룹내의 비트위치의 결정변수 X를 산정하고 상기 산정된 위치결정 변수 X만큼 LSB(Lest Significant Bit) 방향으로 이동하여 비트위치를 결정하는 제2단계와, 장애검출 정보를 가지는 토탈 데이터베이스(TDB)를 소정영역에 카피하고 상기 토탈 데이터베이스(TDB)에서 LSB X위치의 비트만을 남기는 제3단계와, 위치 결정비트로서 장애진단 상태를 검색하는 제4단계와, 상기 제4단계에서 장애검출시 현재 가입자포트의 변수에 +1을 증가하여 해당하는 그룹의 램프를 구동하여 점등시키고, 장애 미검출시 현재 가입자포트변수에 +1를 증가하여 해당하는 그룹의 램프를 소등하는 제5단계와, 상기 제3단계에서 카피하여 둔 데이터베이스를 회복하고 현재 가입자포트 변수 P에 +1을 인크리멘팅하여 제1단계에서 산정된 그룹수 G보다 큰가를 검색하는 제6단계와, 상기 제6단계에서의 검색에서 인크리멘팅 되어진 포트변수 P가 그룹수 G보다 클 때 램프표시 제어를 종료하고 적을 때에는 상기 제2단계를 수행하는 제7단계로 이루어진다.
이하 본 발명에 따른 동작예를 첨부한 제1도 내지 제4도를 참조하여 설명함에 있어 가입자보드 각 포트의 장애검출하는 방법이 F1,F2…Fn까지 존재한다고 가정하에 설명한다.
지금 제1도의 제어부(20)가 가입자보드(10)내에 실장된 각 포트의 장애진단 F1을 수행하기 위하여 상기 가입자보드(10)내 임의의 포트를 지정하는 변수 K를 "Φ"로 하여 제3도 3.1과정에서 초기화 시킨다. 상기 제3도 3.1과정에서 임의의 포트를 지정하는 변수 K를 초기화시킨 제어부(20)는 제3도 3.2과정에서 K번째 포트에 장애진단 검출 F1를 수행한다. 이때 상기 3.2과정에서 장애진단 F1를 수행한 제어부(20)는 3.3과정에서 현재 K번째 가입자포트에 대하여 장애가 검출되었는가를 검색하고, 장애가 검출되었으면 3.4과정에서 상기 장애진단 F1의 상태를 제2도의 데이터베이스(메모리)(DB1)의 K번째 비트를 세트하여 장애상태를 기록한다. 만약 상기 제3도의 3.3과정에서 장애가 미검출되었다고 판단될 때에는 3.5과정에서 제2도의 데이터베이스(DB1)의 K번째 비트를 리세트하여 정상임을 기록한다.
상기 제3도의 3.4과정 또는 3.5과정을 수행하여 해당포트의 장애상태를 데이터베이스(DB1)에 기록한 제어부(20)는 3.6과정에서 현재의 가입자포트 K에 +1을 증가(Increment)시키어 장애검출포트를 변경한다. 상기 3.6과정에서 장애검출포트 K에 +1을 하여 장애검출포트를 변경한 제어부(20)은 3.7과정에서 현재 변경된 가입자포트 K가 총가입자포트갯수 N보다 큰가를 검색한다. 상기 3.7과정에서 현재 지정된 가입자포트 K가 총가입자포트수 N를 초과하지 않았다면 현재 지정된 포트 K에 장애진단 기능 F1을 수행하기 위하여 전술한 3.2과정부터 수행하고, 초과시에는 총가입자포트까지 장애진단 F1을 수행 완료한 것으로 판단하고 각 포토의 장애진단 기능검출 F1을 종료한다. 따라서 제2도의 데이터베이스(DB1)에는 장애검출 기능 F1에 대한 각 포트의 상태를 나타내는 비트맵(bit map)이 구성된다.
제2도의 장애진단 검출기능 F1을 각 포트마다 수행을 실행한 제어부(20)는 각 포트에 해당하는 장애진단 검출정보를 데이터베이스(DB1)에 각각 세이브(Save)하고, 각 포트에 대하여 장애진단 검출기능 F2를 수행하기 위하여 제3도에서 전술한 바와 같이 임의의 포트를 지정하는 변수 K를 초기화하여 초기 포트를 지정하고, 상기 지정된 포트부터 장애진단 기능 F2를 수행한다.
따라서 제2도의 각 장애진단 검출기능 F2,F3…Fn을 제3도와 같은 수순으로 검출하면 각 검출기능 F1,F2…Fn에 대해서 각 포트의 상태를 나타내는 비트맵이 데이터베이스(DB1)(DB2)…(DBn)에 각각 구성된다.
상기와 같은 각 장애진단 검출기능(F1)(F2)…(Fn)을 각 포트에 대하여 수행 완료한 제어부(20)는 메모리(30)내에 위치하고 있는 데이터베이스(DB1)(DB2)(DBn)의 값들을 오아링(ORING)하여 그 결과를 상기 메모리(30)내에 위치한 토탈 데이터베이스(TDB)에 세이브한다.
그러므로 상기 토탈 데이터베이스(TDB)의 K번째 비트가 세트되었다는 것은 K번째 가입자포트가 여러개의 장애진단 검출기능에 대하여 적어도 1개 이상의 장애가 검출되었음을 나타내고, 리세트 되었다는 것은 현재 K번째 가입자포트가 모든 장애진단 기능에 대하여 정상임을 나타나게 된다.
상기 제3도와 같은 수순에 의해 각 포트에 대하여 각각의 장애진단 검출기능(F1,F2…Fn)을 수행하여 토탈 데이터베이스(TDB)에 오아링 정보를 세이브한 제어부(20)는 각 포트의 장애상태를 디스플레이 하기 위하여 제4도 4.1과정을 수행한다.
상기 4.1과정에서 제어부(20)는 가입자포트의 차례를 나타내는 변수 P를 Φ으로 초기화하고, 총포트 개수 N을 램프의 개수 n을 나누어 그룹수 G를 산정한다.
이때 상기 4.1과정의 총포트 개수 N은 토탈 데이터베이스(TDB)의 비트수와 동일함으로서 상기 토탈 데이터베이스(TDB)의 비트수를 램프의 개수 n으로 나누면 상수 G라는 그룹의 수를 산정할 수 있다.
따라서 상기 4.1과정에서는 상수 G개의 비트를 1개의 그룹(group)로 하면 총가입자포트 N를 여러개의 그룹으로 분리할 수 있다.
처음 비트부터 Gn-1번째 비트까지를 1그룹, Gn번째 비트부터 Gn+n까지의 비트를 2그룹…등으로 분류되어진다.
그러므로 상기 4.1과정에서 분류된 각 그룹과 램프의 관계는 1 : 1 대응관계를 가지게 됨으로 그룹에 속한 모든 비트가 리세트/세트에 따라 그룹에 속한 포트의 장애상태를 표시할 수 있다. 상기 4.1과정을 수행한 제어부(20)는 현재의 그룹수 G에 가입자포트의 차례를 나타내는 가입자포트 차례변수 P를 곱하여 그룹에 속한 처음의 비트위치 "X"를 4.2과정에서 산출 결정한다.
상기 4.2과정에서 그룹에 속한 처음 비트의 위치 X를 산출결정한 제어부(20)는 메모리(30)내에 위치한 토탈 데이터베이스(TDB)의 G그룹 위치영역에서 비트의 위치를 X만큼 LSB방향으로 4.3과정에서 이동하여 그룹 G내의 최하위 위치를 검출한다.
이는 마크킹(Masking)을 용이하게 하기 위함이다.
상기 4.3과정을 수행한 제어부(20)는 메모리(30)내에 모든 가입자포트의 장애진단 검출결과의 오아(논리합)정보를 가지는 토탈 데이터베이스(TDB)를 4.4과정에서 다른 메모리영역에 세이브(Save;copy)한다. 상기 4.4과정을 수행한 제어부(20)는 4.5과정에서 메모리(30)내의 토탈 데이터베이스(TDB)에서 LSB X위치의 비트만을 남겨 4.6과정에서 현재의 정보 논리상태를 검색한다.
상기 4.6과정에서 검색한 정보가 "Φ"이면 제어부(20)는 현재포트를 나타내는 포트차례 변수 P에 +1하여 P+1번째 그룹에 해당하는 램프를 "온"할 수 있는 데이터를 4.7과정에서 가입자보드(10)내의 디코더(1)로 출력한다. 만약 상기 4.6과정에서 검색한 정보가 "1"이면 제어부(20)는 4.8과정에서 P+1번째 그룹에 해당하는 램프를 "오프"하는 데이터를 디코더(1)로 출력한다. 이때 현재 포트변수를 나타내는 포트차례 변수 P에 +1를 행하는 이유는 4.1과정에서 Φ으로 초기화하였기 때문이다.
한편 상기 4.7 또는 4.8과정에서 출력하는 데이터를 입력한 디코더(1)는 이를 디코딩하여 해당그룹의 램프(발광다이오드)(L1)…(LN)을 "온" 혹은 "오프" 구동하여 장애 상태를 디스플레이 한다. 상기 4.7 또는 4.8과정에서 램프구동 데이터를 출력한 제어부(20)는 4.9과정에서 소정 메모리영역에 세이브한 토탈 데이터베이스(TDB)를 회복하고, 4.10과정에서 현재의 포트차례 변수 P을 +1증가시키어 4.11과정에서 증가된 포트차례 변수 P가 그룹수 G보다 큰가를 검색한다.
상기 4.11의 검색과정에서 증가된 차례변수 P가 그룹수 G보다 적으면 제어부(20)는 전술한 4.2과정에서 증가된 차례변수 P가 그룹수 G보다 적으면 제어부(20)는 전술한 4.2과정부터 재수행하여 차기그룹의 처음 비트의 위치를 결정하여 재수행하고, 클때에는 모든 그룹에 대한 램프제어가 끝났다고 판단하고 램프제어를 종료한다.
상술한 바와 같이 본 발명은 가입자보드 각 포트의 각종 장애상태의 정보를 각 장애상태에 따른 비트맵으로 구성된 각각의 데이터베이스에 비트단위로 저장하고, 각각의 장애상태 정보를 각 포트마다 가지는 상기의 데이터베이스의 정보를 오아링한 정보를 소정 비트의 그룹단위로서 처리하여 포트의 장애진단 기능의 종류와 램프수의 관계없이 각 포트의 장애상태를 표시함으로써 가입자카드의 패턴에 따라 장애상태를 표시하는 램프의 개수를 임의로 조정할 수 있는 이점이 있다.

Claims (1)

  1. 교환기 가입자카드의 장애상태표시 제어방법에 있어서, 임의의 가입자포트로부터 장애진단 기능을 수행하여 현재 포트의 장애진단 상태의 결과를 검색하는 제1단계(3.1-3.3)와, 상기 제1단계(3.1-3.3)의 검색결과에 따라 현재 포트 비트위치에 해당하는 비트를 세트/리세트 하는 제2단계(3.4-3.5)와, 현재의 포트를 인크리멘팅하여 현재의 포트로부터 장애진단 가입자포트를 변경하고, 상기 변경된 장애진단 가입자 포트의 위치가 총포트수의 최종포트를 초과하였는가를 검색하는 제3단계(3.6-3.7)와, 상기 제3단계(3.6-3.7)의 검색 결과 현재의 장애진단 가입자포트의 위치가 총포트수의 최종 포트를 미초과하였다고 판단시 상기 제1단계(3.1-3.3)를 재수행하고, 초과하였다고 판단시 가입자포트의 차례를 나타내는 변수 P를 초기화하고, 포트의 개수 N을 램프의 개수 n로 나눈 값을 G라 하여 그룹을 산정하는 제4단계(3.7)(4.1)와, 상기 제4단계(3.7)(4.1)에서 산정된 그룹 G에 가입자포트의 차례변수 P를 곱하여 그룹내의 비트위치의 결정변수 X를 산정하고, 상기 산정된 위치결정 변수 X만큼 최하위 비트 방향으로 이동하여 비트위치를 결정하는 제5단계(4.2-4.3)와, 상기 제5단계(4.2-4.3)를 수행후 장애검출 정보를 가지는 데이터베이스를 소정영역에 카피하고 상기 데이터베이스에서 최하위 비트의 X위치의 비트만을 남기는 제6단계(4.4-4.5)와, 위치 결정 비트로서 장애진단 상태를 검색하는 제7단계(4.6)와, 상기 제7단계(4.6)에서 장애검출시 현재 가입자포트의 변수 P에 +을 증가하여 해당하는 그룹의 램프를 구동하여 점등시키고, 장애 미검출시 현재 가입자포트변수에 +1를 증가하여 해당하는 그룹의 램프를 소등하는 제8단계(4.7)(4.8)와, 상기 제6단계(4.4-4.5)에서 카피하여 둔 데이터베이스를 회복하고 현재 가입자포트변수 P에 +1을 인크리멘팅하는 제9단계(4.9-4.10)와, 상기 제9단계(4.9-4.10)에서 증가된 가입자포트 P가 상기 제4단계(4.1)에서 설정된 그룹수 G보다 큰가를 검색하여 상기 가입자포트변수 P가 그룹수 G보다 클 때 램프표시 제어를 종료하고, 적을 때에는 상기 제5단계(4.2-4.3)를 수행하는 제10단계(4.11)로 이루어짐을 특징으로 하는 교환기 가입자카드의 장애상태표시 제어방법.
KR1019880008011A 1988-06-30 1988-06-30 교환기 가입자카드의 장애상태표시 제어방법 KR910006313B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019880008011A KR910006313B1 (ko) 1988-06-30 1988-06-30 교환기 가입자카드의 장애상태표시 제어방법
US07/373,404 US5042035A (en) 1988-06-30 1989-06-30 Method and apparatus for controlling fault-state displaying of a subscriber's card in switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880008011A KR910006313B1 (ko) 1988-06-30 1988-06-30 교환기 가입자카드의 장애상태표시 제어방법

Publications (2)

Publication Number Publication Date
KR900001186A KR900001186A (ko) 1990-01-31
KR910006313B1 true KR910006313B1 (ko) 1991-08-19

Family

ID=19275701

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880008011A KR910006313B1 (ko) 1988-06-30 1988-06-30 교환기 가입자카드의 장애상태표시 제어방법

Country Status (2)

Country Link
US (1) US5042035A (ko)
KR (1) KR910006313B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100630106B1 (ko) * 1998-12-24 2006-12-22 삼성전자주식회사 사설교환기에서가입자카드의에러저장및출력방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3707714A (en) * 1971-01-08 1972-12-26 Honeywell Inc Multiple error detector
US4200224A (en) * 1978-08-21 1980-04-29 Bell & Howell Company Method and system for isolating faults in a microprocessor and a machine controlled by the microprocessor
JPS5968065A (ja) * 1982-10-13 1984-04-17 Fanuc Ltd 診断結果表示方式
US4829520A (en) * 1987-03-16 1989-05-09 American Telephone And Telegraph Company, At&T Bell Laboratories In-place diagnosable electronic circuit board

Also Published As

Publication number Publication date
KR900001186A (ko) 1990-01-31
US5042035A (en) 1991-08-20

Similar Documents

Publication Publication Date Title
CA1089104A (en) Memory sparing arrangement
US4802164A (en) Method and apparatus for testing a multi-processor system
US5764882A (en) Multiprocessor system capable of isolating failure processor based on initial diagnosis result
EP0009412A2 (en) Block replacement in a high speed cache memory system
US20070050579A1 (en) Method and apparatus for synchronizing an industrial controller with a redundant controller
SE502576C2 (sv) Feltolerant kösystem
JPH06194415A (ja) 論理回路の試験方法とその装置
US5541942A (en) Method and system for testing memory utilizing specific bit patterns
US4377845A (en) Optional machine inhibition for feature malfunction
CN111400121A (zh) 一种服务器硬盘slot定位与维护方法
US4161276A (en) Complex logical fault detection apparatus and method
KR920005233B1 (ko) 데이타 처리 시스템의 시험 및 보수 방법과 장치
US5386515A (en) Automatic input/output address conflict resolution
GB2073459A (en) Information storing method by use of past record
US5146586A (en) Arrangement for storing an execution history in an information processing unit
US5901155A (en) System and method for testing the operation of registers in electronic digital systems
KR910006313B1 (ko) 교환기 가입자카드의 장애상태표시 제어방법
US5610809A (en) Programmable controller and program capacity changing method thereof
EP0446117A2 (en) Fast determination of subtype relationship in a single inheritance type hierarchy
KR930002952A (ko) 아이비엠 에이티(ibm at) 컴퓨터의 태스크 화일 레지스터 동작을 자동화하기 위한 회로 및 그 방법
US4882672A (en) System for initialization of channel controllers utilizing address pointers calculated from multiplying sizes of data fields with device numbers
US6820139B1 (en) Method and architecture to associate enclosure service data with physical devices on a fibre channel loop with soft addresses
CA1213071A (en) Memory-based digital word sequence recognizer
CA1260572A (en) Diagnostic method for addressing arrangement verification
JPS6161426B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070709

Year of fee payment: 17

EXPY Expiration of term