KR910005419Y1 - 아날로그와 d/a 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로 - Google Patents
아날로그와 d/a 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로 Download PDFInfo
- Publication number
- KR910005419Y1 KR910005419Y1 KR2019880008937U KR880008937U KR910005419Y1 KR 910005419 Y1 KR910005419 Y1 KR 910005419Y1 KR 2019880008937 U KR2019880008937 U KR 2019880008937U KR 880008937 U KR880008937 U KR 880008937U KR 910005419 Y1 KR910005419 Y1 KR 910005419Y1
- Authority
- KR
- South Korea
- Prior art keywords
- contrast
- bright
- color
- analog
- control
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/77—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/57—Control of contrast or brightness
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Receiver Circuits (AREA)
- Video Image Reproduction Devices For Color Tv Systems (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
내용 없음.
Description
제 1 도는 종래의 회로도.
제 2 도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : 칼라 D/A 콘트롤부 20 : 브라이트 D/A 콘트롤부
30 : 콘트라스트 D/A 콘트롤부 40 : 스위칭 구동부
50 : 스위칭부 60 : 방향제어부
70 : 아날로그 콘트롤부 I1∼I3: 입력단자
P1∼P3: 단자 R1∼R17: 저항
VR1∼VR4: 가변저항 D1∼D6: 다이오드
Q1∼Q6: 트랜지스터 C1∼C3: 콘덴서
B+: 전원 F/F : 플립플
본 고안은 D/A(DIGITAL/ANALOG)콘트롤 방식과 아날로그(ANALOG)콘트롤 방식을 이용하여 리모콘형 칼라 텔레비젼(TV)의 칼라(COLOR)와 브라이트(BRIGHT) 및 콘트라스트(CONTRAST)를 조정하도록한 아날로그와 D/A방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로에 관한 것이다.
종래에는 제 1 도의 회로도에서 보는 바와 같이 입력단자(I1∼I3)에 인가된 디지탈 칼라, 브라이트, 콘트라스트 신호가 각각의 트랜지스터(Q3∼Q5)를 "턴온"시킨후 단자(P1∼P3)의 칼라, 브라이트, 콘트라스트 직류 전압이 각각의 가변저항(VR1∼VR4)을 조정하여 단자(P1∼P3)의 칼라, 브라이트, 콘트라스트 직류레벨을 가변 시킴으로서 TV의 칼라, 브라이트, 콘트라스트가 조정되게 하였으나 각 가변 저항(VR1∼VR4)이 최저로 조정될 경우에는 단자(P1∼P3)의 조정용 직류레벨이 "0"으로 정해지게 되어 더 이상의 가변작용이 수행되지 못하게 되므로 TV의 칼라, 브라이트, 콘트라스트가 최적상태로 조정되지 못하게 되는 단점이 있었다.
즉 각각의 칼라, 브라이트, 콘트라스트의 D/A 콘트롤부(10)(20)(30)의 기능이 아날로그 조정방식인 가변저항(VR1∼VR4)의 조정에 의하여 수행되므로 조정범위가 최저 상태로 될 경우에는 TV의 칼라, 브라이트, 콘트라스트가 최적상태로 조정되지 못하게 되는 것이다.
본 고안은 이와같은 점을 감안하여 D/A 콘트롤부의 기능과 가변저항의 아날로그 기능을 분리시킨후 각각의 기능을 플립플롭을 이용하여 스위칭시켜 선택하게 함으로서 TV의 칼라, 브라이트, 콘트라스트가 최적상태로 조정될수 있도록한 아날로그와 D/A방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로를 제공하고자 하는 것으로 D/A 콘트롤부와 아날로그 콘트롤부를 분리시킨후 스위칭부를 통하여 각 기능이 선택되게 구성한 것이다.
이를 첨부도면에 의하여 상세히 설명하면 다음과 같다.
제 2 도는 본 고안의 회로도로 입력단자(I1)에 인가된 칼라 디지탈신호가 바이어스 저항(R4)(R9)과 평활용콘덴서(C1)를 통하여 PNP형 트랜지스터(Q3)를 구동시켜 단자(P1)의 칼라 직류레벨이 아날로그직으로 콘트롤되게 칼라 D/A 콘트롤부(10)를 구성하고 입력단자(I2)에 인가된 브라이트 디지탈 신호과 바이어스 저항(R8)(R10)과 평활용 콘덴서(C2)를 통하여 PNP형 트랜지스터(Q4)를 구동시켜 단자(P2)의 브라이트 직류레벨이 아날로그적으로 콘트롤 되게 브라이트 D/A 콘트롤부(20)를 구성한후 입력단자(I3)에 인가된 콘트라스트 디지탈 신호가 바이어스저항(R14)(R15)가 평활용 콘덴서(C3)를 통하여 트랜지스터(Q5)를 구동시켜 단자(P3)의 콘트라스트 직류레벨이 아날로그적으로 콘트롤되게 콘트라스트 D/A 콘트롤부(30)를 구성한 TV 회로에 있어서 상기한 칼라 D/A 콘트롤부(10), 브라이트 D/A 콘트롤부(20), 콘트라스트 D/A 콘트롤부(30)와 단자(P1∼P3)사이에 구성된 스위칭 구동부(40)는 플립플롭(F/F)의 출력이 바이어스저항(R16)(R17)과 접속된 트랜지스터(Q6)를 구동시켜 후단의 스위칭작용을 구동하게 구성한 것이고 스위칭부(50)는 상기한 스위칭 구동부(40)의 출력이 분배저항(R3)(R7)(R13)과 접속된 PNP형 트랜지스터(Q2) 및 PNP형 트랜지스터(Q1)를 구동시켜 D/A 기능 및 아날로그 기능이 선택되게 구성한 것이다.
그리고 아날로그 콘트롤볼(70)는 스위칭부(50)의 트랜지스터(Q1)를 통과한 출력이 각각의 가변저항(VR1∼VR4)과 방향제어용 다이오드(D1~D3) 및 분배저항(R1)(R5)(R6)(R11) (R12)를 통하여 단자(P1∼P3)의 칼라, 브라이트, 콘트라스트 직류레벨을 아날로그적으로 콘트롤하게 구성한 것이고 방향제어부(60)는 방향제어용 다이오드(D4∼D6)를 통하여 칼라, 브라이트, 콘트라스트 콘트롤부(10)(20)(30)와 아날로그 콘트롤부(70)의 기능이 간섭작용이 제거되게 구성한 것이다.
여기서 스위칭부(50)의 트랜지스터(Q2)와 접속된 분배저항(R3)(R7)(R13)은 리모콘 출력 조정용이다.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
제 2 도의 회로도에서 플립플롭(F/F)의 출력이 「L. 레벨」로 되면 트랜지스터(Q6)의 베이스특에 저전위가 인가되어 틀랜지스터(Q6)를 "턴오프" 시키므로 전원(B+)이 저항(R16)을 통하여 트랜지스터(Q2)의 베이스측에 고전위를 인가시켜 트랜지스터(Q2)를 "턴온"시킨후 전원(B+)이 트랜지스터(Q2)와 저항(R3)(R7)(R13)을 통하여 각 트랜지스터(Q3∼Q5)에 에미터측에 전압(VC)(VB)(VCO)를 인가하며 이때 입력단자(I1∼I3)에 인가된 칼라, 브라이트, 콘트라스트 입력신호가 전원(B+)과 함께 각각의 바이어스저항(R4)(R9)(R8)(R10)(R15)(R14)과 평활용 콘덴서(C1∼C3)을 통하여 트랜지스터(Q3∼Q5)의 베이스측에 저전위를 인가시켜 트랜지스터(Q3∼Q5)를 "턴온' 시킨후 접압(VC)(VB)(VCO)이 트랜지스터(Q3∼Q5)를 통하여 접지로 흐름에 따라 입력단자(I1∼I3)를 통하여 인가되는 리모톤 출력이 콘트롤 되는 것이다.
이와 동시에 전압(VC)(VB)(VCO)이 방향 제어용 다이오드(D4∼D6)와 저항(R1)(R5)(R6)(R11)(R12)을 통하여 단자(P1∼P3)의 칼라 브라이트, 콘트라스트 직류레벨을 콘트롤 함으로서 TV와 칼라, 칼라, 브라이트, 콘트라스트 D/A콘트롤 기능을 통하여 수행 될 수 있는 것이며 이때 트랜지스터(Q1)의 베이스측에는 고전위가 인가되어 트랜지스터(Q1)가 "턴오프"되므로 가변저항(VR1∼VR3)을 통하여 수행되는 아날로그 기능은 차단되는 것이다.
또한 플립플롭(F/F)의 출력이 「H. 레벨」로 되면「H. 레벨」신호가 바이어스 저항(R17)을 통하여 트랜지스터(Q6)의 베이스측에 고전위를 인가시켜 트랜지스터(Q6)의 "턴온" 시킨후 전원(B+)이 저항(R16)과 트랜지스터(Q6)를 통하여 접지로 흐르기 때문에 트랜지스터(Q1)의 베이스측에 저전위가 인가되어 트랜지스터(Q1)를 "턴온"시킴에 따라 전원(B+)이 트랜지스터(Q1)와 각각의 가변저항(VR1∼VR3)을 통하여 접지로 흐름으로서 전압(VC)(VB)(VCO)이 유기되는 것이며 이의 전압이 각각의 방향제어용 다이오드(D1∼D6)와 저항(R1)(R2)(R5)(R6)(R11)(R12)을 통하여 단자(P1∼P3)의 칼라, 브라이트, 콘트라스트 직류레벨을 콘트롤 함으로 TV의 칼라, 브라이트, 콘스라스트 상태가 아날로그 기능을 통하여 최적상태로 조정될 수 있는 것이다.
이때 트랜지스터(Q2)의 베이스측에는 저전위가 인가되어 트랜지스터(Q2)가 "턴오프"가 되므로 각 D/A 기능은 차단되는 것이다.
따라서 플립플롭(F/F)의 출력이 「L. 레벨」「L. 레벨」로 인가됨에 따라서 D/A콘트롤 기능과 아날로그 콘트롤 기능이 선택되어 단자(P1∼P3)의 칼라, 브라이트, 콘트라스트, 직류레벨을 조정함으로서 TV의 칼라, 브라이트, 콘트라스튼 상태가 최적 상태로 조정될 수 있는 것으로 본 고안은 리모콘을 이용한 TV회로에 적용될수 있는 것이다.
이상에서와 같이 본 고안은 리모콘형 TV의 칼라, 브라이트, 콘트라스트가 아날로그 콘트롤 기능과, D/A콘트롤 기능으로 조정되게 한후 각 기능이 D/A콘트롤 기능의 상호간에 간섭 작용이 제거될 수 있도록한 아날로그와 D/A 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로를 제공할 수가 있는 것이다.
Claims (5)
- 입력단자(I1∼I3)의 칼라, 브라이트, 콘트라스트 신호가 각 트랜지스터(Q3∼Q5)를 구동시켜 단자(P1∼P3)의 직류레벨이 아나로그 적으로 조정되게한 칼라, 브라이트, 콘트라스트 D/A 콘트롤부(10)(20)(30)로 구성된 리모콘형 TV회로에 있어서, 상기한 칼라, 브라이트, 콘트라스트 D/A 콘트롤부(10)(20)(30)의 출력측과 단자(P1∼P3) 사이에 플립플롭(F/F)의 출력을 통하여 후단의 스위칭 작용을 구동하게한 스위칭 구동부(40)와, 상기한 스위칭구동부(40)의 출력이 D/A콘트롤 기능과 아날로그 콘트롤 기능을 선택하게 구성된 스위칭부(50)와, 상기한 스위칭부(50)의 선택에 따라 가변저항(VR1∼VR4)을 통하여 아날로그 콘트롤 기능이 수행되게 구성한 아날로그 콘트롤부(70)와, 상기한 칼라, 브라이트, 콘트라스트 콘트롤부(10)(20)(30) 및 아날로그 콘트롤부(70)의 간섭작용을 제거하여 구성한 방향제어부(60)로 된 것을 특지으로한 아날로그와 D/A방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로.
- 제 1 항에 있어서, 스위칭구동부(40)는 플립플롭(F/F)의 출력이 바이어스 저항(R16)(R17)과 접속된 트랜지스터(Q6)를 구동시켜 후단의 스위칭 작용을 구동하게 구성시킨 아날로그와 D/A방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로.
- 제 1 항에 있어서, 스위칭부(50)는 상기한 스위칭 구동부(40)의 출력이 저항(R3)(R7)(R19)과 접속된 트랜지스터(Q2) 및 트랜지스터(Q1)를 구동시켜 D/A콘트롤 기능과 아날로그 기능이 선택하게 구성시킨 아날로그와 D/A방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로.
- 제 1 항에 있어서, 아날로그 콘트롤부(70)는 상기한 스위칭부(50)의 트랜지스터(Q1)를 통과한 출력이 각각의 가변저항(VR1∼VR4)과 다이오드(D1∼D3) 및 저항(R1)(R2)(R5)(R6)(R11)(R12)을 통하여 단자(P1-P3)의 칼라, 브라이트, 콘트라스트 직류레벨이 조정되게 구성시킨 아날로그와 D/A방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로.
- 제 1 항에 있어서 방향제어부(60)는 방향제어용 다이오드(D4-D6)를 통하여 상기한 칼라, 브라이크, 콘트라스트 D/A 콘트롤부(10)(20)(30)가 아나로그 콘트롤부(70)의 간섭현상이 제거되게 구성시킨 아날로그와 D/A 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019880008937U KR910005419Y1 (ko) | 1988-06-09 | 1988-06-09 | 아날로그와 d/a 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019880008937U KR910005419Y1 (ko) | 1988-06-09 | 1988-06-09 | 아날로그와 d/a 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900001972U KR900001972U (ko) | 1990-01-19 |
KR910005419Y1 true KR910005419Y1 (ko) | 1991-07-25 |
Family
ID=19276167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019880008937U KR910005419Y1 (ko) | 1988-06-09 | 1988-06-09 | 아날로그와 d/a 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR910005419Y1 (ko) |
-
1988
- 1988-06-09 KR KR2019880008937U patent/KR910005419Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR900001972U (ko) | 1990-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4384219A (en) | Voltage comparator hysteresis control circuit | |
JP2000122028A (ja) | 液晶表示装置の電源供給装置及び電圧シ―ケンス制御方法 | |
US4658205A (en) | Reference voltage generating circuit | |
US4720762A (en) | Current drive circuit | |
US4196381A (en) | Low-power voltage and current diode driver | |
KR910005419Y1 (ko) | 아날로그와 d/a 방식에 의한 칼라, 브라이트, 콘트라스트 콘트롤 회로 | |
US4716359A (en) | Output stage control circuit | |
KR100259287B1 (ko) | 디스플레이 소자의 그레이 스케일 레벨 제어장치 | |
EP1064725A2 (en) | Bicmos switch circuit | |
KR910005421Y1 (ko) | D/a와 아날로그 방식에 의한 콘트롤 회로 | |
US4423357A (en) | Switchable precision current source | |
KR910005418Y1 (ko) | 칼라 및 브라이트의 리니어 가변회로 | |
KR910007420Y1 (ko) | 컬러와 브라이트 레벨의 초기치 설정회로 | |
JP2815434B2 (ja) | 出力回路装置 | |
US5204550A (en) | Output stage having reduced current consumption | |
JP2970126B2 (ja) | 液晶ディスプレイ電圧供給回路 | |
KR910006183Y1 (ko) | 비디오 모드 스위칭 회로 | |
JPH0590642A (ja) | 発光ダイオード駆動回路 | |
KR910005523Y1 (ko) | 아날로그 스위칭 ic 제어회로 | |
US5767590A (en) | Controlling vehicle lighting loads | |
KR910004460Y1 (ko) | 튜우너의 밴드 선택회로 | |
JPH0542482Y2 (ko) | ||
KR910003956Y1 (ko) | 2모드형 디스플레이 장치의 화면 크기 조정회로 | |
JP2587917B2 (ja) | カツトオフ調整装置 | |
JP2925243B2 (ja) | ビデオ信号切換回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19970619 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |