KR910004773Y1 - 과 · 저전압 검출회로 - Google Patents

과 · 저전압 검출회로 Download PDF

Info

Publication number
KR910004773Y1
KR910004773Y1 KR2019890005927U KR890005927U KR910004773Y1 KR 910004773 Y1 KR910004773 Y1 KR 910004773Y1 KR 2019890005927 U KR2019890005927 U KR 2019890005927U KR 890005927 U KR890005927 U KR 890005927U KR 910004773 Y1 KR910004773 Y1 KR 910004773Y1
Authority
KR
South Korea
Prior art keywords
output
circuit
overvoltage
power supply
detection circuit
Prior art date
Application number
KR2019890005927U
Other languages
English (en)
Other versions
KR900021197U (ko
Inventor
박웅남
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019890005927U priority Critical patent/KR910004773Y1/ko
Publication of KR900021197U publication Critical patent/KR900021197U/ko
Application granted granted Critical
Publication of KR910004773Y1 publication Critical patent/KR910004773Y1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Rectifiers (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Protection Of Static Devices (AREA)

Abstract

내용 없음.

Description

과,저전압 검출회로
제 1 도는 본 고안에 따른 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : 정류회로 400 : 제 1 과전압 검출회로
500 : 제 2 과전압 검출회로 300 : 제 5 출력회로
200 : 저전압검출회로 100 : 전원공급스위칭부
본 고안은 과,저전압 검출회로에 관한 것이다.
일반적으로 과전압 검출회로는 정밀기기와 고부가치 시스템의 전원공급부에 적용되어 과전압으로부터 기기를 보호하는 회로로 이용된다.
종래에는 주로 단일전원을 공급하는 회로에 적용되어 과전압 검출시 상기 검출신호가 파워 온제어신호나 원격 파워 온제어신호를 받을 수 있는 제어단의 온상태를 오프상태로 변환시켜 파워공급 릴레이를 오프하여 과전압 입력에 따른 전원공급을 차단시켜 왔었다.
그러나, 하나의 전원단으로 입력되는 과전압을 검출하여 전원 온/오프를 제어하므로 시스템이 복수의 전원을 사용할 시, 다른 부분의 과전압 입력에 대해 회로를 보호할 수 없는 문제점이 있었다.
따라서 본 고안의 목적은 복수의 전원단으로부터 출력되는 과전압과 저전압 검출에 의해 전원 공급을 제어하여 시스템을 안전하게 보호할 수 있는 회로를 제공함에 있다.
이하 본 고안을 참조하여 상세히 설명한다.
제 1 도는 본 고안에 다른 회로도로서, I1은 AC전원 입력단이고, I2는 전원공급제어단으로 리모콘이나 파워스위치를 통해 전원공급제어단(I2)을 통해 제어신호가 인가되면 트랜지스터(Q2)가 온되어 릴레이(RL10)가 구동된다. 이때 상기 AC전원 입력단(I1)을 통해 AC전원이 인가되어 정류회로(I1)에서 각부에 공급할 복수의 DC출력이 발생된다. 따라서 종래에는 상기 정류회로(10)의 단일 출력단으로부터 과전압을 검출하여 트랜지스터(Q10,Q11)의 구동으로 상기 전원공급제어단(I2)을 "로우"상태로 한다. 이때 트랜지스터(Q12)가 오프되고 릴레이(Ry10)가 오프되어 AC전원공급을 차단시켜 왔었다.
즉, 상술한 전원공급 스위칭부(100)는 공지의 회로(C-25W934)임을 밝혀둔다.
본 고안은 상기 정류회로(10)의 제 1-3출력단(A,B,C)중 제 1 출력단(A)으로부터 저항(R3,R4)을 직렬로 연결하고 저항(R5)을 상기 저항(R3,R4)와 병렬로 연결하며 상기 저항(R3,R4)의 중간노드(501)에 제너다이오드(ZD3)를 연결하여 제 2 과전압을 검출하는 제 2 과전압 검출회로(500)와, 상기 제 2 출력단(B)으로부터 다이오드(D1) 및 제너다이오드(ZD2)를 직결하고, 상기 제 3 출력단(C)으로부터 저항(R1,R2)을 직결하여 접지시키고, 상기 저항(R1,R2)와 다이오드(D1) 및 제너다이오드(ZD2)의 중간노드(401)에 제너다이오드(ZD1)의 캐소드를 연결하고, 상기 제너다이오드(ZD1)의 애노드를 전압 안정화회로(IC2)의 출력단인 제 4 출력단(D)에 연결하여 제 1 과전압을 검출하는 제 1 과전압 검출회로(400)와, 상기 정류회로(10)의 출력단은 상기 전압 안정화회로(IC2)을 결합함과 동시에 캐패시터(C1,C2)와 스위칭 레귤레이터(IC1)의 구성에 의해 제 5 출력전압을 발생하는 제 5 출력회로(300)와, 상기 제 2 과전압 검출회로(500)의 저항(R5)으로부터 트랜지스터(Q1)의 베이스를 연결함과 동시에 저항(R6)을 결합하여 접지시키고 상기 제 1 과전압 검출회로(400)의 중간노드(401)의 출력과 상기 제 5 출력회로(400)의 중간노드(401)의 출력과 상기 제 5 출력회로(300)의 출력이 제너다이오드(ZD4)를 통해 트랜지스터(Q1) 에미터에 인가되도록 한 구성이 저전압검출회로(200)이다.
따라서 본 고안의 구체적 일실시예를 제 1 도를 참조하여 상세히 설명하면, AC전원입력단(I1)의 릴레이(Ry10)에 접속된 트랜지스터(Q12)의 동작에 의하여 과전압이 검출시 트랜지스터(Q12)의 바이어스가 다이오드(D12)쪽으로 흘러 트랜지스터(Q12)의 바이어스를 걸지 못하므로 AC전원 입력단(I1)이 오프되어 회로를 보호한다.
스텐바이 전압이 전원공급제어단(I2)으로부터 입력되면 정상동작시 전압은 다이오드(D11)와 저항(R14)을 통해서 트랜지스터(Q12)의 베이스에 가해진다. 이미 트랜지스터(Q12)가 동작하여 릴레이(Ry10)를 동작하여 AC전원이 입력되어 정류회로(10)에서 복수의 DC출력이 발생된다.
그러나 제 1-4출력단(A,B,C,D,E)에서 과전압이 걸릴시 이를 검출하여 릴레이(Ry10)를 오프해주어야 한다. 예를 들어 제 1 출력단(A)에 필요 이상의 전압이 걸렸다면 이 전압은 저항(R3)와 (R4)에 의하여 분배되고 상기 분배된 전압이 제너다이오드(ZD3)보다 크게 되면 캐패시터(C10)에 걸리는 전위가 상승하여 트랜지스터(Q11)를 동작시켜 전원 공급제어단(I2)의 스텐바이 전압은 다이오드(D12)를 통하여 트랜지스터(Q11)를 동작시킨다. 그리고 전원 공급제어단(I2)의 스텐바이 전압은 다이오드 (D12)를 통하여 트랜지스터(Q11)로 흘러 릴레이(Ry10) 동작을 오프시킨다.
또한 저항(R5)와 (R6)에 의해서 분배된 제너다이오드(ZD4)에 걸리는 값과 DC출력 제 5 출력회로(300) 출력값과의 합보다 크게되면 즉, 제 1 출력단(A)에 과전압이 걸리거나 제 5 출력단(E)의 값이 적을시 트랜지스터(Q1)은 동작을 하여 트랜지스터(Q1)의 콜렉터 전위를 떨어뜨려 트랜지스터(Q10)가 동작하고 이 동작전위는 저항(R12)와 (R13)에 의해 분배된 전압이 트랜지스터(Q11)를 동작시켜 역시 전원공급제어단(I2)의 스텐바이 전압이 다이오드(D12)를 통해 트랜지스터(Q11)로 흘러 릴레이(Ry10) 동작을 오프시킨다.
제 3 출력단(C)의 전위가 필요이상으로 상승시 저항(R1)와 (R2)에 의해 분압된 전압이 제 2 출력단(B)의 전위보다 높을시 제 4 출력단(D)쪽으로 흐르게된다. 전위가 높다면 제너다이오드(ZD2)를 넘어 트랜지스터(Q11)를 동작시켜 트랜지스터(Q12)를 오프시켜 릴레이(Ry10) 동작이 오프된다.
저항(R1)와 (R2)의 전위는 또 트랜지스터(Q1)의 에미터에 접속되어 전원 3-5출력단(B,C,D)의 전압이 적거나 출력이 나오지 않을시에는 트랜지스터(Q1) 동작 역시 AC입력단(I1)을 통해 AC전원을 오프시킨다.
상술한 바와같이 복수의 DC 출력단에서 발생하는 과전압 및 저전압을 검출하여 AC전원 입력을 제어하므로 시스템을 안전하게 보호할 수 있는 이점이 있다.

Claims (1)

  1. 복수의 제 1-4 DC 출력을 발생하는 정류회로(10)와, AC전원공급을 스위치제어하는 전원공급스위칭부(100)를 구비한 과전압 검출회로에 있어서, 상기 정류회로(10)로부터 발생되는 상기 제 4 DC출력을 받아 안정된 출력을 얻어내는 전압 안정화회로(I2)와, 상기 제 4 DC출력을 받아 안정된 출력을 제 5 출력을 발생하는 제 5 출력회로(300)와, 상기 정류회로(10)로부터 발생되는 상기 제 2 DC출력과 정류회로(10)의 제 3 DC출력으로부터 제 1 과전압을 검출하여 상기 전원공급스위칭부(100)를 제어하는 제 1 과전압 검출회로(400)와, 상기 정류회로(10)로부터 발생되는 상기 제 1 DC출력으로부터 제 2 과전압을 검출하여 상기 전원공급 스위칭부(100)를 제어하는 제 2 과전압 검출회로(500)와, 상기 제 1 과전압 검출회로(400)의 출력과 상기 제 2 과전압 검출회로(500)의 출력으로부터 저전압을 검출하여 상기 전원 공급스위칭부(100)를 제어하는 저전압 검출회로(200)로 구성됨을 특징으로 하는 과전압 검출회로.
KR2019890005927U 1989-05-06 1989-05-06 과 · 저전압 검출회로 KR910004773Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890005927U KR910004773Y1 (ko) 1989-05-06 1989-05-06 과 · 저전압 검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890005927U KR910004773Y1 (ko) 1989-05-06 1989-05-06 과 · 저전압 검출회로

Publications (2)

Publication Number Publication Date
KR900021197U KR900021197U (ko) 1990-12-14
KR910004773Y1 true KR910004773Y1 (ko) 1991-07-04

Family

ID=19285873

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890005927U KR910004773Y1 (ko) 1989-05-06 1989-05-06 과 · 저전압 검출회로

Country Status (1)

Country Link
KR (1) KR910004773Y1 (ko)

Also Published As

Publication number Publication date
KR900021197U (ko) 1990-12-14

Similar Documents

Publication Publication Date Title
EP0580923A1 (en) Circuit for detecting voltage variations in relation to a set value, for devices comprising errors amplifiers
US4914560A (en) Protection circuit for switching mode power supply circuit
US5063491A (en) Switching regular undervoltage detector
KR100522017B1 (ko) 스위칭 전원 장치용 오류 제어 회로
EP0238803B1 (en) Stabilized power-supply circuit
US5510944A (en) Power supply over-voltage protection
US4999566A (en) Current converter comprising current responsive, self oscillating, switching regulator
KR910004773Y1 (ko) 과 · 저전압 검출회로
KR20170023575A (ko) 항공기 전원 전압 감지 처리 장치
US5631549A (en) Linear regulator power supply with an overcurrent protection device
US20040160716A1 (en) Power supply detection circuit
JPH01270118A (ja) 定電圧電源回路
JPH05176541A (ja) 補助電源回路
KR940007079B1 (ko) 스위칭 모드파워 서플라이의 보호회로
KR910006299Y1 (ko) 과전압 제어회로
KR930001255Y1 (ko) 과전류 검출 및 보호회로
KR940006978Y1 (ko) 펄스폭 제어 스위칭 모드 전원장치의 과전류 보호회로
KR910002761Y1 (ko) 이상전원에 따른 시스템 보호회로
KR910001694Y1 (ko) 다출력전원회로의 보호회로
KR910009205Y1 (ko) 전원 배압 장치
KR900000146Y1 (ko) 전원스위칭회로
KR930004325Y1 (ko) 집진용 고압 발생회로
SU1003050A2 (ru) Ключевой стабилизатор напр жени
KR900007128Y1 (ko) 순간전류 변환에 대한 안정화 회로
KR930004801Y1 (ko) 병렬 전원의 자동 절체회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee