KR910003667Y1 - Picture side compensating and horizontal picture width control circuit - Google Patents

Picture side compensating and horizontal picture width control circuit Download PDF

Info

Publication number
KR910003667Y1
KR910003667Y1 KR2019870016283U KR870016283U KR910003667Y1 KR 910003667 Y1 KR910003667 Y1 KR 910003667Y1 KR 2019870016283 U KR2019870016283 U KR 2019870016283U KR 870016283 U KR870016283 U KR 870016283U KR 910003667 Y1 KR910003667 Y1 KR 910003667Y1
Authority
KR
South Korea
Prior art keywords
circuit
transistor
amplifier
resistor
horizontal
Prior art date
Application number
KR2019870016283U
Other languages
Korean (ko)
Other versions
KR890007943U (en
Inventor
김정식
Original Assignee
대우전자 주식회사
김용원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 김용원 filed Critical 대우전자 주식회사
Priority to KR2019870016283U priority Critical patent/KR910003667Y1/en
Publication of KR890007943U publication Critical patent/KR890007943U/en
Application granted granted Critical
Publication of KR910003667Y1 publication Critical patent/KR910003667Y1/en

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

내용 없음.No content.

Description

화면 측면 보정회로 및 수평화면 폭 조정회로Screen side correction circuit and horizontal screen width adjustment circuit

제 1 도는 본 고안의 블럭다이어그램.1 is a block diagram of the present invention.

제 2 도는 본 고안의 회로도.2 is a circuit diagram of the present invention.

제 3 도는 본 고안의 각 단의 파형도.3 is a waveform diagram of each stage of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 수직편향회로 2 : 입력단자1: vertical deflection circuit 2: input terminal

3 : 증폭회로 4 : 적분회로3: amplifying circuit 4: integrating circuit

5 : 인버터회로 6 : 직물 바이어스 회로5: inverter circuit 6: fabric bias circuit

7 : 변조회로 8 : 수평편향 출력회로7: modulation circuit 8: horizontal deflection output circuit

OP1: 증폭기 OP2: 적분기OP 1 : Amplifier OP 2 : Integrator

R1~R9: 저항 C1~C9: 콘덴서R 1 to R 9 : resistance C 1 to C 9 : condenser

ZD1, ZD2: 제너다이오드 Q1~Q4: 트랜지스터ZD 1 , ZD 2 : Zener Diodes Q 1 ~ Q 4 : Transistor

Vin : 증폭기 입력전압 V1: 증폭기 출력전압Vin: Amplifier input voltage V 1 : Amplifier output voltage

V2: 적분기 출력전압V 2 : Integrator Output Voltage

본 고안은 텔레비젼 및 모니터 화면의 측면을 보정할 수 있는 것에 관한 것이며, 특히 오.피 앰프(O.P Amp)를 이용하여 수평 화면의 폭을 조정할 수 있는 회로에 관한 것이다.The present invention relates to the ability to correct the sides of television and monitor screens, and more particularly to a circuit that can adjust the width of the horizontal screen using an O.P Amp.

종래에는 트랜스를 사용하여 수평 화면의 폭을 조정하였으나 화면 사이즈가 커질 때 정확한 보정이 어려웠고 자속이 발생되어 주변 기기의 외부 잡음으로 영향을 주었으며 화면을 조정할 수 있는 가변 폭이 적은 등 많은 문제점이 야기되었던 것이다.Conventionally, the transformer is used to adjust the width of the horizontal screen, but when the screen size increases, it is difficult to accurately correct it, magnetic flux is generated, and it is affected by external noise of peripheral devices. will be.

본 고안은 이러한 문제점을 해결하기 위하여 안출된 것으로 오피엠프를 이용하여 간단한 회로를 구성함으로서 화면의 측면과 수평의 화면폭을 보다 정확하고 가변 폭을 넓히고자 하는 데에 본 고안의 목적이 있는 것이다.The present invention has been devised to solve this problem, and it is an object of the present invention to make the screen width of the side and the horizontal of the screen more accurate and variable by constructing a simple circuit using OPAMP.

이하 첨부된 도면에 의해 상세히 설명하면 다음과 같다.Hereinafter, described in detail by the accompanying drawings as follows.

입력단자(2)에 콘덴서(C1)(C2)를 각각 병렬 연결하고 콘덴서(C2)에는 증폭기(OP1)와 저항(R2~R4)으로 구성된 증폭회로(3)를 접속하며 증폭기(OP1)의 출력단에는 저항(R5~R7)과 콘덴서(C3) 및 적분기(OP2)로 이루어진 적분회로(4)를 연결하며 상기 출력단에는 콘덴서(C4)를 통하여 저항(R1~R12)과 트랜지스터(Q1)로 구성된 인버터회로(5)를 접속하고 트랜지스터(Q1)의 콜렉터에 콘덴서(C6) 와 저항(R16)을 통하여 트랜지스터(Q3)의 베이스에 접속함과 동시에, 콘덴서(C7)을 통하여 저항(R13~R14)과 트랜지스터(Q2) 및 제너다이오드(ZD2)로 이루어진 직류 바이어스회로(6)를 연결하며, 상기 출력단에는 저항(R16)을 거쳐 트랜지스터(Q3)의 베이스에 접속하고 상기 베이스에는 저항(R18~R19)과 트랜지스터(Q4)로 구성된 변조회로(7)를 연결하며, 트랜지스터(Q4)의 에미터에는 수평편향 출력회로(8)를 접속하여서 구성된 것이다.The capacitors C 1 and C 2 are connected in parallel to the input terminal 2, and the amplifier C 2 is connected to an amplifier circuit 3 composed of an amplifier OP 1 and resistors R 2 to R 4 . An output circuit of the amplifier OP 1 is connected to an integrated circuit 4 composed of a resistor R 5 to R 7 , a capacitor C 3 , and an integrator OP 2 , and a resistor C 4 to the output terminal through a capacitor C 4 . R base of 1 ~ R 12) and a transistor (capacitor (C 6) and a resistor (transistor (Q 3) via R 16) to the collector of the connection of the inverter circuit 5 is composed of Q 1) and the transistor (Q 1) And a direct current bias circuit (6) consisting of resistors (R 13 to R 14 ), transistors (Q 2 ), and zener diodes (ZD 2 ) through a capacitor (C 7 ), the resistor being connected to the output terminal. (R 16) via the connection to the base of the transistor (Q 3) and said base is connected and a modulation circuit (7) consisting of a resistor (R 18 ~ R 19) and a transistor (Q 4), Transitional The emitter of the emitter (Q 4) is configured to hayeoseo connecting the horizontal deflection output circuit 8.

이러한 구성으로 이루어진 고안의 작용 및 효과를 설명하면 다음과 같다.Referring to the operation and effects of the invention made of such a configuration as follows.

제 1 도는 본 고안의 블록 다이어 그램으로서 수직편향회로(1)에서 발생하는 신호는 입력단자(2)를 통하여 증폭회로(3)에서 증폭된 다음 적분회로(4)를 통과하여 화면 측면 보정에 필요한 파형으로 만들어지고 인버터회로(5)에서는 수직편향회로(1)에서 발생한 신호와 같은 위상을 만들어 변조회로(7)에 보내어지며 이때 직류 바이어스회로(6)에 의해 수평 화면 폭을 조절할 수 있도록 되어 있다.1 is a block diagram of the present invention, the signal generated in the vertical deflection circuit (1) is amplified by the amplifier circuit (3) through the input terminal (2) and then passed through the integration circuit (4) necessary for screen side correction The inverter circuit 5 is made into a waveform and is made in phase with the signal generated from the vertical deflection circuit 1 and sent to the modulation circuit 7, whereby the horizontal screen width can be adjusted by the DC bias circuit 6. .

도면 제 2 도는 본 고안의 구체적인 회로로써 상세히 설명하면, 수직편향회로(1)에서 출력되는 신호는 제 3a 도와 같이 수직 주기의 톱니파형이 출력되어 입력단자(2)에 입력되면 콘덴서(C2)를 통하여 직류분이 지지되고 교류분 만을 통과하여 증폭기(OP1)에 입력되면 증폭회로(3)를 통하여 증폭과정을 거친후 증폭기 출력 전압(V1)은으로 결정되며 저항(R4) 및 입력 전압(Vin)은 항시 일정한 값을 가지므로 저항(R3)를 가변함으로서 화면 측면의 보정량을 결정할 수 있다.2 is a detailed circuit of the present invention, the signal output from the vertical deflection circuit (1) is a sawtooth waveform of the vertical period is output as shown in the 3a diagram and is input to the input terminal (2) condenser (C 2 ) When the direct current component is supported through the AC component and is input to the amplifier OP 1 through the AC component, the amplifier output voltage V 1 is Since the resistance R 4 and the input voltage Vin always have a constant value, the amount of correction on the side of the screen may be determined by varying the resistance R 3 .

한편 증폭된 톱니파형을 적분회로(4)에 입력되는데 적분기(OP2)를 통과한 적분기 출력 전압(V2)은로 출력 전압이 결정된다.On the other hand, the amplified sawtooth waveform is input to the integrating circuit 4, and the integrator output voltage V 2 passing through the integrator OP 2 is The output voltage is determined by

적분회로(4)를 통해 적분된 파형은 제 3b 도와 같이 포물선 파형이 되어 화면 측면 보정에 적당한 파형이 되고, 이 파형은 수직편향회로(1)에서 출력된 톱니파형과 동상을 만들기 위하여 트랜지스터(Q1)의 베이스에 입력되면 저항(R9~R10)과 조합하여 인버터회로(5)가 구성되어 제 3c 도와 같이 적분된 파형과 반대의 위상으로 출력된다.The waveform integrated through the integrating circuit 4 becomes a parabolic waveform as shown in FIG. When input to the base of 1 ), the inverter circuit 5 is configured in combination with the resistors R 9 to R 10 to be output in a phase opposite to the integrated waveform as shown in FIG. 3C.

한편 트랜지스터(Q1)에서 출력된 신호는 저항(R13)(R14)으로 결정되는 트랜지스터(Q2)의 베이스와 에미터간의 전압(VBE)과 에미터에 접속된 제너다이오드(ZD2)의 전압이 합하여진 것이 직류 바이어스회로(6)의 전압에 의해 트랜지스터(Q3)의 베이스에 입력된다. 즉 저항(R14)의 가변에 따라 수평화면 폭을 조정할 수 있게 한 것이다. 또한 트랜지스터(Q3)에 의해 증폭된 파형은 변조회로(7)인 트랜지스터(Q4)의 베이스에 입력되어 수평편향 출력회로(8)의 전원 전압을 제어함으로서 보다 정확한 화면 측면 보정과 수평 화면 폭을 조정할 수 있는 것이다.Meanwhile, the signal output from the transistor Q 1 is a voltage V BE between the base and the emitter of the transistor Q 2 determined by the resistors R 13 and R 14 and a zener diode ZD 2 connected to the emitter. ) Is added to the base of the transistor Q 3 by the voltage of the DC bias circuit 6. That is, the horizontal screen width can be adjusted according to the change of the resistor R 14 . In addition, the waveform amplified by the transistor Q 3 is input to the base of the transistor Q 4 , which is the modulation circuit 7, to control the power supply voltage of the horizontal deflection output circuit 8, thereby providing more accurate screen side correction and horizontal screen width. Can be adjusted.

이상에서 상술한 바와 같이 오.피 앰프(OP1)(OP2)를 이용한 간단한 회로를 구성하여 저항(R3)을 가변하여 출력 전압을 변화시키므로서 화면 측면의 정확한 보정이 용이하고 자속이 발생되지 않아 주변기의 외부 잡음으로 영향을 끼치지 않을 뿐아니라, 저항(R14)를 가변하여 출력전압을 변화시켜 수평화면폭을 조정하므로서 가변폭이 트랜스를 이용한 것보다 훨씬 능가하는등 많은 이점이 있는 고안인 것이다.As described above, a simple circuit using the op amps OP 1 and OP 2 is configured to change the output voltage by varying the resistance R 3 , thereby making it easy to accurately correct the sides of the screen and generate magnetic flux. Not only does not affect the external noise of the peripheral, but also has a number of advantages, such as variable (R 14 ) by varying the output voltage to adjust the horizontal screen width, far more than using a transformer It is an idea.

Claims (1)

입력단자(2)에 콘덴서(C1)(C2)를 각각 병렬 연결하고 콘덴서(C2)에는 증폭기(OP1)와 저항(R2~R1)으로 구성된 증폭회로(3)를 접속하며, 증폭기(OP1)의 출력단에는 저항(R5~R7)과 콘덴서(C3) 및 적분기(OP2)로 이루어진 적분회로(4)를 연결하며 상기 출력단에는 콘덴서(C1)를 통하여 저항(R9~R12)과 트랜지스터(Q1)로 구성된 인버터회로(5)를 접속하고 트랜지스터(Q1)의 콜렉터에 콘덴서(C6)와 저항(R16)을 통하여 트랜지스터(Q3)의 베이스에 접속함과 동시에, 콘덴서(C7)을 통하여 저항(R13~R14)과 트랜지스터(Q2) 및 제너다이오드(ZD2)로 이루어진 직류 바이어스회로(6)를 연결하며, 상기 출력단에는 저항(R16)을 거쳐 트랜지스터(Q3)의 베이스에 접속하고 상기 베이스에는 저항(R18~R19)과 트랜지스터(Q4)로 구성된 변조회로(7)를 연결하며, 트랜지스터(Q4)의 에미터에는 수평편향 출력회로(8)를 접속하여서 된 화면 측면 보정회로 및 수평화면 폴 조정회로.The capacitors C 1 and C 2 are connected in parallel to the input terminal 2, and the amplifier C 2 is connected to an amplifier circuit 3 composed of an amplifier OP 1 and resistors R 2 to R 1 . In the output terminal of the amplifier OP 1 , a resistor R 5 to R 7 is connected to the integrating circuit 4 consisting of a capacitor C 3 and an integrator OP 2 , and the output terminal is connected through a capacitor C 1 . a (R 9 ~ R 12) and the transistor capacitor (C 6) and a resistor transistor (Q 3) via a (R 16) to the collector of the connection of the inverter circuit 5 is composed of (Q 1) and the transistor (Q 1) At the same time as connecting to the base, via a capacitor (C 7 ) is connected to a DC bias circuit (6) consisting of a resistor (R 13 ~ R 14 ), a transistor (Q 2 ) and a zener diode (ZD 2 ), the output terminal and a resistance (R 16) via the connection to the base of the transistor (Q 3) and connected to a modulation circuit (7) consisting of a resistor (R 18 ~ R 19) and a transistor (Q 4), the said base, Transitional Emitter (Q 4), the emitter has a horizontal deflection output circuit 8, the screen side of the correction circuit and the horizontal screen adjustment circuit hayeoseo pole connected to the.
KR2019870016283U 1987-09-25 1987-09-25 Picture side compensating and horizontal picture width control circuit KR910003667Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870016283U KR910003667Y1 (en) 1987-09-25 1987-09-25 Picture side compensating and horizontal picture width control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870016283U KR910003667Y1 (en) 1987-09-25 1987-09-25 Picture side compensating and horizontal picture width control circuit

Publications (2)

Publication Number Publication Date
KR890007943U KR890007943U (en) 1989-05-18
KR910003667Y1 true KR910003667Y1 (en) 1991-05-31

Family

ID=19268225

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870016283U KR910003667Y1 (en) 1987-09-25 1987-09-25 Picture side compensating and horizontal picture width control circuit

Country Status (1)

Country Link
KR (1) KR910003667Y1 (en)

Also Published As

Publication number Publication date
KR890007943U (en) 1989-05-18

Similar Documents

Publication Publication Date Title
KR910003667Y1 (en) Picture side compensating and horizontal picture width control circuit
US4262220A (en) Optical current isolator circuit
US4275417A (en) Aperture correction signal processing circuit
JPS5944177A (en) High-voltage stabilizer
KR950006246B1 (en) Cathode clamping circuit apparatus with digital control
JPH05207308A (en) Device for controlling linearity of horizontal deflection step
JPS6359197B2 (en)
US3712999A (en) Control-circuit for a deflection circuit of a display arrangement
FI102801B (en) Parabolic Voltage Generating Circuit
US4160936A (en) Fast-start vertical current feedback circuit
JP3354926B2 (en) Circuit device for generating vertical frequency deflection current
JPH10117360A (en) Bus control arrangement using duty cycle modulation control signal
KR910003665Y1 (en) Trapezoid distortion control circuit for crt
US4771217A (en) Vertical deflection circuit for a cathode-ray tube having a vertical image-position adjustment circuit
KR910005876Y1 (en) Automatic horizontal amplitude control circuit
JPH06261228A (en) Gamma correction circuit
KR900009586Y1 (en) Circuit for controlling dimensious and shape
JPH079482Y2 (en) Gamma correction circuit
KR100191729B1 (en) Controller for screen voltage of braun tube
JPS6113403B2 (en)
KR890001353Y1 (en) Pincusion scan correction circuit
KR0155592B1 (en) Horizontal size correction circuit
KR900010810Y1 (en) Dual mode automatic transfer circuit of monitor
JPH01161909A (en) Signal transmission circuit using photocoupler
KR950002322B1 (en) Picture compensating circuit for monitor

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010430

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee