KR910001213B1 - Zero space detecting circuit in time of reproducing the digital audio system of rotary head method - Google Patents

Zero space detecting circuit in time of reproducing the digital audio system of rotary head method Download PDF

Info

Publication number
KR910001213B1
KR910001213B1 KR1019850010050A KR850010050A KR910001213B1 KR 910001213 B1 KR910001213 B1 KR 910001213B1 KR 1019850010050 A KR1019850010050 A KR 1019850010050A KR 850010050 A KR850010050 A KR 850010050A KR 910001213 B1 KR910001213 B1 KR 910001213B1
Authority
KR
South Korea
Prior art keywords
signal
digital audio
zero
output
audio system
Prior art date
Application number
KR1019850010050A
Other languages
Korean (ko)
Other versions
KR870006555A (en
Inventor
김용석
Original Assignee
삼성전자 주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정재은 filed Critical 삼성전자 주식회사
Priority to KR1019850010050A priority Critical patent/KR910001213B1/en
Publication of KR870006555A publication Critical patent/KR870006555A/en
Application granted granted Critical
Publication of KR910001213B1 publication Critical patent/KR910001213B1/en

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise

Abstract

The circuit is for detecting the zero block including the zero signal in the digital audio system. The circuit comprises a serial/ parallel shift register (211) shifting the serial input digital audio signal to provide the parallel output by a clock signal (CK), and a detection signal output circuit (212) detecting the zero block by comparing whether all outputs of the circuit (1) are in low state. If one of the input signals is not the zero block's signal, one of output taps (Q0-N-1) of the register (211) provides high level signal and one of NOR gates (NOR1-K) provides low level signal so that the detected signal is not determined for the zero block.

Description

회전헤드방식 디지탈 오디오 시스템의 재생시 제로구간 검출회로Zero section detection circuit during playback of rotary head type digital audio system

제1도는 테이프에 기록 및 재생되는 디지탈 오디오 신호의 형태를 보인 설명도,1 is an explanatory diagram showing the shape of a digital audio signal recorded and reproduced on a tape;

제2도의(a)-(e)는 헤드의 스위칭시 오버랩 구간을 설명하기 위한 파형도,(A)-(e) of FIG. 2 are waveform diagrams for explaining the overlap section when switching the head,

제3도의(a)(b)는 테이프에 기록 및 재생되는 디지탈 오디오 신호의 데이터 구간과 제로구간을 설명하기 위한 파형도,(A) and (b) of FIG. 3 are waveform diagrams for explaining the data section and zero section of a digital audio signal recorded and reproduced on a tape;

제4도는 회전헤드방식 디지탈 오디오 시스템의 재생블록도,4 is a playback block diagram of a rotating head type digital audio system,

제5도는 본 발명의 제로구간 검출회로에 의한 제4도의 동기 검출 및 보상회로의 상세 블록도,5 is a detailed block diagram of the synchronous detection and compensation circuit of FIG. 4 by the zero-section detection circuit of the present invention;

제6도는 본 발명의 제로구간 검출회로의 실시예를 보인 상세 회로도.6 is a detailed circuit diagram showing an embodiment of a zero section detection circuit of the present invention.

* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

211 : 직렬/ : 병렬 시프트 레지스터 212 : 검출신호 출력부211: serial /: parallel shift register 212: detection signal output

본 발명은 비디오 테이프 레코더의 데크부를 이용하여 디지탈 오디오 신호를 테이프에 기록하고 재생하는 회전헤드방식 디지탈 오디오 시스템에 있어서, 테이프의 재생시 재생되는 디지탈 오디오 신호에서 제로구간을 검출하는 회전헤드방식 디지탈 오디오 시스템의 재생시 제로구간 검출회로에 관한 것이다.The present invention relates to a rotating head type digital audio system for recording and reproducing a digital audio signal on a tape by using a deck portion of a video tape recorder, wherein the rotating head type digital audio detecting a zero section in the digital audio signal reproduced when the tape is played back. A zero section detection circuit in the regeneration of the system.

회전헤드방식 디지탈 오디오 시스템은 비디오 테이프 레코더에서 사용하는 데크부를 이용하여, 오디오 신호를 디지탈 신호로 변환한 디지탈 오디오 신호를 테이프에 기록하고 재생하는 시스템이다. 디지탈 오디오 신호는 제1도에 도시된 바와 같이 블록 동기신호(BS)와, 프레임 등기신호(FS)와, 데이타신호(DATA)가 160비트로 하나의 프레임을 구성하고 있다.A rotating head type digital audio system is a system for recording and reproducing a digital audio signal obtained by converting an audio signal into a digital signal on a tape using a deck portion used in a video tape recorder. As shown in FIG. 1, the digital audio signal is composed of a block synchronization signal BS, a frame registration signal FS, and a data signal DATA of 160 bits.

그리고, 테이프에 기록되어 있는 디지탈 오디오 신호를 재생할 경우에는, 제2도의(a)에 도시된 바와 같은 52Hz의 수직동기신호의 주기로 발진기를 동작시켜 제2도의(b)에 도시된 바와 같은 재생 스위칭 신호를 발생 즉, 19.2307msec의 주기로 재생 스위칭 신호를 발생시키고, 그 재생 스위칭 신호를 기준으로 회전 헤드드럼을 구동시켜 회전 헤드드럼에서 제2도의(c)에 도시된 바와 같이 헤드드럼 신호가 발생되게 함과 아울러 회전헤드드럼에 설치되어 있는 제1 및 제2헤드를 제2도의(d) 및 (e)에 도시된 바와 같이 스위칭시키고 있다. 이때, 수직동기 신호의 시점에서 헤드의 스위칭시 약 74.3476μsec의 시간동안 오버 랩(over lap) 구간이 있으므로 이 오버랩 구간으로 인한 잡음신호의 발생을 방지하기 위하여 제3도의(a)에 도시된 바와 같이 수직동기 신호의 2배 주파수를 갖는 104Hz의 신호를 기준으로 하여 데이타 신호와 제로신호를 교호로 실고, 그 제로신호는 제3도의(b)에 도시된 바와 같이 수직동기 신호의 하강구간에 위치되게 하고, 데이타 신호는 잡음 신호가 발생되지 않는 수직동기 신호의 상승구간에 위치되게 하고 있다.When the digital audio signal recorded on the tape is reproduced, the oscillator is operated at a cycle of a 52 Hz vertical synchronization signal as shown in FIG. 2A to reproduce playback switching as shown in FIG. 2B. Generating a signal, i.e., generating a regenerative switching signal at a period of 19.2307 msec, and driving the rotating head drum based on the regenerative switching signal to generate the head drum signal as shown in FIG. In addition, the first and second heads installed in the rotating head drum are switched as shown in FIGS. 2 (d) and (e). At this time, since there is an overlap section for a time of about 74.3476 μsec when the head is switched at the time of the vertical synchronization signal, as shown in FIG. 3 (a) to prevent the generation of the noise signal due to the overlap section. Likewise, the data signal and the zero signal are alternately loaded on the basis of the signal of 104 Hz having twice the frequency of the vertical synchronization signal, and the zero signal is located in the falling section of the vertical synchronization signal as shown in (b) of FIG. The data signal is placed in the rising section of the vertical synchronization signal where no noise signal is generated.

이러한 회전헤드방식 디지탈 오디오 시스템에 있어서, 본 발명은 테이프의 재생시 재생되는 디지탈 오디오 신호에서 제로 신호가 실린 제로구간을 검출하는 제로구간 검출회로를 창안한 것으로 이를 첨부된 제4도 내지 제6도의 도면을 참조하여 상세히 설명하면 다음과 같다.In such a rotary head type digital audio system, the present invention has devised a zero section detection circuit for detecting a zero section in which a zero signal is carried in a digital audio signal reproduced at the time of playing a tape. When described in detail with reference to the drawings as follows.

제4도는 회전헤드방식 디지탈 오디오 시스템의 재생블럭도로서 이에 도시된 바와 같이, 테이프에서 디지탈 오디오 신호를 재생하는 재생부(1)와, 상기 재생부(1)의 출력신호에서 동기신호를 검출하고 보상하는 동기검출 및 보상회로(2)와, 상기 동기검출 및 보상회로(2)의 출력신호에서 디지탈 오디오 신호를 복조하는 복조회로(3)와, 상기 복조회로(3)에서 출력되어 퍼버(4)를 통과한 디지탈 오디오 신호에서 에러신호를 정정하는 에러정정부(5)와, 상기 에러정정부(5)의 출력신호를 아날로그 신호로 변환하여 출력하는 디지탈/아날로그 변환기(6)로 구성된다.4 is a reproduction block diagram of a rotating head type digital audio system, and as shown therein, a reproduction unit 1 for reproducing a digital audio signal from a tape, and a synchronization signal is detected from an output signal of the reproduction unit 1; A synchronous detection and compensation circuit 2 for compensating, a demodulation circuit 3 for demodulating a digital audio signal from an output signal of the synchronous detection and compensation circuit 2, and an output from the demodulation circuit 3 and a buffer An error correction unit 5 for correcting an error signal in the digital audio signal passing through (4), and a digital / analog converter 6 for converting the output signal of the error correction unit 5 into an analog signal and outputting the analog signal. do.

이와 같이 구성된 회전헤드방식 디지탈 오디오 시스템은 데크부에 장착된 테이프에서 재생부(1)가 디지탈 오디오 신호를 재생하면, 그 디지탈 오디오 신호는 동기검출 및 보상회로(2)로 입력되어 블록 동기신호와 프레임 동기신호가 검출되고 보상된 후 복조회로(3)에서 복조된다.In the rotating head type digital audio system configured as described above, when the playback unit 1 reproduces the digital audio signal from the tape mounted on the deck unit, the digital audio signal is inputted to the synchronous detection and compensation circuit 2 to provide the block synchronization signal. The frame synchronizing signal is detected and compensated and then demodulated in the demodulation circuit 3.

복조회로(3)에서 복조된 디지탈 오디오 신호는 버퍼(4)를 통하고, 에러정정부(5)에서 에러신호가 정정된후 디지탈/아날로그 변환기(6)에서 아날로그 신호로 변환되어 출력된다.The digital audio signal demodulated by the demodulation circuit 3 passes through the buffer 4, and after the error signal is corrected by the error correction unit 5, is converted into an analog signal by the digital / analog converter 6 and output.

그리고, 제5도는 본 발명의 제로구간 검출회로에 의한 제4도의 동기검출 및 보상회로(2)의 상세블록도로서 이에 도시된 바와 같이, 재생부(1)에서 출력되는 디지탈 오디오 신호에서 제로구간을 검출하는 제로구간 검출부(21)와, 재생부(1)에서 출력되는 디지탈 오디오 신호에서 블록동기신호와 프레임 동기신호를 각기검출하는 블록동기 검출부(22) 및 프레임 동기 검출부(23)와, 블록동기 신호의 파괴시 상기 블록동기 검출부(22)에서 출력되는 블록동기 신호를 상기 제로구간 검출부(21)의 출력신호에 따라 보상하는 블록동기 파괴시 보상회로(24)와, 상기 프레임 동기검출부(23)가 출력하는 프레임 동기신호의 파괴시 이를 보상하는 프레임 동기 파괴시 보상회로(25)로 구성된다.FIG. 5 is a detailed block diagram of the synchronous detection and compensation circuit 2 of FIG. 4 by the zero section detecting circuit of the present invention. As shown therein, the zero section in the digital audio signal output from the playback section 1 is shown. A zero-section detector 21 for detecting a signal, a block sync detector 22 and a frame sync detector 23 for detecting a block sync signal and a frame sync signal from a digital audio signal output from the playback unit 1, respectively, and a block Compensation circuit 24 and the frame synchronization detection unit 23 when the block synchronization is destroyed to compensate for the block synchronization signal output from the block synchronization detection unit 22 when the synchronization signal is destroyed according to the output signal of the zero section detection unit 21. Compensation circuit 25 for frame synchronization destruction when compensating for the frame synchronization signal output by

이와 같이 구성된 동기검출 및 보상회로(2)는, 재생부(1)에서 재생된 디지탈 오디오 신호가 입력되면, 제로구간 검출부(21)는 입력된 디지탈 오디오 신호에서 제로구간을 검출하여 출력하고, 블록동기 검출부(22) 및 프레임 동기 검출부(23)는 각기 블록동기 신호와 프레임 동기신호를 검출하여 출력한다.When the digital audio signal reproduced by the reproduction unit 1 is input, the synchronous detection and compensation circuit 2 configured as described above detects and outputs a zero period from the input digital audio signal. The sync detector 22 and the frame sync detector 23 respectively detect and output a block sync signal and a frame sync signal.

그러면, 블록동기 파괴시 보상회로(24)는 블록동기 검출부(22)가 출력하는 블록동기 신호가 파괴되어 있는지를 판별하고, 파괴되어 있을 경우에 제로구간 검출부(21)의 출력신호에 따라 보상하여 출력하며, 프레임 동기 파괴시 보상회로(25)도 프레임 동기 검출부(23)가 출력하는 프레임 동기 신호가 파괴되어 있는지를 판별하고, 파괴되어 있을 경우에 보상하여 출력하게 된다.Then, when the block synchronization is broken, the compensation circuit 24 determines whether or not the block synchronization signal output by the block synchronization detection unit 22 is broken, and compensates according to the output signal of the zero section detection unit 21 when the block synchronization signal is broken. When the frame synchronization is broken, the compensation circuit 25 also determines whether the frame synchronization signal outputted by the frame synchronization detection unit 23 is destroyed, and compensates and outputs when the frame synchronization signal is broken.

한편, 제6도를 본 발명에 의한 재생구간 검출부(2l)의 실시예를 보면 상세 회로도로서 이에 도시된 바와 같이, 재생부(1)에서 출력되는 디지탈 오디오 신호가 직렬/병렬 시프트 레지스터(211)의 입력단자(IN)에 입력되게 하고 직렬/병렬 시프트 레지스터(211)의 클럭단자(CK)에는 클럭신호가 인가되게 하였다.Meanwhile, referring to FIG. 6, the embodiment of the playback section detecting section 2l according to the present invention shows a detailed circuit diagram. As shown in FIG. Is inputted to the input terminal IN, and a clock signal is applied to the clock terminal CK of the serial / parallel shift register 211.

직렬/병렬 시프트 레지스터(211)의 출력단자(Q0, Q1, Q2) (Q3, Q4, Q5) (Q6, Q7, Q8)‥‥는 3입력 노아게이트(NOR1) (NOR2) (NOR3)‥‥의 입력단자에 접속하고, 노아게이트(NOR1) (NOR2) (NOR3)‥‥의 출력단자는 앤드게이트(AND)의 입력단자에 접속하여 앤드게이트(AND)에서 제로 구간의 검출신호가 출력되게 검출신호출력부(212)를 구성하였다.The output terminals (Q 0 , Q 1 , Q 2 ) (Q 3 , Q 4 , Q 5 ) (Q 6 , Q 7 , Q 8 ) of the serial / parallel shift register 211 are 3 input NOR gates (NOR). 1 ) Connect to the input terminal of (NOR 2 ) (NOR 3 ) ...., and the output terminal of the NOR gate (NOR 1 ) (NOR 2 ) (NOR 3 ) .... The detection signal output unit 212 is configured to output the detection signal in the zero section from the gate AND.

이와 같이 구성된 본 발명은 재생부(1)에서 디지탈 오디오 신호가 재생되어 입력되면, 직렬/병렬 시프트 레지스터(211)는 그 입력되는 디지탈 오디오 신호를 클럭단자(CK)에 인가되는 클럭신호에 따라 시프트시켜 출력단자(Q0, Q1, Q2,…)로 병렬 출력하게 된다.According to the present invention configured as described above, when the digital audio signal is reproduced and input by the reproduction unit 1, the serial / parallel shift register 211 shifts the input digital audio signal according to the clock signal applied to the clock terminal CK. The output terminals (Q 0 , Q 1 , Q 2 ,…) are output in parallel.

이때, 입력되는 디지탈 오디오 신호가 제로구간이 아닐경우에는 어느 하나의 출력단자(Q1) 또는 (Q2, Q3)…에서 고전위가 출력되고, 그 고전위에 의하여 노아게이트(NOR1) 또는 (NOR2) (NOR3)…가 저전위를 출력하므로 앤드게이트(AND)가 저전위를 출력하여 제로구간이 아님을 알리게 된다.At this time, when the input digital audio signal is not in the zero section, any one of the output terminals Q 1 or Q 2 , Q 3 . The high potential is outputted at, and the high potential causes noah gate (NOR 1 ) or (NOR 2 ) (NOR 3 ). Outputs a low potential, so the AND gate (AND) outputs a low potential to indicate that it is not zero.

즉, 예를 들면, 출력단자(Q0)에서 고전위가 출력된다고 가정할 경우에 노아게이트(NOR1)가 저전위를 출력하게 되므로 앤드게이트(AND)가 저전위를 출력하여 제로구간이 아님을 알리게 된다.That is, for example, when the high potential is output from the output terminal Q 0 , the NOA gate NOR 1 outputs the low potential, and thus the AND gate AND outputs the low potential, and thus is not zero. You will be informed.

그리고, 제로구간일 경우에는 재생부(1)로 입력되는 디지털 오디오 신호가 모두 저전위이면, 직렬/병렬 시프트 레지스터(211)의 출력단자(Q0, Q1, Q2…)에서 모두 저전위가 출력되므로 노아게이트(NOR1, NOR2, NOR3, …)가 모두 고전위를 출력하고, 앤드게이트(AND)가 고전위를 출력하여 제로 구간임을 알리게 된다.When the digital audio signals input to the reproduction unit 1 are all low potentials in the zero section, all of the low potentials are output at the output terminals Q 0 , Q 1 , Q 2 ... Of the serial / parallel shift register 211. Since the NOR gates NOR 1 , NOR 2 , NOR 3 ,..., All output high potentials, the AND gate AND outputs high potentials to indicate that the interval is zero.

이상에서 상세히 설명한 바와 같이 본 발명은 테이프에서 재생되는 디지탈 오디오 신호에서 제로신호가 실린 제로구간을 정확히 검출하여 재생 디지탈 오디오 신호를 정확히 아날로그 오디오 신호로 변환할 수 있도록 하는 등의 효과가 있다.As described in detail above, the present invention has an effect of accurately detecting a zero section in which a zero signal is carried in a digital audio signal reproduced on a tape, so that the reproduced digital audio signal can be accurately converted into an analog audio signal.

Claims (1)

제로신호와 데이타 신호를 교호로 테이프에 기록하고 재생하는 회전헤드방식 디지탈 오디오 시스템에 있어서, 상기 테이프에서 재생되는 직렬의 디지탈 오디오 신호를 순차시프트시켜 병렬로 출력하는 직렬/병렬 시프트 레지스터(211)와, 상기 직렬/병렬 시프트 레지스터(211)가 출력단자(Q0, Q1, Q2…)로 모두 저전위로 출력하는 지를 판별하여 제로신호가 실린 제로구간의 검출 신호를 출력하는 검출신호 출력부(212)로 구성함을 특징으로 하는 회전헤드방식 디지탈 오디오 시스템의 재생시 제로구간 검출회로.A rotary head type digital audio system for alternately recording and reproducing a zero signal and a data signal on a tape, comprising: a serial / parallel shift register 211 for sequentially shifting and outputting serial digital audio signals reproduced on the tape in parallel; A detection signal output unit which determines whether the serial / parallel shift register 211 outputs all of the output terminals Q 0 , Q 1 , Q 2 ... At low potential and outputs a detection signal of a zero section in which a zero signal is loaded; And a zero section detection circuit during reproduction of the rotating head type digital audio system.
KR1019850010050A 1985-12-31 1985-12-31 Zero space detecting circuit in time of reproducing the digital audio system of rotary head method KR910001213B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019850010050A KR910001213B1 (en) 1985-12-31 1985-12-31 Zero space detecting circuit in time of reproducing the digital audio system of rotary head method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019850010050A KR910001213B1 (en) 1985-12-31 1985-12-31 Zero space detecting circuit in time of reproducing the digital audio system of rotary head method

Publications (2)

Publication Number Publication Date
KR870006555A KR870006555A (en) 1987-07-13
KR910001213B1 true KR910001213B1 (en) 1991-02-26

Family

ID=19244560

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850010050A KR910001213B1 (en) 1985-12-31 1985-12-31 Zero space detecting circuit in time of reproducing the digital audio system of rotary head method

Country Status (1)

Country Link
KR (1) KR910001213B1 (en)

Also Published As

Publication number Publication date
KR870006555A (en) 1987-07-13

Similar Documents

Publication Publication Date Title
KR900006566B1 (en) Pcm signal recording and reproducing apparatus
US4437125A (en) Digital signal processing method and apparatus
KR910001467B1 (en) Image memory control apparatus of video signal reproducing system
US5204787A (en) Time base correcting apparatus with means for inhibiting memory write and read addresses to prevent address overlap
KR860002813A (en) Time Base Correction Device
JPS6215946B2 (en)
US4977462A (en) Apparatus for correcting a time base error in a video signal
KR910001213B1 (en) Zero space detecting circuit in time of reproducing the digital audio system of rotary head method
KR890000085B1 (en) Universal video data playback background of the invention
KR920008146B1 (en) Data reproducing apparatus
KR920001127B1 (en) Recording mode switching method
KR900007373B1 (en) Digital signal demodulating apparatus
JPS598482A (en) Recorder and reproducer for video signal
JPS60111369A (en) Recording and reproducing device
JPS60134683A (en) Magnetic recorder and reproducing device
JP3311428B2 (en) Track following control method
KR940006727B1 (en) Recording and reproducing apparatus
KR910002346B1 (en) Switching circuit of mono and multi track
JPH0557668B2 (en)
JPS60107760A (en) Video tape driving device
JPH0212774Y2 (en)
JPS5833379A (en) Static picture recorder
JP2959320B2 (en) ID code detection method and ID code detection device
KR100223160B1 (en) Method and device for recording/detecting sync. signals of a digital vcr
JPH0435821B2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030129

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee