KR910000549B1 - 원거리 전송장치의 케이블 보상회로 - Google Patents

원거리 전송장치의 케이블 보상회로 Download PDF

Info

Publication number
KR910000549B1
KR910000549B1 KR1019870014399A KR870014399A KR910000549B1 KR 910000549 B1 KR910000549 B1 KR 910000549B1 KR 1019870014399 A KR1019870014399 A KR 1019870014399A KR 870014399 A KR870014399 A KR 870014399A KR 910000549 B1 KR910000549 B1 KR 910000549B1
Authority
KR
South Korea
Prior art keywords
signal
transistor
output
video signal
amplifier
Prior art date
Application number
KR1019870014399A
Other languages
English (en)
Other versions
KR890011390A (ko
Inventor
이효삼
박상조
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019870014399A priority Critical patent/KR910000549B1/ko
Publication of KR890011390A publication Critical patent/KR890011390A/ko
Application granted granted Critical
Publication of KR910000549B1 publication Critical patent/KR910000549B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.

Description

원거리 전송장치의 케이블 보상회로
제1도는 비데오 신호전송장치의 블럭다이어 그램도.
제2도는 본 발명의 블럭다이어 그램도.
제3도는 본 발명의 회로도.
제4도는 본 발명 회로도의 각부 파형도로써,
제4a도는 비데오 신호 파형도.
제4b도는 비데오 신호(V1)의 주파수 특성도.
제4c도는 전압(VF)의 주파수 특성도.
제4d도는 가변저항(VR1)(VR3)에 따른 특성도.
제4e도는 자동제어 전압(VF1)(VF2)의 출력상태도.
제4f도는 랫치는 랫치되고 아날로그 디지탈 콘버터가 동작하지 아니하는 출력상태도.
* 도면의 주요부분에 대한 부호의 설명
5 : 비데오 신호 증폭 및 클램프부 10 : 등화증폭부
15 : 케이블 길이에 따른 보상시그널 제어부
20 : 제어신호 증폭부 1 : 아날로그 디지탈 콘버터
2 : 랫치 3 : 디지탈 아날로그 콘버터
OP1-OP3: OP앰프 AD : 앤드게이트
LED : 발광다이오드 Q1-Q6: 트랜지스터
R1-R34: 저항 C1-C34: 콘덴서
ZD1,ZD2: 제너다이오드 VR1-VR21: 가변저항
FET1,FET2: 전계효과 트랜지스터 4 : 필터
본 발명은 방송용 카메라 시스템의 신호전송장치에 있어서, 케이블의 길이를 검출하여 비데오 카메라에서 출력되는 비데오 신호를 자동으로 등화(EQUALIZING)시킬 수 있게한 원거리 전송장치의 케이블 보상회로에 관한 것이다. 비데오 카메라에서 전송되는 비데오 신호는 전송선로인 케이블의 길이에 따라 감쇠가 일어나게 되므로 방송용 카메라 시스템에서는 이를 보상해 주어야만 양호한 비데오 신호를 전송시킬 수 있는 것이었다.
따라서, 종래에도 비데오 카메라의 신호출력을 전송시키는 케이블의 길이에 따라 다르게 나타나는 감쇠량을 보상하기 위하여 케이블의 길이를 7단계로 구분하여(예를 들면 50,100,150,200,250,300,350m)보상해 주도록 되어 있으나 케이블의 보상 단계가 적기 때문에 넓은 범위에 대한 보정을 행할 수가 없으며 설정되는 케이블의 길이에 따라 수동으로 절환시켜 주어야만 보상시킬 수 있기 때문에 조작성이 좋지 못한 단점이 있는 것이었다.
즉, 케이블 길이를 50m로 세팅하여 시스템을 조정한 후 케이블 길이를 200m로 변경시킬 경우에는 수동으로 케이블 길이 변화에 대한 보상을 해주어야 하므로 사용상 불편함이 있는 것이다.
상기와 같은 점을 감안하여 본 발명에서는 넓은 범위의 케이블 보상 능력을 보유함과 동시에 (256단계) 케이블의 길이에 따라 자동으로 보상을 기할 수 있게 함으로써 조작성이 양호한 케이블 보상회로를 제공하고자 하는 것을 목적으로 하고 있는 것으로 원거리 전송장치의 전원공급 회로가 카메라로 전원을 공급할때에 케이블의 길이가 길수록 공급되는 전압이 높아진다는 점에 착안하여 아날로그 디지탈 콘버터 및 디지탈 아날로그 콘버터를 이용해 256단계로 케이블 보정을 기할 수 있게 하며 케이블의 길이에 따라 자동으로 보상될때에 안정도를 높히기 위해서 파워 '온'시 몇초후에 보정을 기할 수 있게 하고 일단 보정이 되면 파워 '오프'를 하지 않는 한 그 상태를 유지하여 오동작을 예방하게 하는 동시에 발광다이오드를 사용하여 케이블 보정 완료가 되는 것을 확인할 수 있도록 하여 안정성을 높일 수 있도록 한 것이다.
이와같은 본 발명의 바람직한 실시예를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제1도는 비데오 신호전송장치의 블럭다이어 그램도로서 칼라 비데오 카메라(30)와 연결되는 원거리 보상장치(60)는 전원을 공급하는 전원부(40)와, 원거리 전송장치의 케이블 보상회로의 상태를 제어 구동하는 원거리 보상제어 및 카메라 제어부(50)와, 본 발명의 회로를 나타내는 원거리 전송장치의 케이블 보상회로로 나누어진다.
본 발명은 원거리 보상장치(60)와 칼라 비데오 카메라(30)가 연결될때에 케이블의 길이가 길수록 칼라 비데오 카메라(30)에 전원부(40)에서 높은 전압을 공급시키는 것에 착안하여 카메라 공급 전압을 감지하여 본 발명의 원거리 전송장치의 케이블 보상회로가 구동하게 된다.
제2도는 본 발명의 블럭다이어 그램도로서 칼라 비데오 카메라(30)에서 촬영한 비데오 신호(V1)를 증폭시키고 수평 블랭킹 펄스(V12)로써 클램핑 시키는 비데오 신호 증폭 및 클램프부(5)와, 전원부(40)에서 칼라 비데오 카메라(30)에 인가되는 전원(V6)을 이용하여 케이블 길이에 따른 보상신호를 출력시키는 케이블 길이에 따른 보상 시그널 제어부(15)와, 상기 케이블 길이에 따른 보상 시그널 제어부(15)의 보상신호 전압(V11)을 반전 및 비반전 증폭시켜 제어신호 전압(VF1)(VF2)을 출력시키는 제어 신호 증폭부(20)와, 상기 비데오 신호 증폭 및 클램프부(5)의 출력 비데오 신호(C3)를 상기 제어 신호 전압(VF1)(VF2)으로 주파수 보상시켜 안정된 비데오 신호(V0)를 출력시키는 등화 증폭부(10)로 구성된다.
즉, 제3도의 본 발명의 회로도와 같이 비데오 신호 증폭 및 클램프부(5)는 비데오 신호(V1)가 직류차단용 콘덴서(C1), 저항(R1-R4)을 통하여 에미터 플로워인 트랜지스터(Q1)에 인가되게 연결하고 상기 트랜지스터(Q1)의 출력은 직류차단용 콘덴서(C2)를 통한 후 저항(R6),(R7), 콘덴서(C3)가 연결된 클램프용 트랜지스터(Q2)에서 수평 블랭킹 펄스(V12)로 클램프되게 연결 구성한다. 그리고, 케이블 길이에 따른 보상 시그널 제어부(15)는 카메라에 인가되는 전선(V6)이 공급되는 OP앰프(OP1)가 가변저항(VR3)(VR1), 저항(R15), 콘덴서(C7)(C8)를 통하여 연결된 후 아날로그 디지탈 콘버터(1)에 접동되게 구성시키고 상기 아날로그 디지탈 콘버터(1)의 출력은 랫치(2)를 통하여 디지탈 아날로그 콘버터(3)에 인가되게 연결시키며 초기 파워 투입시 전원이 안정된 후 랫치(2)를 동작시키게 콘덴서(C20)과 저항(R17)(R18)이 연결된 트랜지스터(Q6)를 랫치(2)의 단자(L)에 연결하고 상기 트랜지스터(Q6)의 출력전압은 저항(R16)과 콘덴서(C9)에서 지연된 후 아날로그 디지탈 콘버터(1)의 인에이블 단자(
Figure kpo00001
)와 앤드게이트(AD)의 일측에 인가되게 연결하며 수평 블랭킹 펄스(V12)가 콘덴서(C21) 및 다이오드(D2)를 통하여 앤드게이트(AD)의 타측에 인가되게 구성시켜 발광다이오드(LED)의 점등을 제어하게 구성시킨다.
또한, 제어신호 증폭부(20)는 디지탈 아날로그 콘버터(3)의 출력이 제너다이오드(ZD2)에 의하여 기준 전압이 설정되고 저항(R18)(R20), 가변저항(VR20),(VR21)과 연결된 OP앰프(OP2)(OP3)에 인가되게 구성시켜 각각 출력되는 제어 전압(VF1)(VF2)이 저항(R20)(R21)을 통하여 전계효과 트랜지스터(FET1)(FET2)의 게이트측에 인가되게 구성시키고 등화증폭부(10)는 전계효과 트랜지스터(FET1)(FET2)의 사이에 저항(R30-R34), 콘덴서(C30-C34) 가변저항(VR30), 가변용량 콘덴서(VC30)로 구성된 필터(4)가 연결되게 구성시키고 상기 비데오 신호 증폭 및 클램프부(5)의 비데오 신호 출력을 트랜지스터(Q3)(Q4)(Q5)와 클립용 제너다이오드(ZD1)를 통하여 출력시키되 트랜지스터(Q5)의 출력신호가 전계효과 트랜지스터(FET1)(FET2)와 필터(4)를 통하여 트랜지스터(Q4)로 궤환되게 구성하여 최종 비데오 신호(V0)가 안정되어 출력되게 구성한 것이다.
이때, 전계효과 트랜지스터(FET1)(FET2)는 가변저항으로 동작하게 되며, 제어신호 증폭기(20)에서는 전압(VF1)이 상승하면 전압(VF2)이 감소하고 전압(VF2)이 상승하면 전압(VF1)을 감소시켜 출력시킨다.
이와같이 구성된 본 발명에서 비데오 신호 증폭 및 클램프부분(5)에 칼라 비데오 카메라(30)에서 촬영된 비데오 신호(V1)가 입력되면 제4a도에 도시된 바와 같은 비데오 신호(V1)는 바이어스 분배용 저항(R1)을 통하여 직류차단용 콘덴서(C1)와 저항(R2)(R3)으로 바이어스 분배되어 에미터 플로워인 트랜지스터(Q1)에서 전류 증폭된 후 직류차단용 콘덴서(C2)를 통하여 출력되게 된다.
이때, 수평 블랭킹 펄스(V12)는 (제4a도에 V12로 표시됨) 콘덴서(C3) 및 저항(R7)을 통하여 전류 제한되고 저항(R6)을 통하여 바이어스 분배되어 트랜지스터(Q2)를 수평 블랭킹 펄스(V12)로 구동시킴으로써 트랜지스터(Q1)에서 콘덴서(C2)를 통하여 출력되는 비데오 신호(V3)를 클램핑 시키게 된다.
즉, 칼라 비데오 카메라(30)에서 촬영된 비데오 신호(V1)는 트랜지스터(Q1)에서 증폭된 후 트랜지스터(Q2)에서 수평 블랭킹 펄스(V12)로 클램핑되어 등화증폭부(10)로 출력되게 된다. 그리고, 비데오 신호증폭 및 클램프부(5)에서 출력되는 비데오 신호(V3)는 저항(R5)을 통하여 등화증폭부(10)의 에미터플로워인 트랜지스터(Q3)에서 전류 증폭되고 트랜지스터(Q3)에서 전류 증폭된 비데오 신호(V4)는 전류 제한용 저항(R9)을 거쳐 저항(R10)으로 바이어스 분배되고 트랜지스터(Q5)에서 전계효과 트랜지스터(FET1)(FET2)와 필터(4)를 거쳐 등화(EQUALIZING)된 다음 저항(R11)을 거쳐 트랜지스터(Q4)로 피드백되어 증폭이 되는데 트랜지스터(Q4)에서 증폭된 신호 파형은 제너다이오드(ZD1)에서 클립(CLIP)된후 에미터플로워인 트랜지스터(Q5)를 거쳐 전류제한 및 임피던스 매칭용 저항(R14)을 통하여 최종보정된 제4a도에서와 같은 비데오 신호(V0)가 출력되게 된다.
이때, 필터(4) 및 전계효과 트랜지스터(FET1)(FET2)의 동작에 대해서는 후술한다.
한편, 케이블 길이에 따른 보상 시그널 제어부(15)는 칼라 비데오 카메라(30)에 공급되는 전원(V6)을 콘덴서(C7)를 통하여 OP앰프(OP1)의 비반전 단자(+)에 인가시키고(이때 전원(V6)은 제4d도에 도시된 바와 같이 케이블 길이에 따라 서로 다른 전압이된다). 전원(B+)과 그라운드 사이에 연결된 가변저항(VR3)에서 분배된 전압(V10)으로 오프셋트 조정되며 저항(R15)과 가변저항(VR1)으로 게인이 조정되어 OP앰프(OP1)의 반전단자(-)에 인가되므로써 제4d도에서와 같은 전압(V7)이 출력되게 된다.
따라서, 전원부(40)에서 칼라 비데오 카메라(30)에 인가시키는 전원(V6)에 따라 발생되는 OP앰프(OP1)의 출력전압(V7)은 아날로그 디지탈 콘버터(1)의 아날로그 신호 입력단자(1N)에 입력되고 이때 인에이블 단자(
Figure kpo00002
)가 「L레벨」상태일때에 한하여 전압(V7)의 아날로그 신호가 디지탈신호로 변환되어 8비트 랫치(2)로 입력되게 된다.
여기서, 랫치(2)의 인에이블 단자(
Figure kpo00003
)는 항상 「L레벨」상태로 있게 되어 항상 동작하게 되며 랫치(2)의 단자(L) 입력에 「L레벨」이 인가될때에 한하여 아날로그 디지탈 콘버터(1)의 디지탈 신호 출력을 랫치시켜 디지탈 아날로그 콘버터(3)에 인가시키게 되고 (OF)는 오프셋트 입력단자이다.
이같은 디지탈 아날로그 콘버터(1)와 랫치(2)의 동작에 대하여 제4f도를 참고로 하여 설명한다.
먼저 최초 파워가 투입되면 콘덴서(C20)과 저항(R18)의 시정수에 의하여 트랜지스터(Q6)의 베이스에는 제4f도의 곡선으로 도시된 커브 전압이 인가되게 되므로 트랜지스터(Q6)는 초기 파워 투입시 '턴온'되었다가 잠시후 '턴오프'되게 된다.
따라서, 트랜지스터(Q6)가 '턴오프'되기 전에는 전압(V8)이 제4f도에서와 같이 「L레벨」을 유지하게 되고 이에 따라 랫치(2) 단자(L)에도 「L레벨」이 인가되어 랫치(2)는 입력신호를 랫치시키지 않게 되며 이때, 디지탈 아날로그 콘버터(1)의 인에이블 단자(
Figure kpo00004
)가 「L레벨」이 되어 아날로그 디지탈 콘버터(1)를 동작하여 OP앰프(OP1)의 출력전압(V7)을 디지탈 신호로 변환시키게 된다.
그러나, 트랜지스터(Q6)가 '턴오프'되게 되면(파워 투입후 수초가 경과되어 안정된 상태가 될 때)전압(V8)이 제4f도에서와 같이 「H레벨」이 되어 랫치(2)의 단자(L)가 「H레벨」이 되므로 랫치(2)는 아날로그 디지탈 콘버터(1)의 디지탈 신호를 랫치시켜 디지탈 아날로그 콘버터(3)에 입력시키게 되며 전압(V8)이 「H레벨」이 되면 저항(R16)과 콘덴서(C9)에 의하여 아날로그 디지탈 콘버터(1)의 인에이블 단자(
Figure kpo00005
)가 제4f도에서와 같이 잠시후 「H레벨」이 되어 아날로그 디지탈 콘버터(1)의 동작을 중지시킨다.
그리고, 전술한 바와 같이 파워가 투입되어 안정된 후에 디지탈 아날로그 콘버터(3)에 입력되는 랫치(2)의 출력신호는 가변저항(VR2)으로 오프셋트 조정된 후 아날로그 신호로 변환되어 전압(V11)으로 출력되고 (제4e도 참조) 이 전압(V11)은 제너다이오드(ZD2)의 제너전압(VZ)을 기준으로 저항(R19)과 가변저항(VR20)으로 증폭도가 결정된 OP앰프(OP2)로 비반전 증폭되어 출력(VF1전압)됨과 동시에 저항(R20)과 가변저항(VR21)으로 증폭도가 결정된 OP앰프(OP3)에서 반전 증폭되어 출력되게 된다(VF2전압).
그리고, OP앰프(OP2)(OP3)에서 출력되는 각각의 전압(VF1)(VF2)은 저항(R21)(R22)을 통하여 등화증폭부(10)의 전계효과 트랜지스터(FET1)(FET2)의 게이트측으로 입력시켜 전계효과 트랜지스터(FET1)(FET2)를 가변저항처럼 동작시킴으로써 등화증폭부(10)의 전계효과 트랜지스터(FET1)(FET2)와 필터(4)를 통하여 트랜지스터(Q5)에서 트랜지스터(Q4)로 피드백되는 량을 조정해 주게 된다.
즉, 칼라 비데오 카메라(30)에서 촬영된 비데오 신호(V1)가 제4a도와 같을 때 이러한 비데오 신호(V1)는 제4b도에 도시된 바와 같이 케이블의 길이에 따라 주파수 대역의 감쇠가 일어나게 되며 주파수 감쇠가 일어난 비데오 신호(V3)가 등화증폭부(10)에 인가되게 된다.
이때, 케이블의 길이에 따라 변하는 전압(V6)을 (길이가 길수록 높아짐) 디지탈 신호로 변환시키고 이를 랫치시켜 다시 아날로그 신호로 변환시킨후 기준전압으로 반전, 비반전 증폭시킴으로써 케이블 길이에 따른 보상 전압(VF1)(VF2)을 얻게 되고 이러한 전압(VF1)(VF2)을 전계효과 트랜지스터(FET1)(FET2)의 게이트에 인가시켜 저항값을 변화시킴으로써 전계효과 트랜지스터(FET1)(FET2)와 필터(4)에 의해 비데오 신호(V3)를 등화증폭부(10)에서 제4c도에서와 주파수 특성 보상을 해주어 최종 출력되는 비데오 신호(V0)는 제4a도에서와 같이 안정된 신호로 출력시키는 것이다.
한편, 케이블 길이에 따른 보상 시그널 제어부(15)에서 앤드게이트(AD)일측 단자에 콘덴서(C21)와 다이오드(D2)를 통하여 수평 블랭킹 펄스(V12)가 정류되어 인가되고(이것은 출력 비데오 신호(V0)가 제대로 동작하고 있다는 것임) 트랜지스터(Q6)의 클랙터측 전압(V8)이 앤드게이트(AD)의 타측에 「H레벨」로 인가되면 앤드게이트(AD)의 출력은「H레벨」 이 되어 발광 다이오드(LED)를 점등시킴으로써 현재 케이블의 보상이 정상적으로 행하여지고 있음을 사용자에게 알려주게 된다.
이상에서와 같이 본 발명은 케이블 전송 선로의 길이에 따라 비데오 카메라에 공급되는 전압이 각각 상이함을 감지하여 광범위한 단계로 비데오 신호를 보정할 수 있는 제어신호가 자동으로 발생하게 하고 상기 제어 신호로 필터와 연결된 전계효과 트랜지스터를 제어하여 전송 선로에 따라 가변되는 출력을 발생시킨 후 상기 출력을 궤환되게 함으로써 안정된 비데오 신호 출력을 얻을 수가 있는 동시에 발광다이오드로써 정상적인 동작 여부를 확인할 수가 있으며 일단 케이블 길이에 따른 보정이 되면 파워를 오프시키지 아니하는 한 그 상태를 그대로 유지할 수 있어 오동작을 예방할 수가 있으므로 여러 가지 전송 회로에 널리 사용될 수 있는 이점이 있는 것이다.

Claims (4)

  1. 칼라 비데오 카메라(30)에서 촬영된 비데오 신호(V1)를 증폭시키고 상기 비데오 신호(V1)를 수평 블랭킹 펄스(V12)로 클램프시키는 비데오 신호 증폭 및 클램프부(5)와, 전원부(40)에서 칼라 비데오 카메라(30)에 공급되는 전원(V6)을 디지탈 신호로 변환시켜 케이블 길이에 따른 보상 신호 전압(V11)을 출력시키는 케이블 길이에 따른 보상 시그널 제어부(15)와, 상기 보상신호 전압(V11)을 OP앰프(OP2)(OP3)에서 반전 및 비반전 증폭시켜 제어 신호 전압(VF1)(VF2)을 출력시키는 제어 신호 증폭부(20)와, 상기 비데오 신호 증폭 및 클램프부(5)의 출력 비데오 신호를 상기 제어 신호 전압(VF1)(VF2)으로 주파수 보상시켜 안정된 비데오 신호(V0)를 출력시키는 등화증폭부(10)로 구성된 원거리 전송장치의 케이블 보상회로.
  2. 제1항에 있어서, 비데오 신호 증폭 및 클램프부(5)에서 인가되는 비데오 신호(V3)를 증폭시키는 트랜지스터(Q3)와, 상기 트랜지스터(Q3)에서 증폭된 신호를 피드백 제어에 의하여 보상 증폭시키는 트랜지스터(Q4)와, 상기 트랜지스터(Q4)의 출력 신호를 클립시키는 제너다이오드(ZD1)와, 상기 제너다이오드(ZD1)에서 클립된 신호를 증폭시켜 출력시키는 트랜지스터(Q5)와, 상기 트랜지스터(Q5)의 출력을 저항(R30-R34)과 콘덴서(C30-C34) 및 가변저항(VR30)과 가변용량 콘덴서(VC30)로 구성된 필터(4)와 제어신호 증폭부(20)의 제어신호 전압(VF1)(VF2)에 의하여 저항값이 변하는 전계효과 트랜지스터(FET1)(FET2)를 통하여 상기 트랜지스터(Q4)로 피드백 시키도록 등화증폭부(10)를 구성시킨 원거리 전송장치의 케이블 보상회로.
  3. 제1항에 있어서, 칼라 비데오 카메라(30)에 공급되는 전원(V6)을 증폭시키는 OP앰프(OP1)와, 상기 OP앰프(OP1)의 출력을 디지탈 신호로 변환시키는 아날로그 디지탈 콘버터(1)와, 상기 아날로그 디지탈 콘버터(1)의 출력을 랫치시키는 랫치(2)와, 상기 랫치(2)의 출력을 아날로그 신호로 변환시키는 디지탈 아날로그 콘버터(3)와, 상기 랫치(2)를 파워 '온'시 일정기간후 랫치시키는 콘덴서(C20)와 저항(R18) 및 트랜지스터(Q6)와, 상기 랫치(2)의 랫치동작후 아날로그 디지탈 콘버터(1)의 동작을 중지시키는 저항(R18) 및 콘덴서(C9)로 케이블 길이에 따른 보상 시그널 제어부(15)를 구성시킨 원거리 전송장치의 케이블 보상회로.
  4. 제1항 또는 제3항에 있어서, 케이블 길이에 따른 보상 시그널 제어부(15)의 트랜지스터(Q6) 출력은 앤드게이트(AD)의 일측에 인가되게 연결하고 상기 앤드게이트(AD)의 타측에는 수평 블랭킹 펄스(V12)가 콘덴서(C21) 및 다이오드(D2)를 통하여 인가되게 연결하며 상기 앤드게이트(AD)의 출력측에는 발광다이오드(LED)를 연결시킨 것을 특징으로 하는 원거리 전송장치의 케이블 보상회로.
KR1019870014399A 1987-12-14 1987-12-14 원거리 전송장치의 케이블 보상회로 KR910000549B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870014399A KR910000549B1 (ko) 1987-12-14 1987-12-14 원거리 전송장치의 케이블 보상회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870014399A KR910000549B1 (ko) 1987-12-14 1987-12-14 원거리 전송장치의 케이블 보상회로

Publications (2)

Publication Number Publication Date
KR890011390A KR890011390A (ko) 1989-08-14
KR910000549B1 true KR910000549B1 (ko) 1991-01-26

Family

ID=19267019

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870014399A KR910000549B1 (ko) 1987-12-14 1987-12-14 원거리 전송장치의 케이블 보상회로

Country Status (1)

Country Link
KR (1) KR910000549B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100347053B1 (ko) * 2000-02-26 2002-08-03 주식회사 아이텍 테크널러지 교환 시스템에서 랙간의 고속 장거리 전송 장치

Also Published As

Publication number Publication date
KR890011390A (ko) 1989-08-14

Similar Documents

Publication Publication Date Title
US4651210A (en) Adjustable gamma controller
US4654891A (en) Optical communication of video information with distortion correction
EP0235862A1 (en) Gamma correction circuit
JP2747311B2 (ja) デジタル光通信装置に使用される光送信装置のイネーブル応答時間を制御する装置および方法
US5276921A (en) Transmitter with nonlinearity correction circuit
KR910000549B1 (ko) 원거리 전송장치의 케이블 보상회로
JPH0636539B2 (ja) 電話インタフェース回路のための直流制御回路
GB2164515A (en) Improvements in or relating to optical receivers
US4580294A (en) Optical transmitter
US6285401B1 (en) Apparatus for suppressing overshoots in kinescope beam current measurement pulses
US20040129862A1 (en) Wideband transimpedance amplifier with automatic gain control
US4723278A (en) Voice circuit of telephone
US5053680A (en) Switching device
US4518923A (en) Preamplifier
US3984782A (en) Bias control circuit for an audio amplifier utilizing an unsaturated junction type FET
US4941047A (en) Video signal compensating circuit of a TV/VCR
KR910006094Y1 (ko) 고 해상도 프로젝터 및 고화질 tv의 영상 출력 조정회로
KR900005147Y1 (ko) 비데오 카메라의 감마 보정량 조정회로
JP3360216B2 (ja) テレビジョン・システム
KR920000350Y1 (ko) 적외선 신호의 특성 개선회로
KR100190610B1 (ko) 자동 이득 제어 회로
GB2163327A (en) Display device bias system
JPH057805Y2 (ko)
JPH08125619A (ja) バースト光受信回路
KR960007152Y1 (ko) 모니터 음극선관의 바이어스 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19981228

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee