KR900702463A - 2중 판넬 디스플레이를 위한 방법 및 회로 - Google Patents

2중 판넬 디스플레이를 위한 방법 및 회로

Info

Publication number
KR900702463A
KR900702463A KR1019900701020A KR900701020A KR900702463A KR 900702463 A KR900702463 A KR 900702463A KR 1019900701020 A KR1019900701020 A KR 1019900701020A KR 900701020 A KR900701020 A KR 900701020A KR 900702463 A KR900702463 A KR 900702463A
Authority
KR
South Korea
Prior art keywords
display
displays
video controller
address information
data processing
Prior art date
Application number
KR1019900701020A
Other languages
English (en)
Inventor
아룬 조하리
테쯔지 오구찌
Original Assignee
원본미기재
칩스 앤드 테크놀로지, 인코포레이티드
아스키 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 원본미기재, 칩스 앤드 테크놀로지, 인코포레이티드, 아스키 코포레이션 filed Critical 원본미기재
Publication of KR900702463A publication Critical patent/KR900702463A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Digital Computer Display Output (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

내용 없음

Description

2중 판넬 디스플레이를 위한 방법 및 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명을 따른 데이타처리시스템의 블럭도, 제3도는 본 발명을 따른 콘트롤러와 디스플레이시스템의 블럭도, 제4A 및 4B도는 본 발명의 실시예에 따른 2중판넬을 구동하기 위한 방법.

Claims (24)

  1. 데이타 처리시스템이, 근본적으로 단일 디스플레이를 나타내기 위하여 적합한 제1및 제2평판판넬 디스플레이를 포함하는 평판판넬 디스플레이 시스템에 있어서, 상기 제1 및 제2디스플레이를 구동하기 위해 제1및 제2어드레스 정보를 발생하기 위한 제1및 제2어드레스발생기를 포함한 비데오 콘트롤러와, 제1및 제2디스플레이 프레임을 식별하기 위한 수직 동기 위치를 카운팅하기 위한 수단과, 제1디스플레이 프레임기간동안 상기 제2디스플레이를 구동하기위한 제2어드레스정보와 상기 제1디스플레이를 구동하기 위한 상기 제1어드레스정보를 제공하기 위한 수단과, 제2디스플레이 프레임 기간 동안 상기 제2디스플레이를 구동하기 위한 상기 제1어드레스 정보와 상기 제1디스플레이를 구동하기 위한 상기 제2어드레스정보를 제공하기 위한 수단을 포함한 것을 특징으로 하는 데이타 처리 시스템.
  2. 제1항에 있어서, 상기 디스플레이들이 실질적으로 동일한 것을 특징으로 하는 데이타시스템.
  3. 제1항에 있어서, 프레임을 결정하기위한 수직동기 카운트가 상기 디스플레이들의 크기에 의하여 결정되는 것을 특징으로하는 데이타 처리시스템.
  4. 제1항에 있어서, 상기 콘트롤러가 각각의 디스플레이에 대하여 분리 스크린 능력을 제공하는 것을 특징으로 하는 데이타 처리 시스템.
  5. 제1항에 있어서, 상기 디스플레이들이 액정 디스플레이 인것을 특징으로 하는 데이타처리시스템.
  6. 제1항에 있어서, 상기 제1 및 제2어드레스 발생기들이 실질적으로 동일한 것을 특징으로 하는 데이타 처리 시스템.
  7. 근본적으로 단일 디스플레이를 나타내기 위해 적합한 제1및 제2평판디스플레이를 포함하는 평판디스플레이 시스템을 갖는 데이타처리시스템에서 사용하기 위한 비데오 콘트롤러가 상기 제1및 제2디스플레이를 구동하기 위해 제1및 제2어드레스 정보를 발생하기 위한 제1및 제2어드레스발생기와, 제1및 제2디스플레이 프레임을 교대로 확인하기 위하여 수직동기 위치를 카운팅하기 위한 수단과, 상기 제1디스플레이 프레임기간동안 상기 제2디스플레이를 구동하기 위한 제1어드레스정보를 제공하기 위한 수단과, 제2디스플레이 프레임기간동안 제2디스플레이를 구동하기 위한 제1어드레스 정보와 제1디스플레이를 구동하기 위한 제2어드레스 정보를 제공하기 위한 수단을 포함한 것을 특징으로 하는 비데오 콘트롤러.
  8. 제7항에 있어서, 상기 디스플레이들이 실질적으로 동일한 것을 특징으로 하는 비데오 콘트롤러.
  9. 제7항에 있어서, 프레임을 정의하기위한 수직동기 카운트가 상기 디스플레이들의 크기에 의하여 결정되는 것을 특징으로 하는 비데오 콘트롤러.
  10. 제7항에 있어서, 또 다르게 각각 디스플레이에 관하여 분리스크린 능력을 제공하는 것을 포함한 것을 특징으로 하는 비데오 콘트롤러.
  11. 제7항에 있어서, 상기 디스플레이들이 액정디스플레이인 것을 특징으로 하는 비데오 콘트롤러.
  12. 제1항에 있어서, 상기 어드레스발생기들이 실질적으로 동일한 것을 특징으로 하는 비데오 콘트롤러.
  13. 근본적으로 단일 디스플레이를 나타내기 위하여 적합한 N평판 디스플레이를 포함하는 상기 평판 디스플레이 시스템을 갖는 데이타처리시스템에 사용되는 비데오 콘트롤러가 상기 N디스플레이들을 구동하기 위하여 N세트의 어드레스 발생기와 디스플레이 프레임을 식별하기 위하여 수직동기위치를 카운팅 하기 위한 수단과 상기 N세트의 어드레스 정보중 하나를 사용하는 상기 N디스플레이들을 선택적으로 구동하기 위한 프레임 확인 정보에 응답하는 수단을 포함한 것을 특징으로 하는 비데오 콘트롤러.
  14. 제13항에 있어서, 상기 디스플레이들이 실질적으로 동일한 것을 특징으로 하는 비데오 콘트롤러.
  15. 제13항에 있어서, 프레임을 정의하기 위한 수직 동기 카운트가 상기 디스플레이이 크기에 의해 결정되는 것을 특징으로 하는 비데오 콘트롤러.
  16. 제13항에 있어서, 각각의 디스플레이에 관하여 분리 스크린 능력을 제공하기 위한 수단을 포함한 것을 특징으로 하는 비데오 콘트롤러.
  17. 제13항에 있어서, 상기 디스플레이들이 액정디스플레이들이 인것을 특징으로 하는 비데오 콘트롤러.
  18. 제13항에 있어서, 상기 어드레스 발생기들이 실질적으로 동일한 것을 특징으로 하는 비데오 콘트롤러.
  19. 2중 판넬 디스플레이를 갖는 데이타 처리 시스템에 대한 비데오 콘트롤러의 동작에서, 어드레스 정보발생에 관한 방법이, 제1및 제2어드레스정보 발생단계와, 제1및 제2디스플레이 프레임들을 확인하기 위해 수직동기 정보를 카운팅하는 단계와, 제1디스플레이 프레임 기간동안 상기 제2디스플레이를 구동하기 위한 상기 제2어드레스 정보를 제공하는 단계로 구성된 것을 특징으로 하는 방법.
  20. 제19항에 있어서, 상기 디스플레이들이 실질적으로 동일한 것을 특징으로 하는 방법.
  21. 제19항에 있어서, 프레임을 정의하기 위한 수직 동기 카운트가 상기 디스플레이들의 크기에 의해 정의되는 것을 특징으로 하는 방법.
  22. 제19항에 있어서, 상기 콘트롤러가 각각의 디스플레이에 대하여 분리스크린능력을 제공하기위하여 동작하는 것을 특징으로 하는 방법.
  23. 제19항에 있어서, 상기 디스플레이들이 액정인 것을 특징으로 하는 방법.
  24. 제19항에 있어서, 상기 어드레스 발생기들이 실질적으로 동일한 것을 특징으로 하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900701020A 1988-09-16 1989-09-08 2중 판넬 디스플레이를 위한 방법 및 회로 KR900702463A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/245,862 US5018076A (en) 1988-09-16 1988-09-16 Method and circuitry for dual panel displays
US245,862 1988-09-16
PCT/US1989/003894 WO1990003007A1 (en) 1988-09-16 1989-09-08 Method and circuitry for dual panel displays

Publications (1)

Publication Number Publication Date
KR900702463A true KR900702463A (ko) 1990-12-07

Family

ID=22928391

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900701020A KR900702463A (ko) 1988-09-16 1989-09-08 2중 판넬 디스플레이를 위한 방법 및 회로

Country Status (4)

Country Link
US (1) US5018076A (ko)
JP (1) JP2853868B2 (ko)
KR (1) KR900702463A (ko)
WO (1) WO1990003007A1 (ko)

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2041819C (en) * 1990-05-07 1995-06-27 Hiroki Zenda Color lcd display control system
US5376944A (en) * 1990-05-25 1994-12-27 Casio Computer Co., Ltd. Liquid crystal display device with scanning electrode selection means
US5309168A (en) * 1990-10-31 1994-05-03 Yamaha Corporation Panel display control device
US5422654A (en) * 1991-10-17 1995-06-06 Chips And Technologies, Inc. Data stream converter with increased grey levels
US5233502A (en) * 1992-03-11 1993-08-03 International Business Machines Corp. Removable and reversible display device for portable computer
AU6392394A (en) * 1993-03-31 1994-10-24 Motorola, Inc. System for driving an electronic display
US5537128A (en) * 1993-08-04 1996-07-16 Cirrus Logic, Inc. Shared memory for split-panel LCD display systems
US5386217A (en) * 1993-08-16 1995-01-31 Winbond Electronic Corp. Method for controlling a liquid crystal display module to show interlaced picture data thereon
JP3298301B2 (ja) * 1994-04-18 2002-07-02 カシオ計算機株式会社 液晶駆動装置
US5933154A (en) * 1994-09-30 1999-08-03 Apple Computer, Inc. Multi-panel video display control addressing of interleaved frame buffers via CPU address conversion
US5788352A (en) * 1994-10-25 1998-08-04 Hughes Aircraft Company Multiplexed multi-image source display writing system
US5563623A (en) * 1994-11-23 1996-10-08 Motorola, Inc. Method and apparatus for driving an active addressed display
US5724063A (en) * 1995-06-07 1998-03-03 Seiko Epson Corporation Computer system with dual-panel LCD display
US5734363A (en) * 1995-07-14 1998-03-31 Northern Telecom Limited Method and apparatus for producing shading on a flat panel display
US6947100B1 (en) * 1996-08-09 2005-09-20 Robert J. Proebsting High speed video frame buffer
JPH10293561A (ja) * 1997-04-17 1998-11-04 Sharp Corp 液晶表示装置の駆動方法
US7554510B1 (en) 1998-03-02 2009-06-30 Ati Technologies Ulc Method and apparatus for configuring multiple displays associated with a computing system
US6091386A (en) * 1998-06-23 2000-07-18 Neomagic Corp. Extended frame-rate acceleration with gray-scaling for multi-virtual-segment flat-panel displays
US6411302B1 (en) 1999-01-06 2002-06-25 Concise Multimedia And Communications Inc. Method and apparatus for addressing multiple frame buffers
US7158140B1 (en) * 1999-03-15 2007-01-02 Ati International Srl Method and apparatus for rendering an image in a video graphics adapter
US6618048B1 (en) 1999-10-28 2003-09-09 Nintendo Co., Ltd. 3D graphics rendering system for performing Z value clamping in near-Z range to maximize scene resolution of visually important Z components
US6717577B1 (en) 1999-10-28 2004-04-06 Nintendo Co., Ltd. Vertex cache for 3D computer graphics
US6823525B1 (en) * 2000-01-21 2004-11-23 Ati Technologies Inc. Method for displaying single monitor applications on multiple monitors driven by a personal computer
US7119813B1 (en) 2000-06-02 2006-10-10 Nintendo Co., Ltd. Variable bit field encoding
US7538772B1 (en) 2000-08-23 2009-05-26 Nintendo Co., Ltd. Graphics processing system with enhanced memory controller
US7184059B1 (en) 2000-08-23 2007-02-27 Nintendo Co., Ltd. Graphics system with copy out conversions between embedded frame buffer and main memory
US7576748B2 (en) * 2000-11-28 2009-08-18 Nintendo Co. Ltd. Graphics system with embedded frame butter having reconfigurable pixel formats
US6980218B1 (en) 2000-08-23 2005-12-27 Nintendo Co., Ltd. Method and apparatus for efficient generation of texture coordinate displacements for implementing emboss-style bump mapping in a graphics rendering system
US6867781B1 (en) 2000-08-23 2005-03-15 Nintendo Co., Ltd. Graphics pipeline token synchronization
US7002591B1 (en) 2000-08-23 2006-02-21 Nintendo Co., Ltd. Method and apparatus for interleaved processing of direct and indirect texture coordinates in a graphics system
US7196710B1 (en) 2000-08-23 2007-03-27 Nintendo Co., Ltd. Method and apparatus for buffering graphics data in a graphics system
US7034828B1 (en) 2000-08-23 2006-04-25 Nintendo Co., Ltd. Recirculating shade tree blender for a graphics system
US6811489B1 (en) 2000-08-23 2004-11-02 Nintendo Co., Ltd. Controller interface for a graphics system
US6700586B1 (en) 2000-08-23 2004-03-02 Nintendo Co., Ltd. Low cost graphics with stitching processing hardware support for skeletal animation
US7061502B1 (en) 2000-08-23 2006-06-13 Nintendo Co., Ltd. Method and apparatus for providing logical combination of N alpha operations within a graphics system
US6707458B1 (en) 2000-08-23 2004-03-16 Nintendo Co., Ltd. Method and apparatus for texture tiling in a graphics system
US6825851B1 (en) 2000-08-23 2004-11-30 Nintendo Co., Ltd. Method and apparatus for environment-mapped bump-mapping in a graphics system
US6937245B1 (en) 2000-08-23 2005-08-30 Nintendo Co., Ltd. Graphics system with embedded frame buffer having reconfigurable pixel formats
US6636214B1 (en) 2000-08-23 2003-10-21 Nintendo Co., Ltd. Method and apparatus for dynamically reconfiguring the order of hidden surface processing based on rendering mode
US20040155861A1 (en) * 2002-05-30 2004-08-12 Jackson Iii Robert P. Portable display monitor
US7439936B2 (en) * 2004-01-07 2008-10-21 Matsushita Electric Industrial Co., Ltd. Control circuit for displaying the same video simultaneously to two or more panels
US8766993B1 (en) * 2005-04-06 2014-07-01 Teradici Corporation Methods and apparatus for enabling multiple remote displays
US8453148B1 (en) 2005-04-06 2013-05-28 Teradici Corporation Method and system for image sequence transfer scheduling and restricting the image sequence generation
US8073990B1 (en) 2008-09-23 2011-12-06 Teradici Corporation System and method for transferring updates from virtual frame buffers
US8224885B1 (en) 2009-01-26 2012-07-17 Teradici Corporation Method and system for remote computing session management

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3590156A (en) * 1968-08-28 1971-06-29 Zenith Radio Corp Flat panel display system with time-modulated gray scale
US3845243A (en) * 1973-02-28 1974-10-29 Owens Illinois Inc System for producing a gray scale with a gaseous display and storage panel using multiple discharge elements
US3863023A (en) * 1973-02-28 1975-01-28 Owens Illinois Inc Method and apparatus for generation of gray scale in gaseous discharge panel using multiple memory planes
US4121283A (en) * 1977-01-17 1978-10-17 Cromemco Inc. Interface device for encoding a digital image for a CRT display
US4563676A (en) * 1983-01-25 1986-01-07 Tandy Corporation Computer
JPS5848106B2 (ja) * 1979-04-27 1983-10-26 株式会社東芝 カ−ソル表示方式
JPS56111884A (en) * 1980-02-08 1981-09-03 Hitachi Ltd Refreshing system for display picture
US4338597A (en) * 1980-03-06 1982-07-06 Honeywell Information Systems Inc. Remote monitor interface
GB2085257B (en) * 1980-09-03 1984-09-12 Nat Res Dev Apparatus and methods for varying the format of a raster scan display
JPS5864503A (ja) * 1981-10-14 1983-04-16 Hitachi Ltd 装置の異常状態に対する原因推定方法
JPS5991487A (ja) * 1982-11-17 1984-05-26 富士通株式会社 デイスプレイ装置
JPS59114631A (ja) * 1982-12-22 1984-07-02 Hitachi Ltd 端末制御装置
JPS59121391A (ja) * 1982-12-28 1984-07-13 シチズン時計株式会社 液晶表示装置
US4626837A (en) * 1983-11-17 1986-12-02 Wyse Technology Display interface apparatus
GB2150726B (en) * 1983-11-30 1988-01-20 Standard Telephones Cables Ltd Office terminals
US4688031A (en) * 1984-03-30 1987-08-18 Wang Laboratories, Inc. Monochromatic representation of color images
US4703318A (en) * 1984-03-30 1987-10-27 Wang Laboratories, Inc. Character-based monochromatic representation of color images
JPS6194087A (ja) * 1984-10-15 1986-05-12 松下電器産業株式会社 表示装置
US4657146A (en) * 1985-11-06 1987-04-14 Richard Walters Adjustable printed circuit board rack for supporting printed circuit boards in a horizontal or a vertical position
US4924432A (en) * 1986-03-29 1990-05-08 Hitachi, Ltd. Display information processing apparatus
US4739313A (en) * 1986-06-13 1988-04-19 Rich, Inc. Multilevel grey scale or composite video to RGBI decoder
US4746981A (en) * 1986-06-16 1988-05-24 Imtech International, Inc. Multiple screen digital video display
US4742346A (en) * 1986-12-19 1988-05-03 Rca Corporation System for applying grey scale codes to the pixels of a display device

Also Published As

Publication number Publication date
WO1990003007A1 (en) 1990-03-22
JPH02186389A (ja) 1990-07-20
US5018076A (en) 1991-05-21
JP2853868B2 (ja) 1999-02-03

Similar Documents

Publication Publication Date Title
KR900702463A (ko) 2중 판넬 디스플레이를 위한 방법 및 회로
KR880002383A (ko) 영상 표시장치
KR900002231A (ko) 액정 투사장치 및 그 구동방법
KR910013904A (ko) Hd 스크린을 이용한 pop 재생 tv
KR870002500A (ko) 표시화면 제어방법
KR900010443A (ko) 액정표시패널
KR910003561A (ko) 표시 장치
KR880000839A (ko) 타이머 예약장치
KR950033567A (ko) 액정 표시 패널의 표시 제어방법 및 회로
JPH10260667A (ja) 映像表示装置
KR980006859A (ko) 액정 디스플레이 패널이 특별한 신호 처리기 없이 확대된 화상을 표시하도록하는 구동회로
JP2586582B2 (ja) 液晶表示装置の駆動方法
JPS6435479A (en) Projection type display device
KR960019057A (ko) 액정표시장치를 이용한 와이드비젼 구현방법
EP0315061A3 (en) Method of reading and displaying an image in an information filing apparatus
KR970022933A (ko) 능동 매트릭스 액정표시장치의 구동회로
KR970048730A (ko) 도트식 비월 디스플레이 방법
KR960019055A (ko) 액정표시장치의 구동회로
JPS53148233A (en) Image-data scrolling system
JPS60166983A (ja) 動画表示回路
KR960011476A (ko) 액정투사기
KR960020400A (ko) 영상 처리 장치의 화면 조정 상태 자동 확인 방법
JPS60257489A (ja) 表示制御装置
KR890017957A (ko) 멀티-스크린 윈도우신호 발생회로
KR970048737A (ko) 액정 표시 장치의 흑처리 방법 및 회로

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid