KR900010748Y1 - Output muting automatic recovery circuit - Google Patents

Output muting automatic recovery circuit Download PDF

Info

Publication number
KR900010748Y1
KR900010748Y1 KR2019870021858U KR870021858U KR900010748Y1 KR 900010748 Y1 KR900010748 Y1 KR 900010748Y1 KR 2019870021858 U KR2019870021858 U KR 2019870021858U KR 870021858 U KR870021858 U KR 870021858U KR 900010748 Y1 KR900010748 Y1 KR 900010748Y1
Authority
KR
South Korea
Prior art keywords
transistor
turned
output
mute
signal
Prior art date
Application number
KR2019870021858U
Other languages
Korean (ko)
Other versions
KR890014422U (en
Inventor
호경근
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870021858U priority Critical patent/KR900010748Y1/en
Publication of KR890014422U publication Critical patent/KR890014422U/en
Application granted granted Critical
Publication of KR900010748Y1 publication Critical patent/KR900010748Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • G11B15/03Control of operating function, e.g. switching from recording to reproducing by using counters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems

Landscapes

  • Amplifiers (AREA)

Abstract

내용 없음.No content.

Description

출력뮤트 자동 복귀회로Output mute automatic return circuit

첨부된 도면은 본 고안에 따른 출력뮤트 자동 복귀회로도이다.The accompanying drawings are output mute automatic return circuit according to the present invention.

*도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 뮤트스위치 2 : 플립플롭1: Mute switch 2: Flip flop

3 : 스위칭 트랜지스터 13 : 기준전압 설정용 제너다이오드3: switching transistor 13: zener diode for reference voltage setting

100 : 충방전부 200 : 역구동 트랜지스터부100: charge and discharge unit 200: reverse drive transistor unit

300 : 리셋신호발생부300: reset signal generator

본 고안은 음향기기의 음향출력을 일시적으로 차단하기 위한 뮤트(Mute)회로에 관한 것으로서, 특히 음향뮤트 구동부를 구동시킨 후 일정한 시간이 경과되면 자동적으로 뮤트 구동부를 원상태로 복귀시켜 음향 신호가 정상적으로 출력되도록한 출력뮤트 자동 복귀회로에 관한 것이다.The present invention relates to a mute circuit for temporarily blocking the sound output of an acoustic device, and in particular, after a certain time has elapsed after driving the sound mute driver, the mute driver is automatically returned to its original state and the sound signal is normally output. The present invention relates to an output mute automatic return circuit.

종래의 음향기기에 있어서, 전화를 받거나, 손님이 찾아오는 경우 사용자는 음향기기의 뮤트 스위치를 작동시키거나, 볼륨을 최소로하여 전화를 받거나, 상담을 해야하였던바, 전화 통화후 또는 상담이 끝났을 경우 사용자는 뮤트 스위치를 다시 오프시키거나 볼륨을 다시 높여야 하는 문제점이 있었다.In the conventional sound equipment, when a call is received or a visitor comes, the user has to operate the mute switch of the sound equipment, answer the call with a minimum volume, or have a consultation. In this case, the user had to turn off the mute switch again or turn up the volume again.

따라서, 본 고안은 이러한 사정을 감안하여 안출한 것으로서, 뮤트 스위치가 온되었을 경우 출력되는 음향신호를 차단시키고, 소정의 시간이 경과되었을 경우에는 뮤트 스위치를 오프시키지 않더라도 음향신호가 자동으로 출력되도록 한 음향기기의 출력뮤트 자도 복귀회로를 제공하는데 그 목적이 있다.Therefore, the present invention has been devised in view of such a situation, and when the mute switch is turned on, the sound signal output is cut off, and when a predetermined time has elapsed, the sound signal is automatically output even if the mute switch is not turned off. The output mute of the sound equipment also has a purpose to provide a return circuit.

이러한 목적을 달성하기 위한 본 고안을 제1도를 참조하여 상세히 설명한다.The present invention for achieving this purpose will be described in detail with reference to FIG.

제1도는 본 고안에 따른 음향기기의 음향출력을 뮤트시켰을때 소정의 시간이 경과하면 뮤트 상태가 자동적으로 해제 되도록한 출력뮤트 자동 복귀회로도인바, 본 고안은 뮤트 스위치(1)의 작동시에 발생되는 클럭신호(CLK)를 공급받아 하이 상태의 신호를 발생하는 플립플롭(2)과, 상기의 플립플롭(2)의 출력신호에 의해 동작하여 음향출력신호(So)를 차단하는 스위칭트랜지스터(3)로된 뮤트신호발생부(10)를 구비한 출력뮤트 자동 복귀회로로서, 뮤트 스위치(1)의 작동시에는 전압을 충전하고 상기 뮤트스위치(1)의 오프시에는 충전된 전압을 방전하기 위한 콘덴서(11)와, 저항(12) 및 기준 전압설정용 제너다이오드(13)로된 충방전부(100)와, 이 충방전부(100)에 연결되어 방전전압이 제너다이오드(13)의 기준전압보다 높을 경우에는 제1트랜지스터(21)가 턴오프되고, 제2트랜지스터(22)는 턴온되며, 방전 전압이 상기의 기준전압보다 낮을때에는 제1트랜지스터(21)가 턴온되고, 제2트랜지스터(22)는 턴오프되도록한 역구동 트랜지스터부(200)와, 제2트랜지스터(22)가 턴온될 경우 플립플롭(2)의 출력(Q)을 하이 상태로 유지하여 음향출력신호를 차단시키고, 제2트랜지스터(22)가 턴온될 경우 플립플롭(2)의 출력을 로우상태로 반전시켜 정상적인 음향신호(So)를 자동으로 출력하는 리셋신호(RST)를 발생시키기 위해 트랜지스터(31)(32)를 포함하는 신호발생부(300)로 구성시켜서 된 것이다. 제1도중 미설명부호 4, 23, 24, 25, 26, 33은 저항을 표시한다.FIG. 1 is an output mute automatic return circuit diagram in which a mute state is automatically released when a predetermined time elapses when the sound output of the sound device according to the present invention is muted, and the present invention occurs when the mute switch 1 is operated. A flip-flop 2 that receives a clock signal CLK, which generates a high state signal, and a switching transistor 3 that operates by an output signal of the flip-flop 2 to block the sound output signal So. An output mute automatic return circuit having a mute signal generator (10) of (1), for charging the voltage when the mute switch 1 is operated and for discharging the charged voltage when the mute switch 1 is turned off. The charge / discharge unit 100 including the capacitor 11, the resistor 12 and the zener diode 13 for setting the reference voltage, and the charge / discharge unit 100 are connected to the discharge voltage so that the discharge voltage is higher than the reference voltage of the zener diode 13. If high, the first transistor 21 is turned off. The second transistor 22 is turned on, and when the discharge voltage is lower than the reference voltage, the first transistor 21 is turned on, and the second transistor 22 is turned off with the reverse driving transistor unit 200. When the second transistor 22 is turned on, the output Q of the flip-flop 2 is kept high to block the audio output signal, and when the second transistor 22 is turned on, the flip-flop 2 is turned off. The signal generator 300 includes transistors 31 and 32 in order to generate a reset signal RST that automatically outputs a normal sound signal So by inverting the output to a low state. In FIG. 1, reference numerals 4, 23, 24, 25, 26, and 33 denote resistances.

이와같이 구성된 본 고안의 동작을 설명한다.The operation of the present invention configured as described above will be described.

우선, 사용자가 음향기기를 작동시켜 정상적인 음향출력(So)(이것은 음향기기 본체의 출력 증폭기로부터 출력됨)을 청취하다가 전화가 걸려오거나, 손님이 찾아왔을 경우, 사용자는 뮤트 스위치(1)를 누른다. 여기에서 뮤트 스위치(1)는 논로킹형(Non-locking type)으로서 한번 눌려진후 자동적으로 오프되는 스위치다. 따라서 사용자가 뮤트 스위치(1)를 한번 누르면 이 스위치(1)는 다시 자동적으로 오프되는바, 이때, 플립플롭(2)의 클럭단자(CLK)에는 클럭신호가 입력된다.First, when a user makes a phone call while listening to a normal sound output (So), which is output from the output amplifier of the main body of the sound device, or a visitor arrives, the user presses the mute switch (1). . Here, the mute switch 1 is a non-locking type switch that is automatically turned off after being pressed once. Therefore, when the user presses the mute switch 1 once, the switch 1 is automatically turned off again. At this time, a clock signal is input to the clock terminal CLK of the flip-flop 2.

그러면 플립플롭(2)의 출력단자(Q)에서는 하이 상태의 신호를 출력시켜 저항(4)를 통해 트랜지스터(3)의 베이스에 인가한다.Then, the output terminal Q of the flip-flop 2 outputs a high state signal and applies it to the base of the transistor 3 through the resistor 4.

그의 베이스에 바이어스전압이 턴온되므로 출력증폭기(도시하지 않았음)로부터 출력되는 음향신호(So)는 트랜지스터(3)의 콜렉터-에미터단자를 통해 접지된다. 결국, 음향신호(So)는 트랜지스터(3)에 의해 바이패스되어 스피커(도시하지 않았음)을 통해서는 출력되지 않게 된다.Since the bias voltage is turned on at its base, the acoustic signal So output from the output amplifier (not shown) is grounded through the collector-emitter terminal of the transistor 3. As a result, the acoustic signal So is bypassed by the transistor 3 and is not output through the speaker (not shown).

한편, 스위치(1)가 눌려지는 순간에 콘덴서(11)에는 전압이 순간적으로 충전되는바, 스위치(1)는 다시 자동적으로 오프되므로 콘덴서(11)에 충전되었던 전압은 방전을 하게된다.On the other hand, at the moment when the switch 1 is pressed, the capacitor 11 is instantaneously charged with a voltage. Since the switch 1 is automatically turned off again, the voltage charged in the capacitor 11 is discharged.

이러한 방전은 콘덴서(11)로부터 저항(12) 및 제너다이오드(13)를 통해 이루어지는바, 만약에 콘덴서(11)에서 초기 방전되는 전압레벨이 제너다이오드(13)에 의해 설정된 기준전압 레벨보다 높을 경우에는 모든 전류는 제너다이오드(13)를 통해 접지되므로 트랜지스터(21)의 베이스에는 바이어스전압이 걸리지 않게 되어 트랜지스터(21)는 오프된다.This discharge is made from the capacitor 11 through the resistor 12 and the zener diode 13, if the voltage level initially discharged in the capacitor 11 is higher than the reference voltage level set by the zener diode 13. Since all currents are grounded through the zener diode 13, the bias voltage is not applied to the base of the transistor 21, and the transistor 21 is turned off.

그러나, 트랜지스터(21)가 오프되는 동안에 트랜지스터(22)의 베이스에는 저항(25, 26)에 의해 설정된 전압에 의한 하이상태의 바이어스가 인가되어 트랜지스터(22)는 턴온된다.However, while the transistor 21 is off, the bias of the high state by the voltage set by the resistors 25 and 26 is applied to the base of the transistor 22 so that the transistor 22 is turned on.

트랜지스터(22)가 턴온되면, 트랜지스터(31)의 베이스에는 로우상태의 신호가 인가되어 트랜지스터(31)가 턴온됨에 따라 바이어스 저항(33)을 경유하여 트랜지스터(32)가 턴온된다.When the transistor 22 is turned on, a low signal is applied to the base of the transistor 31 so that the transistor 32 is turned on through the bias resistor 33 as the transistor 31 is turned on.

이 트랜지스터(32)가 턴온되므로 플립플롭(2)의 리셋단자(RST)에는 로우상태의 신호가 인가되어 플립플롭(2)은 그의 출력(Q)을 통해 하이상태의 신호를 출력시킨다.Since the transistor 32 is turned on, a low state signal is applied to the reset terminal RST of the flip flop 2 so that the flip flop 2 outputs a high state signal through its output Q.

그러나, 콘덴서(11)에서 방전되는 전압레벨이 제너다이오드(13)에 의해 설정된 기준 전압 레벨 이하로 낮아질 경우, 제너다이오드(13)는 도통되지 않게 되므로 트랜지스터(21)의 베이스에는 저항(12)을 경유한 바이어스 전압이 인가되어 트랜지스터(21)는 턴온 된다. 트랜지스터(21)가 턴온되면 트랜지스터(22)가 턴오프되고 그에 따라 트랜지스터(31)의 베이스 전압레벨은 하이상태가 되어 트랜지스터(31)는 턴오프된다. 이때, 트랜지스터(32)역시 턴오프되므로 플립플롭(2)의 리셋트단자(RST)에는 하이상태의 전압이 인가되어 플립플롭(22)의 출력(Q)은 로우상태로 반전된다.However, when the voltage level discharged from the capacitor 11 falls below the reference voltage level set by the zener diode 13, the zener diode 13 does not conduct, so that the resistor 12 is applied to the base of the transistor 21. The via voltage is applied and the transistor 21 is turned on. When the transistor 21 is turned on, the transistor 22 is turned off, and accordingly, the base voltage level of the transistor 31 becomes high so that the transistor 31 is turned off. At this time, since the transistor 32 is also turned off, a high voltage is applied to the reset terminal RST of the flip-flop 2, and the output Q of the flip-flop 22 is inverted to a low state.

그러면, 트랜지스터(3)가 턴오프되므로 증폭기로부터 출력되는 음향신호(So)는 뮤팅되지 않고서 스피커에 전달되어 외부로 출력될 수가 있다.Then, since the transistor 3 is turned off, the acoustic signal So output from the amplifier may be transmitted to the speaker without being muted and output to the outside.

결국, 스위치(1)가 눌려졌을때에는 트랜지스터(22)가 턴온되고, 그에 따라 트랜지스터(31, 32) 역시 턴온되어 플립플롭(2)의 출력을 하이상태로 유지하여 음향신호를 뮤팅시킴과 동시에 스위치(1)가 눌려졌다가 즉시 오프된뒤 콘덴서(11)의 방전전압이 제너다이오드(13)의 기준전압보다 높은 시간동안에는 뮤팅 동작을 계속적으로 유지시키고, 방전전압이 제너다이오드(13)의 기준전압보다 낮아지는 순간에는 트랜지스터(21)가 턴온되는 반면 트랜지스터(22, 31, 32)가 턴오프되어 플립플롭(2)의 리셋단자(RST)에 하이상태의 신호를 인가시켜 플립플롭(2)의 출력(Q)을 로우상태로 반전시킴으로써, 사용자가 뮤팅 해제 동작을 시키지 않더라도 소정의 시간후에 뮤팅 동작은 자동적으로 수행될 수가 있다.As a result, when the switch 1 is pressed, the transistor 22 is turned on, and accordingly, the transistors 31 and 32 are also turned on to keep the output of the flip-flop 2 high to mute an acoustic signal and simultaneously switch After (1) is pressed and immediately turned off, the muting operation is continuously maintained for a time when the discharge voltage of the capacitor 11 is higher than the reference voltage of the zener diode 13, and the discharge voltage is the reference voltage of the zener diode 13. At the lower moment, the transistor 21 is turned on while the transistors 22, 31, and 32 are turned off to apply a high state signal to the reset terminal RST of the flip-flop 2, thereby By inverting the output Q to a low state, the muting operation can be automatically performed after a predetermined time even if the user does not make the muting release operation.

이와같이 동작하는 본 고안은 뮤트 스위치의 동작시 뮤트 구동부를 일정 시간동안 구동시키고, 그 시간이 지난후에 뮤트 구동부를 정상상태로 자동 복귀시킴으로써, 종래에서와 같이 뮤팅 스위치를 동작시키거나, 볼륨을 낮추는 불편함이 없는 특징을 지닌 것이다.The present invention, which operates as described above, operates the mute driver for a predetermined time during the operation of the mute switch, and automatically returns the mute driver to a normal state after that time, thereby operating the muting switch or lowering the volume as in the prior art. It has no features.

Claims (1)

뮤트 스위치(1)의 작동시에 발생되는 클럭신호(CLK)를 공급받아 하이상태의 신호를 발생하는 플립플롭(2)과, 상기의 플립플롭(2)의 출력신호에 의해 동작하여 음향출력신호(So)를 차단하는 스위칭트랜지스터(3)로된 뮤트신호발생부(10)를 구비한 출력뮤트 자동 복귀회로에 있어서, 상기의 뮤트 스위치(1)의 작동시에는 전압을 충전하고 상기 뮤트 스위치(1)의 오프시에는 충전된 전압을 방전하기 위한 콘덴서(11)와, 저항(12) 및 기준 전압설정용 제너다이오드(13)로된 충방전부(100)와, 상기의 충방전부(100)에 연결되어 방전전압이 제너다이오드(13)의 기준전압보다 높을 경우에는 제1트랜지스터(21)가 턴오프되고, 제2트랜지스터(22)는 턴온되며, 방전전압이 상기의 기준전압보다 낮은 때에는 제1트랜지스터(21)가 턴온되고, 제2트랜지스터(22)는 턴오프되도록한 역구동 트랜지스터부(200) 및, 상기의 제2트랜지스터(22)가 턴온될 경우 플립플롭(2)의 출력을 하이상태로 유지하여 음향출력신호를 차단시키고, 제2트랜지스터(22)가 턴오프될 경우 플립플롭(2)의 출력을 로우 상태로 반전시켜 정상적인 음향신호를 자동으로 출력하는 리셋신호를 발생시키기 위해 트랜지스터(31)(32)를 포함하는 리셋신호발생부(300)로 구성시켜서 됨을 특징으로 하는 출력뮤트 자동 복귀회로.A flip-flop 2 which receives a clock signal CLK generated when the mute switch 1 is operated to generate a high state signal, and operates by an output signal of the flip-flop 2, generates an acoustic output signal. In an output mute automatic return circuit having a mute signal generator (10) comprising a switching transistor (3) which cuts off (So), a voltage is charged during operation of the mute switch (1) and the mute switch ( When 1) is off, the charge / discharge unit 100 comprising the capacitor 11 for discharging the charged voltage, the resistor 12 and the zener diode 13 for setting the reference voltage, and the charge / discharge unit 100 described above. When the discharge voltage is higher than the reference voltage of the zener diode 13, the first transistor 21 is turned off and the second transistor 22 is turned on. When the discharge voltage is lower than the reference voltage, the first transistor 21 is turned on. Inverting port 21 causes transistor 21 to be turned on and second transistor 22 to be turned off When the transistor unit 200 and the second transistor 22 are turned on, the output of the flip-flop 2 is kept high to block the audio output signal, and when the second transistor 22 is turned off. In order to generate a reset signal for automatically outputting a normal sound signal by inverting the output of the flip-flop (2) to a low state, characterized in that it is composed of a reset signal generator 300 including transistors 31 and 32 Output mute automatic return circuit.
KR2019870021858U 1987-12-11 1987-12-11 Output muting automatic recovery circuit KR900010748Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870021858U KR900010748Y1 (en) 1987-12-11 1987-12-11 Output muting automatic recovery circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870021858U KR900010748Y1 (en) 1987-12-11 1987-12-11 Output muting automatic recovery circuit

Publications (2)

Publication Number Publication Date
KR890014422U KR890014422U (en) 1989-08-10
KR900010748Y1 true KR900010748Y1 (en) 1990-11-30

Family

ID=19270262

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870021858U KR900010748Y1 (en) 1987-12-11 1987-12-11 Output muting automatic recovery circuit

Country Status (1)

Country Link
KR (1) KR900010748Y1 (en)

Also Published As

Publication number Publication date
KR890014422U (en) 1989-08-10

Similar Documents

Publication Publication Date Title
US4398060A (en) Muting circuit for an FM radio receiver
US4303908A (en) Electronic sounder
KR900010748Y1 (en) Output muting automatic recovery circuit
JP3407622B2 (en) Power supply device for plug
US4495649A (en) Power source device for portable type radio apparatus
KR920004062Y1 (en) Malfunction protection circuit for muting circuit
JPS6122345Y2 (en)
KR910000156Y1 (en) Noticing circuit of starting output level
KR910001647Y1 (en) Volume limiting circuit when switching on
KR840001567Y1 (en) Audio device with muting circuit
KR820001568Y1 (en) Muting circuit
JPH10327021A (en) Voltage supply circuit for amplifier
KR0132535Y1 (en) Function changing muting circuit of audio machinery
KR860003674Y1 (en) Switching circuit
KR840001563Y1 (en) Muting circuit used pause switch
JPS6240807A (en) Muting circuit
KR930007372Y1 (en) Function switching circuit for audio set
JPH06236225A (en) Electronic equipment
JP3172458B2 (en) transceiver
KR960032455A (en) Noise Reduction Circuit of Audio Signal
KR880000038Y1 (en) Muting circuit
KR900006810Y1 (en) Noise reduction circuit in transferring of surround mode
KR890006639Y1 (en) Muting circuit in audio electric appliances
JPS6127238Y2 (en)
JPS62114361A (en) Click tone noise absorbing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee