KR900008045B1 - 편향 전류 발생 회로 - Google Patents

편향 전류 발생 회로 Download PDF

Info

Publication number
KR900008045B1
KR900008045B1 KR1019840000440A KR840000440A KR900008045B1 KR 900008045 B1 KR900008045 B1 KR 900008045B1 KR 1019840000440 A KR1019840000440 A KR 1019840000440A KR 840000440 A KR840000440 A KR 840000440A KR 900008045 B1 KR900008045 B1 KR 900008045B1
Authority
KR
South Korea
Prior art keywords
amplifier
circuit
signal
transistor
terminal
Prior art date
Application number
KR1019840000440A
Other languages
English (en)
Other versions
KR840008106A (ko
Inventor
텐 피에릭 헨드릭
Original Assignee
엔. 브이. 필립스 글로아이람펜파브리켄
아이. 엠. 레르너
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔. 브이. 필립스 글로아이람펜파브리켄, 아이. 엠. 레르너 filed Critical 엔. 브이. 필립스 글로아이람펜파브리켄
Publication of KR840008106A publication Critical patent/KR840008106A/ko
Application granted granted Critical
Publication of KR900008045B1 publication Critical patent/KR900008045B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • H04N3/233Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/04Generating pulses having essentially a finite slope or stepped portions having parabolic shape
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/48Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
    • H03K4/60Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth current is produced through an inductor
    • H03K4/69Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth current is produced through an inductor using a semiconductor device operating as an amplifier
    • H03K4/693Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth current is produced through an inductor using a semiconductor device operating as an amplifier operating in push-pull, e.g. class B
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K6/00Manipulating pulses having a finite slope and not covered by one of the other main groups of this subclass
    • H03K6/04Modifying slopes of pulses, e.g. S-correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

편향 전류 발생 회로
제1도는 예를들어, 텔리비전 수상기 같은 화상 디스플레이 장치에 있어서의 필드 편향 회로의 기본 회로 다이아그렘.
제2도는 두개의 서로 다른 필드 주파수에 알맞은 필드 편향 회로의 더욱 자세한 회로 다이아그램.
* 도면의 주요부분에 대한 부호의 설명
7 : 톱니파 발생기 3, 22, 23 : 집적회로터미널
4, 9 : 전류소오스 12 : 곱하기 회로
18 : 차동증폭기 21 : 애더스테이지
24 : 편향 코일 26 : 부궤환 회로.
본 발명은, 편향 코일과 차단커패시터의 직렬배열이 결합된 출력 터미널을 가진 증폭기에 톱니파형 신호를 인가하기 위하여 톱니파 발생기를 구비하고 또 상기 직렬 배열과 증폭기의 궤환 입력 터미널 사이의 궤환 경로에 포함된 궤환 회로와 증폭기에 인가하기 위하여 포물선 신호를 발생하는 수단을 구비한, 화상 디스플레이 장치의 필드 편향 코일을 통하여 흐르는 편향 전류를 발생하는 회로에 관한 것이다.
그런 회로는 독일연방 공화국 특허원 제 1,462,870(PHN 1254)에 밝혀져 있다. 이 알려진 회로에서는 포물선 성분은 톱니파 성분을 적분해서 얻어진다. 그 다음에 양쪽의 성분은 증폭기의 구동신호를 만들어 내기 위하여 함께 더해진다. 그러나 적분은 과도 현상이 직접적인 전류 서지(surge)를 일으킨다는 알려진 단점을 지니고 있다. 또 다른 단점으로는 적분에 필요한 커패시터가 반도체 물체에 함께 집어넣을 수가 없다는 것이며, 이것은 반도체 물체의 연결 터미널의 숫자를 증가시킨다.
본 발명은 그 목적상 위에 말하여진 형태의 회로를 마련하는 것이며. 커페시터의 숫자와 연결 터미널의 숫자가 최소로 감소될 수 있다. 이 목적을 위하여 본 발명에 따른 회로는 포물선 신호를 발생하는 수단이 곱하기 회로를 구비하고, 궤환 경로는 제1 및 제2신호를 곱하기 회로에 인가하고 제3신호를 증폭기의 궤환 입력 터미널에 인가하기 위하여 톱니파 발생기에 연결된 제1입력 터미널과 궤환 회로에 연결된 제2입력 터미널을 가지는 결합 스테이지를 구비하며, 제1 및 제2, 제3신호는 결합 스테이지의 제1 및 제2입력터미널에서의 신호의 선형 조합이고, 곱하기 회로의 출력 터미널은 포물선 신호를 증폭기에 인가하기 위하여 그 증폭기의 신호 입력 터미널에 결합된 것을 특징으로 하고 있다.
결합 스테이지가 궤환 경로에 포함되어 있기 때문에, 형성된 루프의 소자들은 올바른 변화를 가진 신호들이 결합 커패시터가 회로의 다른 부분 사이에서 필요하지 않은 채로 발생하도록 자기 자신들을 조정한다. 커패시터는 단지 차단 커패시터와 톱니파 발생기 및 궤환 회로의 일부를 구성하는 커패시터들 뿐이며, 편향코일과 차단 커패시터의 직렬 배열의 연결 터미널과, 톱니파 발생기와 궤환 회로의 커패시터의 연결 터미널같은 연결 터미널만이 있을 뿐이다. 필드 편향에 대한 큰트롤 발생하는 곱하기 스테이지를 사용하는 것은 독일연방공화국 특허 출원 제 2,236,627호에 알려져 있다는 것을 적어둬야 하겠다.
결합 스테이지는 몇개의 다른 방식으로 구성될 수 있다. 양호하게, 본 발명에 따른 회로는, 결합 스테이지가 에미터가 제1 및 제2전류 소오스에 각각 연결되어 있고 저항 회로에 의하여 서로 연결되어 있는 제1및 제2트랜지스터를 구비하며, 제1트랜지스터의 베이스를 결합 스테이지의 제1입력 터미널에 그리고 제2트랜지스터의 베이스를 결합 스테이지의 제2입력터미널에 연결되어 있고, 저항 회로를 통하여 흐르는 전류가 곱하기 회로에 인가하기 위한 제1신호를 형성하고 컬렉터의 전압이 제2신호릍 형성하는 것을 특징으로 하고있다.
그 경우에 회로는, 저항회로의 한 점에서의 전압이 결합 회로에 의해서 발생된 제3신호이며 상기 점이 증폭기의 궤환 입력 터미널에 연결된 것을 특징으로 할 수 있다.
본 발명에 따른 회로는 두개의 서로 다른 필드 주파수에 대하여 유리하게 사용될 수 있으며 제1의 말하여진 증폭기에 의하여 만들어진 편향 전류의 (제1) 필드 주파수로 부터 이탈된 제2의 필드 주파수를 가지고 그리고 대체적으로 같은 진폭을 가진 편향전류를 만들어내는 제2증폭기를 특징으로 할 수 있으며, 결합스테이지가 제3신호와 다르고 결합 스테이지의 제1 및 제2입력 터미널에 있어서의 신호의 선형 조합인 제4신호를 제2증폭기의 궤환 입력 터미널에 인가하고, 곱하기 회로의 출력 터미널이 제2증폭기의 신호 입력 터미널에 결합되고, 제1증폭기의 출력 터미널과 제2증폭기의 출력 터미널에 애더 스테이지를 거쳐서 편향 코일과 차단 커패시터의 직렬 배열에 결합되어 있다.
그 경우에 회로는, 저항이 전류 소오스와 직렬로 배열되어 있고, 이들 증폭기의 직류 진압세팅을 상호 결정하기 위하여 저항의 한쪽 터미널은 제1증폭기의 신호 입력 터미널에 그리고 다른쪽 터미널은 제2증폭기의 신호 입력 터미널에 연결된 것을 특징으로 할 수 있다.
회로는 곱하기 회로의 출력 터미널이 디스플레이된 화상을 보정하기 위한 보전 회로에 연결된 것을 유리하게 특징으로 할 수 있다. 포물선 성분은 화상 디스플레이 장치의 다른 부분에 이용될 수도 있다.
본 발명은 이제부터 첨부된 도면을 참조하면서 예를들어 더 자세하게 설명될 것이다.
제1도의 회로에서 톱니파 발생기(1)에 의하여 발생된 신호는 npn 트랜지스터(2)의 베이스에 인가된다. 발생기(1)는 알려진 구조이며 예를들어, 일정한 전류에 의하여 충전되고, 트레이스 주기라고 불리우는 주기의 주요 부분동안 대체적으로 직선적으로 변하는 모양을 가진 톱니 모양의 전압을 얻기위하여 수신된 필드 동기 펄스에 의하여 동기되는 커패시터를 구비한다. 트랜지스터(2)의 베이스는 트랜지스터(2)를 구비하고있는 집적 회로의 터미널(3)에 연결되어 있다. 에미터는 전류 소오스(4)에 연결되어 있고, 전류 소오스의 다른 한쪽은 접지에 연결되어 있고, 세개의 저항(5),(6),(7)의 직렬 배열에 연결되어 있으며, 세개의 저항의 다른 한쪽은 npn 트랜지스터(8)의 에미터와 전류 소오스(9)에 연결되어 있고 전류소오스의 다른 한쪽은 접지에 연결되어 있다. 트랜지스터(2)의 컬렉터는 저항(10)을 거쳐서 양의 공급 전압에 의하여 공급을 받으며 이 양의 공급 전압은 저항(11)을 거쳐 트랜지스터(18)의 컬렉터도 공급한다.
제1도의 회로는 네개의 입력(13),(14),(15),(16)과 출력(17)을 가진 곱하기 회로(12)도 구비하고 있다. 입력(13)은 트랜지스터(2)의 컬렉터에 입력(14)은 트랜지스터(8)의 컬렉터에 연결되어 있으며, 입력(15),(16)은 각각 저항(6)의 터미널에 연결되어 있다. 저항(6),(7)의 접합점은 역시 차동 증폭기(18)의 인버팅입력(19)에 연결되어 있고 차동 증폭기는 같은 공급 전압에 의하여 공급받고 넌 인버팅 입력(20)은 애더 스테이지(21)의 출력에 연결되어 있다. 스테이지(21)의 입력은 회로(12)의 출력(17)에 연결되어 있으며, 스테이지(21)의 다른 입력은 기준 전압 Vr에 연결되어 있다. 증폭기(18)의 출력은 발생기(1)의 커패시터를 제외한 앞에서 설명한 모든 소자를 구비하고 있는 집적 회로의 터미널(22)에 연결되어 있으며, 트랜지스터(8)의 베이스는 터미널(23)에 연결되어 있다. 집적회로 밖에는 필드 편향 코일(24)이 터미널(22)에 연결되어있으며, 이 코일은 그 기능상 화상 디스플레이 튜브(도시되어 있지 않음)에서 발생된 전자빔을 수직 방향으로 편향시키야만 한다. 코일(24)의 다른 한 끝은 차단 커패시터(25)에 연결되어 있다. 커패시터(25)의 양쪽터미널은 알려진 방식대로 여러개의 회로 소자를 구비하고 있고 터미널이 접지에 연결된 궤환 회로(26)에 연결되어 있다. 이 접지에 연결된 터미널과 코일(24)에 연결되지 않은 커패시터(27)의 그 터미널 사이에는 회로(26)는 측정 저항(27)을 구비한다. 회로(26)의 출력(28)은 터미널(23)에 연결되어 있다.
동작에서 터미널(3)에서의 신호는 트레이스 주기동안에 윗방향으로 변하는 필드 주파수 톱니파형을 지닌다. 제1도의 회로의 동작과 더욱 특히 회로안에서 활성적인 부궤환에 의하여 아래 방향에서의 트레이스 주기 동안에 변하는 톱니파 필드 편향 전류는 코일(24)을 통하여 흐른다. 회로(26)는 출력(28)에서의 전압이 트레이스 주기 동안에 감소하는 톱니파형으로 역사 변하도록 하는 그런 구조이다. 그러므로 반대 방향으로 변하는 톱니파형 전압이 트랜지스티(2),(8)의 에미터에 존재한다. 결과적으로, 톱니파 전류가 저항(5),(6),(7)을 통해서 흐르며 이전류는 소오스(9)로 부터의 전류로부터 뺀 트랜지스터(8)를 통하여 흐르는 전류이며 소오스(4)로 부터의 전류를 더한 트랜지스터(2)를 통하여 흐르는 전류이다. 이 상황에서 만약 저항(10),(11)이 같은 값이라면 소오스(4),(9)로 부터의 전류는 같을 것이다. 증폭기(18)의 높은 입력 임피던스로 인하여 대체적으로 아무런 전류도 입력(19)으로 흘러들어가지 않으며 트랜지스터(2),(8)의 버퍼 작용 때문에 터미널(3),(23)의 신호는 저항(5),(6),(7)을 통하여 흐르는 전류에 의하여 부하가 걸리지 않으며 결과적으로 찌그러지지 않는다.
만약 입력(20)에서의 전압이 톱니파형 성분을 포함하고 있지 않으면, 증폭기(18)의 무한하게 높은 이득에서 어떤 톱니파형 신호도 입력(19)에 존재하지 않는다. 사실상, 증폭기(18)의 무한하지 않은 높은 이득으로 인하여 증폭기의 두 입력에서의 전압 사이에 차이가 있으며, 상승하는 톱니파형이 크기는 작지만 실지로 입력(19)에 존재한다. 상기 차이가 증폭기(18)에 의하여 증폭되면, 터미널(22)에서의 전압은 톱니파형 성분을지니며, 이 성분은, 증폭기의 인버팅 동작 때문에, 아래 방향으로 변한다. 낮은 필드 주파수에 대해서는 코일(24)은, 적어도 트레이스 주기 동안에는, 음 저항으로 행동하여 코일과 저항(27)을 통하여 흐르는 편향전류는 아래 방향으로 변하는 톱니파형 성분을 실지로 지닌다.
정전 용량이 무한대로 크기 않은 커패시터(25)를 가로질러 편향 전류는 최대치를 트레이스 주기의 중간에서 가지는 포물선 형태의 전압을 발생시킨다. 그러므로 포물선 성분은 회로(26)을 거쳐서 터미널(23)에 전달된다. 발생기(1)에 의하여 발생된 신호가 포물선 성분을 포함하고 있지 않으면 그런 성분을 실수없이 입력(19)에 존재한다. 그러면 입력(20)에서의 신호가 포물선 성분을 포함해야 한다는 것이 확실하다. 그렇지 않으면, 증폭기(18)의 고이득에서 대체적으로 아무런 포물선이 입력(19)에 존재하지 않을 것이다. 입력(20)에 대한 포물선 성분은 회로(12)에 의하여 발생하며 스테이지(21)에서 터미널(20)에서의 증폭기(18)의 직류전압 세팅을 마련하는 전압 Vr에 더해진다.
저항(5),(6),(7)과 트랜지스터(2),(8)을 통하여 흐르는 톱니파 전류는 이 트랜지스터의 컬렉터에 전압을 만들어내며 이 전압은 입력(13),(14)를 거쳐서 회로(12)에 인가된다. 같은 전류는 저항(6)을 가로질러 전압강하를 만들어 내며 이 전압은 입력(15),(16)을 거쳐서 회로(12)에 인가된다. 입력(13),(14) 사이의 전압과 입력(15),(16) 사이의 전압은 단지 상기 전류에 의존한다. 그러므로 회로(12)의 출력 신호는 이 전류의 제곱에 비례하고 따라서 터미널(3),(23)에서의 톱니파 신호 사이의 차이의 제곱에 비례하며, 따라서 출력 신호는 포물선형을 지닌다. 입력(20)은 넌인버팅 입력이므로, 이 포물선은 트레이스 주기의 중간에서 가정된 가장 높은 값이 최대치이도록 그런 형태임에 틀림없다.
앞에서 설명된 것으로 부터 트랜지스터(2),(8), 그리고 저항(5),(5),(7)은 터미널(3),(23)의 신호로 부터 새개의 신호, 즉 저항(5),(6),(7)을 통해서 흐르는 전류 각각의 트랜지스터(2),(8)의 컬렉터 전압 그리고 저항(6),(7) 사이의 집합점에 존재하는 전압을 끌어내는 결합 스테이지를 구성한다. 결합 스테이지의 세개의 출력 신호는 그 스테이지의 입력의 선형 조합이며, 선형조합의 계수는 직렬 배열(5),(6),(7)의 저항값 사이의 비율이며 따라서 온도와 공차에 따라 매우 적게 변한다. 제곱 동작에 의하여 얻어진 신호는 증폭기(18), 더욱 자세하게 그 증폭기의 넌인버팅(신호) 입력에 인가되며 결합 스테이지의 세번째 출력 신호는 부궤환 감각으로 증폭기(18)의 인버팅(궤환) 입력에 인가된다. 결합 스테이지의 입력 신호가 톱니파형 성분을 포함하고 있기 때문에 출력 신호도 역시 톱니파형 성분을 포함하고 있다는 것이 확실하다. 매트릭스 회로같이 두개의 입력 신호로부터 세개의 선형조합을 이끌어내는 결합 스테이지가 제1도의 결합 스테이지를 대신하는데 적당하며 그런 스테이지의 출력 신호는 톱니파형 성분을 포함할 것이다.
설명되어진 회로에서, 제1 및 제2선형 조합은 서로 비례하며, 따라서 제곱 동작이 곱하기 회로(12)에서 일어난다. 이것은 꼭 필요한 것이 아니라는 것이 확실하며 결과적으로 이 조합은 다른 것이어도 된다. 그목적을 위하여, 트랜지스터(2),(8)와 그것에 연관된 전류 소오스를 구비하고 있는 회로같은 비슷한 구조로 되어 있는 제2의 회로가 사용되어질 수 있다. 제1 및 제2선형 조합의 생산물이 제3 및 제4파워의 성분을 생산한다는 것을 적어둘 필요가 있다. 적당한 크기를 사용함으로서 특히 회로(12)의 대칭적인 수행에 의하여, 이 성분들이 작으며 얻어진 편향 전류의 형태에 아무런 영향도 미치지 않는다는 것을 보장하는 것이 가능하다. 회로(12)의 설명된 대칭적인 구동은, 직류 성분이 입력(14)에 존재하는 동안, 예를들어, 입력(13)에 톱니파형 성분을 인가함으로서 똑같은 결과가 얻어질 수 있으므로, 필요하지 않다는 것을 적어야 하겠다.
제2도는 제1도의 회로의 실시예를 더욱 자세하게 도시하고 있다. 여기서, 제1도에서 사용된 소자에 해당하는 소자는 참조번호가 주어져 있다. 제2도에서 배율회로(12)는 6개의 pnp 트랜지스터(31),(32),(33),(34),(35),(36)의 도움으로 알려진 방법대로 구성되어 있다. 트랜지스터(31),(32)의 에미터는 서로 연결되어 있고 전류 소오스(37)에 연결되어 있으며, 베이스는 트랜지스터(2),(8)의 컬렉터에 각각 연길되어 있으며 회로(12)의 입력(13),(14)를 형성한다.
제2도에서 트랜지스터(2),(8)의 컬렉터 저항(10),(11)은 npn 트랜지스터에 의해 대치되어 있다. 트랜지스터(10)의 베이스 에미터간 다이오드의 전압은 트랜지스터(2)의 컬렉터 전류의 로그에 비례한다. 비슷한 방법으로, 트랜지스터(11)의 베이스 에미터간 다이오드의 전압은 트랜지스터(8)의 컬렉터 전류의 로그에 비례한다. 트랜지스터(31),(32)의 각각의 베이스 에미터간 다이오드의 전압과 거기의 컬렉터 전류 사이의 비슷한 로그 관계가 성립되므로 트랜지스터(31),(32)의 컬렉터 전류 사이의 비는 트랜지스터(2),(8)의 컬렉터 전류 사이의 비와 대체적으로 같다. 이렇게 알려진 방식에서 한편으로 트랜지스터(10),(11)와 다른 한편으로 (31)(32)가 특성이 같고 같은 온도라는 것을 가정하는, 구동의 양에 관계없이, 입력(13),(14) 사이의 입력 신호에 대한 개선된 직선성이 얻어진다. 같은 결과가 트랜지스터(31),(32)의 에미터 전선에 마련된 저항에 의하여 얻어질 수 있다. 상기 입력 신호는 트랜지스터(2),(8)의 컬렉터 전류 사이의 차이에 비례하며 따라서 저항(5),(6),(7)을 통하여 흐르는 전류에 비례하며 이 전류는 그 자체가 터미널(3),(23)에서의 전압사이의 차이에 비례한다.
트랜지스터(31)의 컬렉터는 트랜지스터(33),(34)의 이미터에 연결되어 있으며 트랜지스터(32)의 컬렉터는 트랜지스터(35),(36)의 에미터에 연결되어 있다. 트랜지스터(33),(35)의 컬렉터는 서로 연결되어 있고 또 npn 트랜지스터(38)의 컬렉터에 연결되어 있으며, 트랜지스터(34),(36)의 컬렉터는 서로 연결되어 있고 또 npn 트랜지스터(39)의 컬렉터에 연결되어 있다. 트랜지스터(38)의 베이스는 트랜지스터(39)의 베이스와 컬렉터에 연결되어 있으며, 에미터 양쪽은 접지에 연결되어 있다. 저항(6)은 직렬로 배열된 저항(6a),(6b)로 나누어져 있다. 저항(5),(6a) 사이의 접합점은 트랜지스터(33),(36)의 베이스에 연결되어 입력(15)을 형성하며, 저항(6a),(6b) 사이의 접합점은 트랜지스터(34),(35)의 베이스에 연결되어 입력(16)을 형성한다. 따라서, 동작중에 저항(6a)을 가로질러 존재하는 전압은 한편으로 트랜지스터(33),(34)의 베이스 사이와 다른 한편으로 트랜지스터(35),(36)의 베이스 사이의 차동 신호로서 배율기에 인가되며, 그 결과로 트랜지스터(3l),(32)의 컬렉터 전류 사이의 차이로부터 형성된 신호에 의한 배율이 시행된다. 커런트 미러 동작때문에 트랜지스터(38.39)의 컬렉터 전류는 대체적으로 같다. 트랜지스터(38)의 컬렉터에 연결된 도전체를 통하여 흐르는 전류는 결과적으로 한편으로 트랜지스터(33),(35)의 컬렉터 전류의 합과 다른 한편으로 트랜지스터(33)(36)의 컬렉터 전류의 합사이의 차이와 똑같다. 이 전류가 배율기의 출력 신호이며 트랜지스터(38)의 컬렉터는 거기의 출력(17)을 형성한다. 증폭기의 대칭적인 구조는 거기의 출력 전류가 입력 전압이 0일때 트레이스 주기의 중간에서 대체적으로 0이라는 것을 보장한다. 거기에서의 결과로 편향전류 상의 이탈 오차의 영향이 매우 낮도록 배율기 안의 전류는 매우 작다. 트랜지스터(38),(39)의 도움을 받은 커런트미러 동작때문에 그리고 대칭적인 구조 때문에 배율기의 출력 신호가, 설명된 대로 대체적으로 어떤 톱니파형이나 대체적으로 아무런 제3의 파워 성분을 포함하지 않는다.
위에서 말한 도전체는 두개의 저항(41),(42) 사이의 접합점에 연결되어 있다. 저항(42)의 다른 한쪽은 접지에 연결되어 있고 저항(41)의 다른 한쪽은 저항(40)에 연결되어 있다. 저항(40)의 다른 터미널은 공급전압에 연결되어 있다. 저항(40),(41) 사이의 접합점에서의 전압은 버퍼 트랜지스터(43)의 에미터와 차동 증폭기(18a)의, 버퍼 트랜지스터에 연결된 넌 인버팅 입력 터미널(20a)에서의 전압을 결정한다. 저항(44)이 터미널(20a),(20b) 사이에 장치되어 있고 전류 소오스(45)가 터미널(20b)과 접지 사이에 포함되어 있다. 트랜지스터(43)의 컬렉터는 공급 전압과 증폭기(l8b)의 넌인버팅 입력 터미널(20b)에서의 전압에 연결되어있다. 증폭기(l8a)의 인버팅 입력 터미널(19a)는 저항(6b),(7) 사이의 접합점에 연결되어 있고 증폭기(18b)의 인버팅 입력 터미널(l9b)은 저항(5),(6a) 사이의 접합점에 연결되어 있다. 증폭기(18a)(18b)의 출력터미널은 애더 스테이지(46)의 입력에 각각 연결되어 있으며, 애더 스테이지의 출력은 없어도 괜찮은 넌 인버팅 증폭기(47)를 거쳐서 터미널(22)에 연결되어 있다.
제2도의 회로는 50Hz 필드 주파수(유럽 기준)와 60Hz 필드 주파수(미합중국 기준) 양쪽에 적합한 텔레비젼 수상기에 사용되도록 설계되어 있다. 양쪽 주파수에 대해서 톱니파 발생기(1)는 약 46Hz 즉 가장 낮은 필드 주파수보다도 낮은 주파수를 가지고 있고 수상기 동기 신호에 의하여 알려진 방식대로 동기된 신호를 발생한다. 이 상황에서 터미널(3)에서의 동기된 톱니파는 50/60의 비율로 50Hz에 비해서 60Hz에 대하여 진폭이 작다. 편향 전류가 양쪽 필드 주파수에 대하여 대체적으로 같은 진폭을 같은 것이 바람직한 것처럼, 이득이 본 회로에서 변화하며 50Hz에 대해서보다 60Hz에 대하여 높은 값을 지니고 있다. 또, 커패시터(25)양단의 포물선 전압이 50Hz에 대해서보다 60Hz에 대해서 더 낮으므로, 배율기 회로에 의하여 발생된 포물선 성분은 50Hz에 대하여보다 60Hz에 대하여 더 작음에 틀림없다. 증폭기(l8a)는 그 기능상 50Hz신호를 증폭해야 되며, 증폭기(18b)는 그 기능상 60Hz 신호를 증폭해야 한다. 항상 이들 증폭기중의 하나는 도면의 복잡성은 피하기 위하여 도시되어 았지 않은 변환 특징 장치에 의하여 동작적으로 되어져야하며 한편으로 다른 증폭기는 한가한채로 남아있게 된다. 입력(16),(15) 사이에서 배율기에 인가된 입력신호가, 입력(13),(14) 사이의 입력 신호와는 반대로, 선형 보정을 받지 않고, 그 결과로 이들 두 성분사이에 조그만 진폭에서 다른 비율이 얻어지기 때문에, 그리고 회로의 적당한 크기, 특히 저항(5),(6a),(6b),(7),(40),(41),(42),(44)의 값을 선택함에 의하여, 증폭기(18a),(18b)의 입력 터미널에서의 톱니파 및 포물선성분의 직류 전압 세팅과 진폭이 알맞은 값을 지니며, 포물선이 거기의 최대값에 비교하여 대칭적이라는것을 보장할 수 있다. 하나의 필드 주파수가 사용될때는 증폭기의 입력 신호 양쪽에 대한 직선성이 보정될수 있다는 것이 확실하다. 증폭된 신호는 스테이지(46)를 거쳐서 전달된다.
필요하다면, 전력 이득이 증폭기(47)에 의하여 시행되며, 이 증폭기는 증폭기(18a),(18b)의 출력 전압을 각각 전류로 변환하기 위하여 집접 회로밖에 위치해 있다. 알려진 방식으로 회로는 리트레이스(retrace)주기동안 증폭기(47)의 공급 전압을 증가시키는 플라이백(fIyback)발생기를 구비할 수도 있다.
편향 전류는 이외에도 소위 S 보정을 위하여 제3의 파워 성분을 포함하여야 한다. 그런 성분은 포물선형 성분을 톱니파형 성분으로 곱함으로서 발생시킬 수 있다. 제2도의 회로에서 S 성분은 부궤환 회로(26)에 위하여 발생된다. 커패시터(25)와 평행하게 저항(48), 커패시터(49), 저항(50)의 직렬 배열이 있다. 대략적으로 포물선이고 커패시터(49)를 가로질러 제3의 파워 전압을 만들어내는 전류가 저항(48),(50)을 통하여 흐른다. 저항(48)과 커패시터(49) 사이의 접합점(28)은 터미널(23)에 연결되어 있다. 제2도의 회로는 제3도의 파워 성분을 발생하지 않기 때문에 그런 성분은 터미널(23)에는 존재하지 않는다. 그런 성분은 저항(27),(25) 사이의 접합점에 실제로 존재하며 커패시터(49)양단의 제3의 파워 전압에 반대인 극성을 지니고 있으며, 저항(27)을 통하여 흐르는 편향 전류가 적절한 극성을 가지고 원하는 제3의 파워 성분을 포함하게 한다. 알려진 방식대로, 저항(50)은 매우 낮은 주파수의 발진을 누르기 위하여 마련되어 있다. 회로(26)은 미리 결정된 변동을 지니는 편향 전류를 얻기 위하여 알려진 다른 방식대로 구성될 수도 있는 것이 확실하다.
점(17)에서의 필드 주파수 포물선 전압은 제2도의 회로가 일부분을 형성하고 있는 화상 디스플레이 장치의 다른 곳에서 이용될 수 있다. 이 목적을 위하여 이 전압은 소위 동서에 걸치 래스터(raster) 보정이라 불리우는, 알려진 방식대로의 라인 편향 전류의 진폭을 변조하는 라인 편향 회로, 또는 소위 다이내믹 포커싱 보정이라 불리우는, 화상 디스플레이 튜브의 전극에 대한 포커싱 전압을 발생시키는 회로에 인가될 수있다.

Claims (9)

  1. 편향 코일과 차단 커패시터의 직렬 배열이 결합되어 있는 출력 터미널을 지닌 증폭기에 톱니파형 신호를 공급하는 톱니파 발생기 및 증폭기를 구비하고, 상기 직렬 배열과 증폭기의 반전 입력 사이에 배열된 궤환 경로에 포함된 궤환 회로와, 증폭기에 인가하기 위한 포물선 신호를 발생하는 수단을 구비하는 화상 디스플레이 장치의 필드 편향 코일을 통하여 흐르는 편향 전류를 발생하는 회로에 있어서, 포물선 신호를 발생하는 상기 수단은 증배회로를 구비하고, 궤환 경로는 톱니파 발생기에 연결된 제1입력 터미널과, 궤환회로에 연결된 제 2 입력 터미널을 가진 결합 스테이지를 구비하는데, 상기 결합 스테이지는 제1 및 2신호를 증배 회로에 인가하고, 제3신호를 증폭기의 반전 입력 터미널에 인가하는데, 제1,2 및 3신호는 결합 스테이지의 제1 및 제2입력 터미널에서의 신호의 선형 조합이며, 증배회로의 출력 터미널은 포물선 신호를 증폭기에 인가하기 위한 증폭기의 비반전 입력 터미널에 결합된 것을 특징으로 하는 편향 전류 발생회로.
  2. 제1항에 있어서, 결합 스테이지는 에미터가 제1 및 제2전류 소오스에 각각 연결되어 있고, 저항 회로에 의하여 서로 연결된 제1 및 제2트랜지스터를 구비하고, 제1트랜지스터의 베이스는 결합 스테이지의 제1입력 터미널에, 그리고 제2트랜지스터의 베이스는 제2입력 터미널에 연결되어 있고, 저항 회로를 통하여 흐르는 전류는 제1신호를 발생시키고, 상기 트랜지스터의 적어도 한 콜렉터에서의 전압은 증배 회로에 인가하기 위하여 제2신호를 발생시키며, 저항 회로의 두 저항의 접합점에서의 전압은 증폭기의 반전 입력 터미널에 인가하기 위해 제3신호를 발생시키는 것을 특징으로 하는 편향 전류 발생 회로.
  3. 제2항에 있어서, 증배 회로는 대칭적인 구조이고 저항 회로의 한 저항 양단의 전압이 증배 회로에 인가하기 위하여 제1신호를 형성하고 제1트랜지스터의 콜렉터와 제2트랜지스터의 콜렉터 사이의 차동 전압이 제2신호를 형성하는 것을 특징으로 하는 편향 전류 발생회로.
  4. 제2항에 있어서, 증배 회로는 대칭적인 구조이고 저항 회로의 한 저항 양단의 전압이 증배 회로에 인가하기 위하여 제1신호를 형성하고 제1트랜지스터의 콜렉터와 제2트랜지스터의 콜렉터 사이의 차동 전압이 제2신호를 형성하고, 증배회로는 제1및 제2차동 증폭기를 구비하고, 각각의 차동 증폭기가 제1 및 제2트랜지스터를 구비하는데 상기 트랜지스터의 서로 연결된 에미터가 또 다른 트랜지스터의 콜렉터에 연결되어 있고, 양쪽의 또 다른 트랜지스터가 에미터가 서로 연결되어 있고, 베이스가 결합 스테이지 각각의 제1및 제2트랜지스터의 콜렉터와 연결된 제3차동 증폭기를 구성하고, 제1차동 증폭기의 제1트랜지스터의 베이스가 제2차동 증폭기의 제2트랜지스터의 베이스와 저항 회로의 상기 저항의 한쏙 터미널에 연결되어있고, 제1차동 증폭기의 제2트랜지스터의 베이스가 제2차동 증폭기의 제1트랜지스터의 베이스와 저항의 다른쪽 터미널에 연결되어 있고, 제1차동 증폭기의 제l트랜지스터에 그리고 제1차동 증폭기의 제l트랜지스터의 콜렉터가 제2차동 증폭기의 제2트랜지스터의 콜렉터가 제2차동 증폭기의 제2트랜지스터의 콜렉터에 연결되어 있고, 그렇게 형성된 연결이 전류 미러 회로에 의하여 서로 결합되어 있고 그 연결의 하나가 증배 회로의 출력 터미널을 형성하는 것을 특징으로 하는 편향 전류 발생 회로.
  5. 제1항에 있어서, 증배 회로의 출력 터미널은 증폭기의 비반전 입력 터미널에서의 직류 전압 세팅을 결정하는 분압기의 탭에 연결되는 것을 특징으로 하는 편향 전류 발생 회로.
  6. 제1항에 있어서, 편향 전류를 발생시키는 제2증폭기는 상기 제1증폭기에 의해 발생된 편향 전류의(제1) 필드 주파수로부터 벗어난 제2필드 주파수와 거의 같은 진폭을 가지며, 결합 스테이지는 제4신호가 그의 제1및 2입력 터미널에서의 신호의 선형 결합일 시에 제3신호와 다른 제2증폭기의 반전 입력 터미널에 제4신호를 인가하며, 증배 회로의 출력 터미널은 제2증폭기의 비반전 입력 터미널에 결합되고, 제1증폭기의 출력 터미널과 제2증폭기의 출력 터미널은 한 증폭기의 출력신호를 전달하는 전달 스테이지를 통해 편향 코일과 분리 커패시터의 직렬 배열에 결합되며, 상기 증폭기 동시에 동작하지 않으며, 상기 증폭기의 이득은 그의 출력 신호의 동일 진폭으로 조정하는 것을 특징으로 하는 편향 전류 발생 회로.
  7. 제2항에 있어서, 편향 전류를 발생시키는 제2증폭이는 상기 제1증폭기에 의해 발생된 편향 전류의(제1) 필드 주파수로부터 벗어난 제2필드주파수와 거의 같은 진폭을 가지며, 결합 스테이지는 제4신호가 그의 제1및 2입력 터미널에서의 신호의 선형 결합일시에 제3신호와 다른 제2증폭기의 반전 입력 터미널에 제4신호를 인가하며. 증배 회로의 출력 터미널은 제2증폭기의 비반전 입력 터미널에 결합되고, 제1증폭기의 출력 터미널과 제2증폭기의 출력 터미널은 한 증폭기의 출력 신호를 전달 스테이지를 통해 편향 코일과, 분리 커패시터의 직렬 배열에 결합되며, 상기 증폭기 동시에 동작하지 않으며, 상기 증폭기의 이득은 그의 출력 신호의 동일 진폭으로 조정되며, 저항 회로는 적어도 직렬의 세 저항을 갖는데, 저항 회로의 두 저항의 제2접합점에서의 전압은 제2증폭기의 반전 입력 터미널에 인가하기 위한 제4신호를 발생시키며. 제2접합점은 상기 제2접합점과 다른 것을 특징으로 하는 편향 전류 방생 회로.
  8. 제1항에 있어서, 증배 회로의 출력 터미널은 증폭기의 비반전 입력 터미널에서의 직류 전압 세팅을 결정하는 분압기의 탭에 연결되며, 편향 전류를 발생시키는 제2증폭기의 상기 제l증폭기에 의해 발생된 편향 전류의 (제1) 필드 주파수로부터 벗어난 제2필드 주파수와 거의 같은 진폭을 가지며, 결합 스테이지는 제4신호가 그의 제1 및 2입력 터미널에서의 신호의 선형 결합일시에 제3신호와 다른 제2증폭기의 반전 입력 터미널에 제4신호을 인가하며, 증배 회로의 출력 터미널은 제2증폭기의 비반전 입력 터미널에 결합되고, 제1증폭기의 출력 터미널과 제2증폭기의 출력 터미널은 한 증폭기의 출력 신호를 전달하는 전달스테이지를 통해 편향 코일과, 분리 커패시터의 직렬 배열에 결합되며, 상기 증폭기 동시에 동작하지 않으며, 상기 증폭기의 이득은 그의 출력 신호의 동일 진폭으로 조정되며, 저항을 전류원과 직렬로 배치되는데,트랜지스터의 한 터미널은 제1증폭기의 비반전 입력 터미널에 연결되고, 다른 터미널은 상기 증폭기의 직류 전압 세팅을 공동 결정하기 위한 제2증폭기의 비반전 입력 터미널에 연결되는 것을 특징으로 하는 편향전류 발생회로.
  9. 제1항에 있어서, 증배 회로의 출력 터미널은 디스플레이 화상을 보정하기 위하여 보정 회로에 연결된 것을 특징으로 하는 편향 전류 방생 회로.
KR1019840000440A 1983-02-02 1984-01-31 편향 전류 발생 회로 KR900008045B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8300384 1983-02-02
NL8300384 1983-02-02

Publications (2)

Publication Number Publication Date
KR840008106A KR840008106A (ko) 1984-12-12
KR900008045B1 true KR900008045B1 (ko) 1990-10-31

Family

ID=19841333

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840000440A KR900008045B1 (ko) 1983-02-02 1984-01-31 편향 전류 발생 회로

Country Status (10)

Country Link
US (1) US4536682A (ko)
EP (1) EP0118142B1 (ko)
JP (1) JPS59144275A (ko)
KR (1) KR900008045B1 (ko)
AU (1) AU574060B2 (ko)
BR (1) BR8400383A (ko)
DE (1) DE3463331D1 (ko)
ES (1) ES8500529A1 (ko)
FI (1) FI76900C (ko)
HK (1) HK34388A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3420312C2 (de) * 1984-05-30 1986-10-09 SGS Halbleiter-Bauelemente GmbH, 8018 Grafing Ansteuerschaltung für einen Ablenk-Leistungstransistor
US4700114A (en) * 1986-04-15 1987-10-13 Rca Corporation Vertical deflection circuit
JPH10271357A (ja) * 1997-03-27 1998-10-09 Nec Ic Microcomput Syst Ltd ダイナミック・フォーカス回路
US7170239B2 (en) * 2001-10-31 2007-01-30 Zilog, Inc. Circuit and method for reducing east-west geometry mismatch between the top and bottom of a raster display
US6717377B1 (en) * 2001-10-31 2004-04-06 Zilog, Inc. Circuit and method for reducing east-west geometry mismatch between the top and bottom of a raster display

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL6516061A (ko) * 1965-12-10 1967-06-12
US3740611A (en) * 1971-07-28 1973-06-19 Motorola Inc Vertical deflection waveform generator
NL7314926A (nl) * 1973-10-31 1975-05-02 Philips Nv Schakeling voor het opwekken van een rasteraf- buigstroom.
US3984729A (en) * 1974-09-27 1976-10-05 Steven Alan Steckler Deflection waveform correction signal generator
DE2558554A1 (de) * 1975-12-24 1977-06-30 Philips Patentverwaltung Schaltungsanordnung zum erzeugen eines parabelfoermigen signals aus einer saegezahnfoermigen steuergroesse
US4147963A (en) * 1976-08-20 1979-04-03 Matsushita Electric Industrial Co., Ltd. Vertical deflection system for a television receiver
US4176300A (en) * 1977-03-21 1979-11-27 United Technologies Corporation Deflection waveform generator
NL7704062A (nl) * 1977-04-14 1978-10-17 Philips Nv Schakeling voor het opwekken van een periodiek paraboolvormig signaal.
US4289994A (en) * 1979-09-20 1981-09-15 Zenith Radio Corporation Vertical drive circuit for video display

Also Published As

Publication number Publication date
EP0118142A1 (en) 1984-09-12
FI76900C (fi) 1988-12-12
FI76900B (fi) 1988-08-31
HK34388A (en) 1988-05-20
DE3463331D1 (en) 1987-05-27
ES529309A0 (es) 1984-10-01
BR8400383A (pt) 1984-09-04
ES8500529A1 (es) 1984-10-01
AU2384984A (en) 1984-08-09
JPS59144275A (ja) 1984-08-18
EP0118142B1 (en) 1987-04-22
JPH055224B2 (ko) 1993-01-21
FI840370A (fi) 1984-08-03
FI840370A0 (fi) 1984-01-30
KR840008106A (ko) 1984-12-12
AU574060B2 (en) 1988-06-30
US4536682A (en) 1985-08-20

Similar Documents

Publication Publication Date Title
US2621292A (en) Electrical integrating circuit arrangement
US4064406A (en) Generator for producing a sawtooth and a parabolic signal
US4473780A (en) Amplifier circuit and focus voltage supply circuit incorporating such an amplifier circuit
KR900008045B1 (ko) 편향 전류 발생 회로
US3988638A (en) Circuit arrangement for generating a field deflection current
US4188567A (en) Constant-current vertical amplifier
US3991345A (en) Circuit arrangement for supplying a sawtooth deflection current
US4835668A (en) Power supply with two output voltages
US4739228A (en) Electric circuit for S correction of the vertical scanning ramp in a television apparatus
US4156210A (en) Resonant transformer push-pull transistor oscillator
US3984729A (en) Deflection waveform correction signal generator
US4752722A (en) Control circuit with compensation of the anode voltage variation for televisor vertical deflection stage
US4275417A (en) Aperture correction signal processing circuit
US3712999A (en) Control-circuit for a deflection circuit of a display arrangement
US3353091A (en) Amplifier using paragoned active elements
US4764709A (en) Top/bottom pincushion correction circuit with automatic picture tracking
US4692670A (en) Vertical deflection circuit
US4518928A (en) Power supply circuit for amplifier
US4044249A (en) Voltage supply including bilateral attenuator
JPH0722247B2 (ja) 帰還増幅器
US6580232B2 (en) Dynamic focus voltage amplitude controller
CA2073392C (en) Parabolic signal generator
US3935507A (en) Correction circuit in television display apparatus using differential amplifiers
JPS62117475A (ja) フイ−ルド偏向回路
PL115476B1 (en) Video amplifier

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee