KR900006716Y1 - 화상정보메모리 제어회로 - Google Patents

화상정보메모리 제어회로 Download PDF

Info

Publication number
KR900006716Y1
KR900006716Y1 KR2019870001806U KR870001806U KR900006716Y1 KR 900006716 Y1 KR900006716 Y1 KR 900006716Y1 KR 2019870001806 U KR2019870001806 U KR 2019870001806U KR 870001806 U KR870001806 U KR 870001806U KR 900006716 Y1 KR900006716 Y1 KR 900006716Y1
Authority
KR
South Korea
Prior art keywords
image information
bit
counter
information memory
memory
Prior art date
Application number
KR2019870001806U
Other languages
English (en)
Other versions
KR870014017U (ko
Inventor
치아키 모테기
Original Assignee
가부시키가이샤 도시바
와타리 스기이치로
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 도시바, 와타리 스기이치로 filed Critical 가부시키가이샤 도시바
Priority to KR2019870001806U priority Critical patent/KR900006716Y1/ko
Publication of KR870014017U publication Critical patent/KR870014017U/ko
Application granted granted Critical
Publication of KR900006716Y1 publication Critical patent/KR900006716Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N1/32358Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using picture signal storage, e.g. at transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/0077Types of the still picture apparatus
    • H04N2201/0093Facsimile machine

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Editing Of Facsimile Originals (AREA)
  • Storing Facsimile Image Data (AREA)

Abstract

내용 없음.

Description

화상정보메모리 제어회로
제1도는 본 고안의 1실시예에 따른 화상정보메모리 제어회로의 구성을 나타내는 블럭도.
제2도는 독출되는 원고를 나타내는 도면이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 메모리어드레스카운터 2 : 클럭제어부
3 : 멀티플레서 4 : 비트셀렉터카운터
5 : 화상정보메모리 5a : 데이터버스
11 : 주주사카운터 12 : 부주사카운ㅌ처
E, F : 카운트초기치신호 G, H : 클럭신호
I, J : 엎/다운모드신호 P : 메모리동작모드신호
RD : 메모리독출신호 WR : 메모리기록신호
Q : 비트카운트신호 R : 비트선택회로
T : 비트선택초기치신호 U : 엎다운모드신호
본 고안은 팩시밀리등과 같은 화상정보를 처리하는 장치에 사용되는 화상정보메모리 제어회로에 관한 것이다.
종래의 팩시밀리등과 같은 장치에서는 원고등을 주사하여 얻어진 화상정보를 주사하여 얻어진 순서에 따라 화상정보메모리에 순차적으로 기록과 독출이 이루어지게 화상정보메로리를 제어하도록 되어 있었다.
그런데, 최근에 이르러 이러한 화상정보메모리에 기억되어져 있는 화상정보를 기록하거나 출력하게 될 때 기록매체에 따라서는 화상정보를 회전시켜 주어야 할 것이 요청되기 시작하였다. 즉, 기록매체가 A3규격을 두루마리용지인 경우 그 용지에 기록되는 화상정부가 A4규격을 갖는 세로방향길이로 되어 있게되면 주사의 주주사방향(主走査方向) 길이가 각각 A3규격에서는 297mm이고 A4규격에서는 210mm로 되어 87mm×297mm의 여백이 발생하게 되지만 A4규격의 원고를 가로방향으로 회전시켜 A4의 부주사방향(剖走査方向) 길이 297mm를 주주사방향길이가 되도록 제어해 주게 되면 A3규격으로 된 기록용지에 쓸데없는 여백이 생기지 않게 된다.
그런데, 종래의 화상정보메모리의 제어에서는 상기한 바와 같이 주사의 순서에 따라 순차적으로 기록과 독출이 이루어지도록 되어 있고, 또 화상정보메모리의 입·출력은 예컨대 8비트씩 병렬로 이루어지도록 되어 있기 때문에 화상정보를 회전시켜 줄 때 필요한 메모리어드레스의 발생순서의 교체라던가 비트단위로의 독출을 할 수 없게 된다는 문제가 있고, 또 화상정보메모리를 비트단위로 제어할 수 있도록 된 비트맵(vit map)방식에서는 1비트단위로 어드레스를 제어하면서 기록·독출을 하도록 되어 있기 때문에 화상정보를 회전시켜 주는 것이 가능하게 되지만, 본래 화상정보처리용인 하드웨어가 복잡하게 되어 대용량 메모리인 경우에는 제품가격이 비싸지게 된다고 하는 결점이 있었다.
본 고안은 상기와 같은 문제점을 감안하여 고안된 것으로서, 간단한 구성으로 화상정보를 독출할 때 1비트단위로 독출이 이루어질 수 있게 되고, 또 화상정보의 회전과 기록에 적합한 직렬출력(serial 出力)이 이루어질 수 있도록 된 화상정보메모리 제어회로를 제공함을 그 목적으로 한다.
상기와 같은 목적을 달성하기 위해 본 고안은 화상정보를 복수비트단위로 입·출력하면서 이를 기억하게 되는 화상정보메모리와, 이 화상정보메모리의 주주사방향 및 부주사방향의 어드레스를 생성하는 주주사어드레스카운터 및 부주사어드레스카운터, 이 주주사어드레스카운터 및 부주사어드레스카운터의 클럭을 생성하는 클럭제어부, 상기 화상정보메모리로부터 화상정보를 독출할 때 상기 주주사어드레스카운터 및 부주사어드레스카운터에서 지정된 어드레스에 대응하여 이 화상정보메모리로부터 출력되느 복수비트의 화상정보중 소정의 1비트를 지정하게 되는 비트셀렉터카운터 및 상기 화상정보메모리로부터 출력된 복수비트의 화상정보중 상기 비트셀렉터카운터에서 지정된 비트의 화상정보를 출력하게 되는 멀티플렉서를 구비하여서 된 것을 특징으로 한다.
이하 예시도면에 의거하여 본 고안의 실시예를 상세히 설명한다.
제1도는 본 고안의 실시예에 관한 화상정보메모리 제어회로의 구성을 나타낸 블럭도로서, 도면에 도시된 바와 같이 이 화상정보메모리 제어회로는 메모리어드레스카운터(1)와 클럭제어부(2), 멀티플렉서(3), 비트셀렉터카운터(4) 및 화상정보메모리(5)로 구성되어져 있다.
여기서, 상기 메모리어드레스카운터(1)는 독출, 기록의 주사에 따른 주주사방향어드레스를 발생시켜 주는 주주사카운터(11)와 부주사방향어드레스를 발생시켜 주는 부주사카운터(12)로 이루어지는데, 상기 각 주·부주사카운터(11, 12)는 도시되지 않은 제어부로부터 공급되는 카운트초기치신호(E, F)로 프리셋트(preset)되는 엎·다운카운터로 구성되어 상기 클럭제어부(2)로부터 공급되는 클럭신호(G, H) 및 엎/다운모드신호(I, J)에 의해 카운트동작을 하여 메모리어드레스신호(K, L)를 발생시켜 줌과 더불어 주주사선 1라인(Line) 또는 부주사선의 1라인의 카운트를 종료하게 되면 각각 카운트종료신호(M, N)를 클럭제어부(2)에 보내주게 된다.
또 상기 클럭제어부(2)는 도시되지 않은 제어부로부터 공급되는 메모리동작모드신호(P)에 따라 도시되지 않은 제어부로 부터의 메모리독출신호(RD) 또는 메모리기록신호(WR)에 응답하여 메모리어드레스카운터(1)의 카운트 클럭신호(G, H)를 발생시켜 주게 되는 바, 이때 메모리동작모드신호(P)로 지정된 내용에 따라 메모리어드레스카운터(1)에 엎·다운모드신호(I, J)를 공급하게 된다. 여기서 상기 메모리어드레스카운터(1)의 카운트종료신호(M, N)는 1주사선의 독출 또는 기록의 종료를 나타내 주는 신호인데, 그중 클럭제어부(2)를 통해 메모리동작모드에 대응한 주주사카운터(11)의 카운트종료신호(M)는 부주사카운터(12)의 클럭신호(H)를 발생시키고, 이와는 달리 부주사카운터(12)의 카운트종료신호(N)는 주주사카운터(11)의 클럭신호(G)를 발생시키게 되는 경우도 있다. 또한, 부주사카운터(12)의 카운트종료신호(N)에 의해 클럭제어부(2)는 비트셀렉터카운터(4)로 공급되는 비트카운트신호(Q)를 발생시켜주게 되고, 비트 셀렉터카운터(4)는 화상정보메모리(5)의 독출데이터의 8비트중 비트위치를 선택하게 되는 비트선택신호(R)를 멀티클렉서(3)에 공급해 주게 되며, 상기 멀티플렉서(3)는 화상정보메모리(5)의 데이터버스(5a)의 8비트중에서 1비트만을 선택하여 직렬출력신호(S)로서 도시되지 않은 제어부로 보내준다. 그리고, 화상정보메모리(5)는 메모리독출신호(RD)와 메모리기록신호(WR)에 응답해서 데이터버스(5a)에 데이터를 출력하던지, 그 데이터버스(5a)상의 데이터를 수취하게 된다.
또, 비트셀렉카운터(4)는 3비트의 엎·다운카운터로 구성되어 클럭제어부(2)로 부터 보내져 온 비트선택초기치 신호(T)에 의해 프리셋트되고, 엎다운모드신호(U)에 의해 비트위치의 선택순서를 최상위비트(MSB)로부터 최하위비트(LSB)로 할 것인가 또는 최하위비트로부터 최상위비트로 할 것인가를 결정하게 된다.
다음에는 상기와 같이 구성된 본 실시예의 동작에 대해 설명한다.
먼저, 화상정보메모리(5)의 통상적인 기록 및 독출순서에 대해 설명하면, 제2도에 나타낸 바와 같이 원고를 주사하여 화상정보메모리(5)에다 기입해 넣은 경우에는 제2도의 A→D방향을 주주사방향, A→B방향을 부주사방향으로 하고, 메모리어드레스카운터(1)의 주주사·부주사에 대한 카운터 초기값(E, F)으로서 (0, 0)을 주며, 카운트동작모드는 주·부주사카운터(11, 12)가 엎카운트동작을 하도록 엎/다운모드신호(I, J)를 설정해 준다. 그러면 화상정보 메모리(5)에 공급되는 메모리기록신호(WR)에 대응하여 클럭신호(G)가 주주사카운터(11)에 공급되어 회상정보메모리(5)의 어드레스가 갱신되게 되어져 데이터버스(5a)를 거쳐 입력되는 8비트의 화상정보가 화상정보메모리(5)의 소정어드레스에 대응하여 기록이 이루어지게 된다. 이어 주주사카운터(11)가 제2도의 D위치에 대한 값(m)으로 되면, 카운트종료신호(M)가 발생하게 되어 주주사카운터(11)가 카운트초기치신호(E)를 제로드(load)하게 됨과 더불어 클럭제어부(2)는 카운트종료신호(M)에 따라 클럭신호(H)를 부주사카운터(12)에 공급해 주게 되어 부주사카운터(12)가 카운트동작을 하게 되는 바, 이와 같은 동작을 반복하여 주주사카운터(11)와 부주사카운터(12)가 제2도에서의 C위치의 값(m, n)에 이르게 되면 1페이지의 화상정보에 대한 기록이 종료되게 된다.
이와 마찬가지 동작을 화상정보메모리(5)에 공급되는 메모리독출신호(RD)에 대응시켜 이루어지도록 하게 되면 화상정보메모리(5)에 기억된 화상정보가 데이터버스(5a)에 출력되어 화상정보메모리(5)로 부터의 독출이 이루어지게 된다.
다음에는 화상정보메모리(5)에 기억된 화상정보를 시계방향으로 90도 회전시켜 독출하게 되는 경우의 순서에 관해 설명한다.
이 경우 화상정보의 독출에 따른 주주사방향은 가상적으로 B→A방향으로, 부주사방향은 B→C방향으로 하고 메모리어드레스카운터(1)의 주주사 및 부주사카운터(11, 12)에 대한 카운트초기치(E, F)로서 제2도에서의 B위치의 값(o, n)을 주서, 카운트동작모드에 대해서는 부주사카운터(12)가 다운카운트동작을 주주사카운터(11)가 엎카운트동작을 하도록 엎/다운모드신호(I, J)를 설정해 준다. 또 비트셀렉터카운터(4)에는 다운카운트동작을 지정하게 되는 엎·다운모드신호(U)와 비트선택초기치신호(T)는 최상위비트(MSB)를 선택하는 값으로 프리셋트되어 최상위비트(MSB)로부터 최하위비트(LSB)까지 순차적으로 선택하도록 설정시켜 놓는다.
따라서 화상정보메모리(5)에 인가되는 독출신호(RD)에 따라 클럭신호(H)가 부주사카운터(12)에 공급되어져, 화상정보메모리(5)의 어드레스가 갱신되어지면서 순차적으로 독출이 이루어지게 된다. 때 화상정보메모리(5)의 데이터버스(5a)에는 8비트정보가 병렬로 독출되어 나타나게 되지만, 비트셀렉터카운터(4) 및 멀티플렉서(3)에 의해 직렬출력데이터(S)로서 화상정보메모리(5)의 각 바이트에 대한 최상위비트(MSB)의 데이터가 순차적으로 출력된다.
이때 부주사카운터(12)가 제2도의 A위치에 대한 값(0)으소 되면 카운트종료신호(N)가 발생하게 되고, 그에 따라 부주사카운터(12)에는 카운트초기치신호(F)가 재로드됨과 더불어 클럭제어부(2)는 카운트종료신호(N)에 따른 비트카운트회로(Q)를 비트셀렉터카운터(4)에 공급하여 비트셀렉터카운터(4)로 하여금 비트선택신호(R)를 출력하여 최상위비트(MSB)의 다음비트 위치를 지정하도록 하게 된다. 이어 다시 독출신호(RD)에 따라 순차적으로 독출이 이루어져, 멀티플렉서(3)의 직렬출력데이터(S)로서 화상정보메모리(5)의 각 바이트에 대한 최상위비트(MSB)의 다음 비트데이터가 순차적으로 출력된다.
이하, 비트셀렉트카운터(4)가 1바이트중에서 최하위비트(LSB)를 지정하기까지, 즉 8번 같은 동작을 되풀이 하게 되면 주주사방향의 1라인에 대한 독출이 종료되게 되는데, 이때 부주사카운터(12)의 카운종료신호(N)로 주주사카운터(11)에 대한 클럭신호(G)가 공급되어져 주주사카운터(11)가 카운트동작을 시작하게 된다.
이상과 같은 동작을 각 라인마다 되풀이시켜 주주사카운터(11)와 부주사카운터(12)가 제2도의 D위치값(m, o)으로 되고, 또 비트셀렉터카운터(4)가 최하위비트(LSB)의 비트위치를 선택하고 있게 될 때 화상정보의 1페이지에 대한 독출이 종료되며, 그 결과 직렬로 출력된 화상정보는 기록상태에 대해 주주사방향이 부주사방향으로, 부주사방향이 주주사방향으로 되기 때문에 화상정보가 90°회전된 형태로 되게 된다.
이와 같이 본 실시예에서는 화상정보메모리가 기록시에는 종래와 마찬가지 방법으로 제어할 수 있고, 독출시에만 비트맴방식과 같은 1비트단위로 제어할 수 있게 됨에 따라 기억된 화상정보를 필요할 때 회전시켜 준다든지 또느 비트단위로 부분적으로 잘라낸다든지 하여 독출시켜 줄 수 있는 잇점이 있어, A4세로방향으로 수신한 화상정보를 가로방향으로 변환시켜 A3두루마리 용지에 기록되게 하는 경우 여백이 없어지게 된다. 또, 메모리로 부터의 출력이 직렬로 되어 있기 때문에 1라인단위로 기억제어를 수행하는 통상적인 기록헤드장치와의 인터페이스가 수월하게 되는 등 폭넓은 용도와 효과를 거둘 수 있다.
또, 본 실시예에서는 화상정보메모리(5)에 8비트단위로 화상정보가 입출력하게 되는 경우를 예를 들었지만 다른 비트수로서 예컨대 16비트단위로 입·출력하게 되는 화상정보메모리에도 본 고안이 적용될 수 있음은 물론이다.
상기한 바와 같이 본 고안에 의하면 간단한 구성으로 화상정보의 독출시에 1비트단위로 독출을 할 수가 있게 되고, 또 화상정보의 회전과 기록에 적당하도록 해당정보를 직렬로 출력시켜 줄 수 있게 되는 장점이 있다.

Claims (1)

  1. 원고등을 주사하여 얻어진 화상정보를 화상정보메모리에 순차적으로 기록 및 독출하도록 된 화상정보메모리 제어회로에 있어서, 화상정보를 복수비트단위로 입출력하여 이를 기억하는 화상정보메모리(5)와, 상기 화상정보메모리(5)의 주주사방향 및 부주사방향의 어드레스를 생성하는 주주사어드레스카운터(11) 및 부주사어드레스카운터(12), 상기 주주사어드레스카운터(11) 및 부주사어드레스카운터(12)의 클럭을 생성하는 클럭제어부(2), 상기 화상정보메모리(5)로 부터 화상정보를 독출할 때 상기 주주사어드레스카운터(11) 및 부주사어드레스카운터(12)에 의해 지정된 어드레스에 대응하여 이 화상정보메모리(5)로 부터 출력되는 복수비트의 화상정보 가운데 소정의 1비트를 지정하는 비트셀렉터카운터(4) 및 상기 화상정보메모리(5)로 부터 출력되는 복수비트의 화상정보 가운데 상기 비트셀렉터카운터(4)에 의해 지정된 비트의 화상정보를 출력하는 멀티플렉서(3)를 구비한 것을 특징으로 하는 화상정보메모리 제어회로.
KR2019870001806U 1987-02-18 1987-02-18 화상정보메모리 제어회로 KR900006716Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870001806U KR900006716Y1 (ko) 1987-02-18 1987-02-18 화상정보메모리 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870001806U KR900006716Y1 (ko) 1987-02-18 1987-02-18 화상정보메모리 제어회로

Publications (2)

Publication Number Publication Date
KR870014017U KR870014017U (ko) 1987-09-11
KR900006716Y1 true KR900006716Y1 (ko) 1990-07-28

Family

ID=19259774

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870001806U KR900006716Y1 (ko) 1987-02-18 1987-02-18 화상정보메모리 제어회로

Country Status (1)

Country Link
KR (1) KR900006716Y1 (ko)

Also Published As

Publication number Publication date
KR870014017U (ko) 1987-09-11

Similar Documents

Publication Publication Date Title
JPH0671306B2 (ja) 画像読み取り装置
JPH0252305B2 (ko)
US4807044A (en) Image processing apparatus
KR900006716Y1 (ko) 화상정보메모리 제어회로
US4916746A (en) Image rotation circuit
US5717874A (en) Apparatus for data transfer between image memory and external I/O device wherein inner registers set the image valid area, direction and moder of transfer
US20080024831A1 (en) Image processing device and image processing method
US5712714A (en) Image processing apparatus
KR920001619B1 (ko) 화상처리장치
JP4165391B2 (ja) 画像処理方法及び画像処理装置
JP3092579B2 (ja) 画像データ回転処理方法及び画像データ回転処理装置
JPH0563959A (ja) 画像処理方法および装置
US6757080B1 (en) Image processing system
GB2210760A (en) Image rotation circuit
JP3346916B2 (ja) 画像回転装置
JP4158695B2 (ja) 画像処理方法及び画像処理装置
JPS60205485A (ja) フオ−ムデ−タ記憶方式
JPH0439829B2 (ko)
JP2532383B2 (ja) 画信号間引き装置
JPS60240275A (ja) 画像読取装置
JPH066548A (ja) 頁メモリのアクセス制御装置
JPH11127324A (ja) 送信・コピー同時指定機能付きファクシミリ装置及びファクシミリ送信方法
JP2005174142A (ja) 画像処理装置
JP2712426B2 (ja) 画像送信装置
KR940001844Y1 (ko) 화상 회전 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990728

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee