KR900004957B1 - 반송 색신호의 기록 재생 장치 - Google Patents

반송 색신호의 기록 재생 장치 Download PDF

Info

Publication number
KR900004957B1
KR900004957B1 KR1019850003126A KR850003126A KR900004957B1 KR 900004957 B1 KR900004957 B1 KR 900004957B1 KR 1019850003126 A KR1019850003126 A KR 1019850003126A KR 850003126 A KR850003126 A KR 850003126A KR 900004957 B1 KR900004957 B1 KR 900004957B1
Authority
KR
South Korea
Prior art keywords
circuit
signal
coefficient
output signal
carrier color
Prior art date
Application number
KR1019850003126A
Other languages
English (en)
Other versions
KR850008595A (ko
Inventor
시바야마겐지
Original Assignee
니뽕 빅터 가부시끼가이샤
이노우에 도시야
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP59092565A external-priority patent/JPS60236392A/ja
Priority claimed from JP59124809A external-priority patent/JPS613594A/ja
Application filed by 니뽕 빅터 가부시끼가이샤, 이노우에 도시야 filed Critical 니뽕 빅터 가부시끼가이샤
Publication of KR850008595A publication Critical patent/KR850008595A/ko
Application granted granted Critical
Publication of KR900004957B1 publication Critical patent/KR900004957B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음

Description

반송 색신호의 기록 재생 장치
제1도 및 제2도는 각각 본 발명 장치의 제1실시예의 기록계 및 재생계의 각 주요부를 도시한 블록 계통도.
제3도 및 제4도는 각각 본 발명 장치의 제2실시예의 기록계 및 재생계의 각 주요부를 도시한 블록 계통도.
제5도는 본 발명 장치의 제3실시예의 주요부에 대한 블록 계통도.
제6도는 본 출원인이 선출한 반송 색신호의 기록 재생 장치의 일예를 도시한 블록 계통도.
제7도는 상기 본 출원인의 선출원 장치의 기록계의 주요부에 대한 일예를 도시한 블록 계통도.
제8a도 내지 제8e도는 제1도 및 제7도에 도시한 블록 계통의 동작 설명용 신호 파형도.
제9도 및 제11도는 각각 본 발명 장치의 제4실시예의 기록계 및 재생계의 각 주요부를 도시한 블록 계통도.
제10a도 내지 제10d도는 제9도에 도시된 블록 계통의 동작 설명용 신호 파형도.
제12도 및 제14도는 각각 본 발명 장치의 제5실시예의 기록계 및 재생계의 각 주요부를 도시한 블록 계통도.
제13a도 내지 제13d도는 제12도에 도시된 블록 계통의 동작 설명용 신호 파형도.
제15도는 본 발명 장치의 제6실시예의 주요부의 블록 계통도.
제16a도 내지 제16c도는 제7도에 도시된 블록 계통의 동작 설명용 신호 파형도.
제17a도 내지 제17d도는 제6도 및 제7도에 도시된 블록 계통의 동작 설명용 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 입력단자 2 : 저역필터
3 : 반송 색신호 분리용 대역 필터 4 : 기록 휘도 신호 처리 회로
5 : 프리 엠파시스 회로 6 : 기록 반송 색신호 처리 회로
7 : 기록 증폭기 8 : 기록용 회전 헤드
9 : 자기 테이프 10 : 재생용 회전 헤드
11 : 전치 증폭기 12 : 고역 필터
13 : 저역 필터 14 : 재생 휘도 신호 처리 회로
15 : 재생 반송색 신호 처리 16 : 디엠파시스 회로
17 : 혼합 회로
본 발명은 반송 색신호의 기록 재생 장치에 관한 것으로서, 특히, 반송 색신호를 프리엠파시스하여 자기기록 매체에 기록하고, 재생시에는 재생 반송 색신호를 디엠파시스하여 잡음이 저감된 원래의 재생 반송 색신호를 복원하는 반송 색신호의 기록 재생 장치에 관한 것이다.
VTR 등의 기록 재생 장치에 있어서, 기록 재생되어야 할 칼라 영상 신호로부터 휘도 신호와 반송 색신호를 각각 분리하여 각각 소정의 신호 처리를 행하여 양 신호를 다중화하여 기록, 재생하는 경우, 종래에는 반송 색신호에 대하여도 휘도 신호와 같이 라인 상관성을 이용하여 잡음을 저감하는 것이 행해져 오고 있었다. 즉, 재생 반송 색신호는 통상은 라인 상관성이 있는 것에 대해 재생 반송 색신호중에 혼입되어 있는 잡음의 거의 대부분은 라인 상관성이 없는 것으로 간주하고, 1H 지연회로의 입출력 재생 반송 색신호를 혼합하여 라인 상관성이 없는 잡음을 인출하고, 이 잡음을 리미터를 통하여 재생 반송 색신호에 혼합하는데 의해 잡음이 상쇄되어 저감된 재생 반송 색신호를 인출할 수가 있다.
그런데, 상기의 잡음 저감 회로를 가지는 종래의 기록 재생 장치는 라인 상관성이 없는 재생 반송 색신호에 대해서는, 잡음과 함께 라인 상관성이 없는 신호 성분도 입력 재생 반송 색신호로부터 감산되어 버리기 때문에 수직 방향의 공간 주파수 특성(수직 해상도)이 열화되는 문제점이 있었다.
따라서, 본 출원인은 먼저 일본국 특허원 소 58-138872호에서, 제6도에 도시한 바와같은 반송 색신호의 기록 재생 장치를 제안하였다. 도면중 입력 단자(1)에 입력된 표준 텔레비젼 방식(NTSC 방식 또는 PAL방식)의 칼라 영상 신호는 저역 필터(2)에 공급되어 휘도 신호가 분리 여파되는 한편, 대역 필터(3)에 공급되어 반송 색신호가 분리 여파된다. 여기에서, 예를들면, 주파수 변호(FM)등의 소정의 신호 처리를 받게 된다. 한편, 반송 색신호는 프리엠파시스 회로(5)에 공급되어, 후술하는 바와같이, 화면상, 수직 방향으로 나타나는 1수평 주사 기간(1H)간격의 신호 성분마다 프리엠파시스를 행하며, 수직 방향의 공간 주파수의 고역성분이 저역 성분에 비해 상대적으로 레벨 증강되는 프리엠파시스 특성이 부여된 후 기록 반송 색신호 처리 회로(6)에 공급되고, 여기에서, 예를들면, 저역으로 주파수 변환되는 등의 자기 기록 재생에 적절한 처리 회로(6)에 공급되고, 여기에서, 예를들면, 저역으로 주파수 변환되는 등의 자기 기록 재생에 적절한 소정의 신호 형태로 변환된다. 기록 휘도 신호 처리 회로(4) 및 기록 반송 색신호 처리 회로(6)에 의해 각각 소정의 신호 형태로 변환되어 인출된 휘도 신호 및 반송 색신호는, 기록 증폭기(7)에 공급되고, 여기에서, 각각 혼합 및 증폭된 후 기록용 회전 헤드(8)에 의해 자기 테이프(9)에 기록된다.
한편, 재생시에는 재생용 회전 헤드(10)에 의해 자기 테이프(9)상의 기록 신호가 재생되고, 그 재생 신호는 전치 증폭기(11)를 통하여 고역 필터(12), 저역 필터(13)에 공급된다. 고역 필터(12)에 의해, 예를들면, FM 휘도 신호가 분리 여파되고 재생 휘도 신호 처리 회로(14)에 의해 원래의 대역의 휘도 신호로 복조된다. 한편, 저역 필터(13)에 의해 예를들면, 저역 변환되어 기록되어 있는 반송 색신호가, 재생 신호로부터 분리 여파되고, 이 반송 색신호는 재생 반송 색신호 처리 회로(15)에 공급되며, 여기에서 원래의 신호 형태로 복귀되어 재생 반송 색신호로 된다. 재생 반송 색신호는 디엠파시스 회로(16)에 공급되고, 여기에서 수직 방향의 공간 주파수의 고역 성분이 저역 성분에 비해 상대적으로 레벨 감쇄된 특성이며, 프리엠파시스 회로(5)의 수직 방향의 공간 주파수대의 레벨 특성과 상보적인 특성이 부여된다. 따라서, 디엠파시스 회로(16)로부터는 프리엠파시스되어 있는 재생 반송 색신호가 프리엠파시스되기 전의 원래의 파형으로 복귀되어 인출되고, 혼합 회로(17)에 공급되어, 여기에서, 재생 휘도 신호 처리 회로(14)로부터의 재생 휘도 신호와 혼합된다. 이에 따라, 혼합 회로(17)로 부터의 출력 단자(18)로는 잡음 성분이 저감된 재생 칼라 영상 신호가 인출된다.
여기에서, 화면 수직 방향의 공간 주파수대의 레벨 특성을 디엠파시스 회로(16)에 의해 디엠파시스하도록 하고 있으므로, 재생 반송 색신호의 S/N 비를 개선할 수가 있고, 또, 디엠파시스 회로(16)에 의해 열화하는 수직 방향의 공간 주파수대의 레벨 특성은, 미리 기록계에 설치된 프리엠파시스 회로(5)에 의해 강조되어 기록되어 있으므로, 출력 단자(18)에는 S/N 비가 개선되고 또, 수직 방향의 공간 주파수대의 레벨 특성의 열화가 없는 재생 칼라 영상 신호가 인출된다.
다음에, 프리엠파시스 회로(5)에 대해 설명한다. 제7도는 프리엠파시스 회로(5)의 일예의 블록 계통도이다. 도면중, 입력 단자(20)에 입력된, 예를들면, NTSC 방식의 칼라 영상 신호로부터 분리된 반송 색신호는 제1, 제2 감산 회로(21,22)에 각각 공급된다. 제1감산 회로(21)의 출력 반송 색신호는 1H 지연 회로인 제1지연회로(23)에 공급되어, 여기에서, 1수평 주사기간 지연된 후, 제1계수 회로(24)에 의해 계수(K1)(예를들면, 0.76)을 곱하여 제1위상 조정(25)에 공급된다. 제1위상 조정기(25)는 1H 지연 회로인 제1지연 회로(23)에 의해 정확히 1H의 지연 시간이 얻어진다면 불필요한 회로이다. 그러나, 실제로 1H 지연 회로인 제1지연 회로(23)에 의해 얻어지는 지연 시간은 정확히 1H가 아니며, 이경우에 위상 조정을 행하지 않고 제1감산 회로(21)에 제1계수 회로(24)의 출력 신호를 공급하여 입력 반송 색신호와 감산 동작을 행하면 등가적으로 계수(K1)가 작게 되도록 동작하기 때문에 필요한 프리엠파시스 특성이 얻어지지 않는다.
그러므로, 제1위상 조정(25)에 의해 제1계수 회로(24)의 출력 신호의 위상을, 정확히 1H 지연된 반송 색신호의 위상과 동일하게 되도록 조정하는데 의해 필요한 프리엠파시스 특성이 얻어진다.
제1감산 회로(21)는 입력 단자(20)의 반송 색신호로부터 제1위상 조정기(25)의 출력을 빼는 감산 동작을 행한다. 여기에서, NTSC 방식의 반송 색신호의 색 부반송파 주파수는 알려진 바와같이 수평 주사 주파수의 227.5배이고, 0.5의 단수이기 때문에 색부반송파는 1H의 시작과 종료시에는 위상이 0.5주기, 즉, 180° 다르게 되어 있다. 따라서, 제1위상 조정기(25)에 의해 정확히 1H 지연되어 인출된 반송 색신호는, 입력 단자(20)로부터의 입력 반송 색신호와 라인 상관성이 있는 경우는 역위상이 관계로 되고, 제1감산 회로(21)로부터는 1H 전의 반송 색신호와 실질적으로 가산된 반송 색신호가 인출되게 된다. 이 제1감산 회로(21)의 출력 반송 색신호는 1H 지연 회로인 제1지연 회로(23)에 공급되는 한편, 제2계수 회로(26)에도 공급되고, 여기에서, 계수(K2)(예를들면, 0.14)를 곱한 후 제2위상 조정기(27)를 통해 제2감산 회로(22)에 공급된다.
제2감산 회로(22)는 입력 반송 색신호로부터 제2위상 조정기(27)의 출력 반송 색신호를 빼는 감산 동작을 행하여 얻은 신호를 피프리엠파시스 반송 색신호로서 출력 단자(28)로 출력한다. 여기에서, 제2위상 조정기(27)는 제2감산 회로(22)에서의 2입력 반송 색신호의 정확한 위상 조정을 행하기 위해 설치되어 있다.
또, 출력 단자(28)의 출력 신호는 입력 반송 색신호의 화면 수직 방향의 공간 주파수의 고역 성분이 저역 성분에 비해 상대적으로 증강된 프리엠파시스 특성이 부여된 반송 색신호이며, 프리엠파시스 회로(5)의 출력 신호(피프리엠파시스 반송 색신호)로서 출력된다.
여기에서, 입력 단자(20)에 공급되는 반송 색신호는 제8a도 내지 제8e도에 도시된 바와같은 파형이다. 도면중, 기간(a1)은 수직 브랭킹 기간이며, 기간(a2)는 수직 브랭킹 기간내의 수직 동기 펄스 및 등가 펄스의 존재 부분이며, 기간(a3)은 칼라 버스트 신호의 존재 부분이다. 또, 기간(a4)은 수직 주사 기간에서 칼라 버스트 신호 및 반송 색신호가 존재한다. 제8a도에 도시된 반송 색신호는 제7도의 프리엠파시스 회로에서 수직 방향의 공간 주파수인 고역 성분을 저역 성분에 비해 레벨 중강시키는데 의해, 제8b도에 도시된 바와같은 파형으로 되어 단자(28)에서 출력된다. 회전 2헤드형의 비디오 테이프 레코더의 경우, 제8b도에 도시된 반송 색신호는 수직 브랭킹 기간의 개시 위치로부터 수 H 이전의 도면중 b1로 도시된 위치가 스위칭 포인트로 되고, 이 스위칭 포인트의 전후에서는 재생 반송 색신호의 위상은 불연속이다. 여기에서, 프리엠파시스 회로의 수직 방향의 시정수 및 레벨 증강도를, 충분히 잡음을 충분히 저감하는 값으로 설정한 경우, 선행 필드의 신호가 스위칭 포인트에 잇달아 다음 필드의 수직 주사 기간의 신호 서두 부분까지 영향을 미쳐, 재생 화면상의 화면 상부에 있어서, 색 산란이나 진폭 교란이 발생하고, 또, 스큐 왜곡에 의해 수평 주기도 변동하는 문제점이 있다.
거기에서, 본 발명은 상기 프리엠파시스 회로 및 디엠파시스 회로의 동작을, 수직 주사 기간과 수직 브랭킹 기간에서 다르도록 하는데 의해 상기한 제반 문제점을 해결한 반송 색신호의 기록 재생 회로를 제공하는 것을 목적으로 한다.
또한, 입력 단자(20)에 제16a도에 도시된 반송 색신호가 공급되고, 또, 그 반송 색신호가 H 상관이 강한 1필드내의 수평 주사 기간에서도 제16a도에 도시한 파형의 반송 색신호가 입력 단자(20)에 공급되는 경우는, 출력 단자(28)에는 예를 들면, 화면의 중앙 부근에서는 제16a도에 도시한 파형과 같은 파형의 반송 색신호 입력의 경우에도, 1H 지연 회로인 제1지연 회로(23)의 주파수 특성이 입력 반송 색신호의 주파수 대역에 비해 좁고, 소정의 1H 지연 특성을 부여할 수 없는 경우는, 1H 지연 회로인 제1지연 회로(23)의 출력에는 제16b도에 도시한 바와같은 과도 특성이 열화된 신호 파형의 반송 색신호가 나타나고, 더우기, 제2감산 회로(22)로부터 출력 단자(28)로는 제16c도에 도시한 바와같은 오버슈트 및 링잉 등의 왜곡이 생긴 반송 색신호가 인출되는 문제점이 있었다. 특히, 이 왜곡은 신호 대 잡음비(S/N 비)의 개선을 기하기 위해 계수 회로(24)의 계수를 크게할 수 있는데로 크게 되도록 하여, S/N 비의 개선도의 향상과 상반된다. 특히, 제16a도 내지 제16c도에 CB로 도시된 칼라 버스트 신호에서의 왜곡은, 칼라 버스트 신호의 진폭 및 위상을 기준으로 하는 반송 색신호 처리 회로(예를들면, APC 회로)의 동작에 지장을 주어 재생 화상의 품질을 열화시키는 문제점이 있었다.
또, 프리엠파시스 회로(5)의 입력 반송 색신호를 1필드분 개략적으로 도시하면 예를들면, 제17a도에 도시된 바와같이 된다. 여기에서, 제17a도는 도시의 편의상, 동일 포하도의 반송 색신호를 도시하고 있고, 또, 수직 귀선 소거 기간내의 칼라 버스트 신호만 전송되는 기간의 칼라 버스트 신호를 제17a도에 (169)로 도시하고, 더우기, 수직 귀선 소거 기간 이외에는 주지된 바와같이 반송 색신호는 칼라 버스트 신호와 영상 기간의 반송 색신호(예를, 설명의 편의상 "피변조 색신호"라 한다)가 서로 시계열적으로 합성된 신호이지만, 제17a도에서는 도시의 편의상 수직 귀선 소거 기간 이외의 기간에서는 (170)으로 표시된 바와같은, 피변조 색신호의 파형만을 연속적으로 도시하고 있고, 칼라 버스트 신호 파형은 도시를 생략하고 있다. 또, 실제로는, 피변조 색신호는 단속적으로 전송되지만 오실로스코프상에서 시간축을 작게 하여 관찰하면, 제17a도에 (170)으로 표시된 바와같이, 연속하고 있는 것과 같이 보인다.
제17a도에 도시한 바와같은 반송 색신호는 프리엠파시스 회로(5)를 통과하게 되면, 필드 서두의 수 H기간의 칼라 버스트 신호(169)는 그 직전에 반송 색신호 비전송 기간이 있고, 라인 상관성이 없기 때문에, 제17b도에 도시한 바와같이 그 이하의 예를들면, 화면 중앙 부근에 있는 칼라 버스트 신호의 진폭보다도 진폭이 크게 된다. 이 진폭 증대분은 기록 반송 색신호 처리 회로(6)내의 ACC 회로에 의해 피변조 색신호와 함께 억압되고, 제17c도에 도시된 바와같이 된 후 전송되고 그후에 디엠파시스 회로(16)를 통과시키면, 재생 반송 색신호의 필드 서두의 수 H 기간의 칼라 버스트 신호 및 피변조 색신호는 엠파시스의 상보성을 잃고, 진폭이 기록시보다도 제17d도에 도시한 바와같이 작게 되며, 그 결과 화면 상부의 색이 엷어지는 현상이 발생하는 문제점이 있었다.
여기에서, 본 발명은 상기 프리엠파시스 회로 및 디엠파시스 회로의 동작을, 칼라 버스트 신호의 전송 기간을 실질적으로 동작을 휴지시키는데 의해, 상기한 제반 문제점을 해결한 반송 색신호의 기록 재생 장치를 제공하는 것을 목적으로 한다.
본 발명은 기록계에는 적어도 수직 브랭킹 기간을 포함한 소정 기간에 대한 수직 방향의 시정수 및 레벨 증강도의 한쪽 또는 양쪽이 소정 기간 이외의 기간에 대한 수직 방향이 시정수 및 레벨 증강도 보다 작게되고, 공급되는 상기 반송 색신호의 수직 방향의 공간 주파수의 고역 성분을 저역 성분에 비해 상대적으로 레벨 증강하여 출력하는 프리엠파시스 회로를 설치하고, 재생계에는 상기 소정 기간 및 그 외의 기간 각각에 있어서, 상기 프리엠파시스 회로의 각각의 기간에 대한 특성과 상보적인 특성으로 되어 있고, 상기 원래의 신호 형태로 복귀된 재생 반송 색신호의 수직 방향의 고역 성분을 저역 성분에 비해 상대적으로 레벨 감쇄하여 출력하는 디엠파시스 회로를 설치한 것이다.
본 발명은 기록계에는 반송 색신호가 공급되고, 그 칼라 버스트 신호 입력 기간을 제외한 기간은 수직 방향의 공간 주파수의 고역 성분을 저역 성분에 비해 상대적으로 레벨 증강하여 출력함과 동시에, 상기 칼라 버스트 신호에 대하여는 그 동작을 실질적으로 휴지시키는 프리엠파시스 회로를 설치하고, 재생계에는 원래의 신호 형태로 복귀된 재생 반송 색신호가 공급되고, 그 칼라 버스트 신호 입력 기간을 제외한 기간은 수직 방향의 공간 주파수의 고역 성분을 저역 성분에 비해 상대적으로 레벨 감쇄하는 특성인 프리엠파시스 회로의 특성과 상보적인 특성을 부여함과 동시에 상기 칼라 버스트 신호에 대하여는 그 동작을 실질적으로 휴지시키는 디엠파시스 회로를 설치하며, 칼라 버스트 신호에 대하여는 프리엠파시스 및 디엠파시스를 행하지 않도록 한 것이다.
제1도는 본 발명 장치의 기록계에 설치된 프리엠파시스 회로의 제1실시예의 블록 계통도, 제2도는 본 발명 장치의 재생계에 설치된 디엠파시스 회로의 제1실시예의 블록 계통도를 도시한다. 본 발명 장치는 제6도에 도시된 구성과 동일한 구성이지만 프리엠파시스 회로(5) 및 디엠파시스 회로(16)의 구성을 상기 본 출원이 제안하였던 기록 재생 장치의 것과는 다르게 되어 있다. 제1도에서 제7도와 동일한 구성 부분에대하여는 동일 부호를 사용하고 그 설명을 생략한다. 제1도에 있어서, 1H 지연 회로인 제1지연 회로(23)에서 1H 지연된 반송 색신호는 제1절환 스위치(30)의 단자(30a)에 공급된다. 이 반송 색신호는 제1절환 스위치(30)의 단자(30b) 또는 단자(30c)로부터 인출된다. 단자(30b)로부터 인출되는 신호는 제1계수 회로(24)에서 계수 K1(예를들면, 0.76)을 곱하고, 또, 단자(30c)로부터 인출된 신호는 제3계수 회로(31)에서 계수 K3(예를들면, 0.56)을 곱하여 제1위상 조정기(25)에 공급된다.
또, 제1감산 회로(21)의 출력 반송 색신호는 1H 지연 회로에 공급되는 한편, 제2계수 회로(26)에서 계수 K2(예를들면, 0.14)를 곱한 후 제2절환 스위치(32)의 단자(32b)에 공급되고, 이와함께 제4계수 회로(33)에서 계수 K4(예를들면, 0.69)를 곱하여 제2절환 스위치(32)의 단자(32c)에 공급된다. 제2절환 스위치(32)는 단자(32b) 또는 (32c)중의 어느 한쪽의 신호를 단자(32a)로부터 인출하여 제2위상 조정기(27)에 공급한다.
더우기, 단자(34)에는 회전 드럼의 회전 검출 신호로부터 생성된 예를들면, 주파수 30Hz에서 듀티비50%의 제8d도에 도시된 바와같은 스위칭 펄스가 입력되고, 제1펄스 발생 회로(35)에 공급된다. 제1펄스 발생 회로(35)는 스위칭 펄스의 입상 및 입하를 검출하여 수직 브랭킹 기간에서 H레벨로 되는 제8e도에 도시한 바와같은 수직 브랭킹 펄스를 발생하고, 제1, 제2절환 스위치(30,32)에 공급한다. 제1, 제2 절환스위치(30,32)는 각각 수직 브랭킹 펄스의 L 레벨 기간에 단자(30a와 30b), (32a와 32b)를 접속하고, H레벨 기간에 단자(30a와 30c),(32a와 32c)를 접속한다.
따라서, 수직 기간에 있어서는, 제1, 제2계수 회로(24,26)에 의해 반송 색신호가 중첩되고, 프리엠파시스 회로의 수직 방향의 시정수 및 레벨 증강도는 제7도에 도시된 회로와 동일하게 된다. 또, 수직 브랭킹 기간에 있어서는, 제3, 제4계수 회로(31,33)에 의해 반송 색신호가 중첩되고, 이때의 프리엠파시스 회로의 수직 방향의 시정수 및 레벨 증강도는 제7도에 도시된 회로의 1/2정도로 된다. 이에 따라, 제1도의 단자(28)로부터 출력되는 반송 색신호는 제8c도에 도시한 바와같은 파형으로 된다. 이 제8c도에 도시된 반송 색신호에 있어서도, 스위칭 포인트 전후의 위상은 불연속이지만, 선행 필드의 수직 주사 기간의 신호의 서두 부분까지 영향을 미치지 않는다.
다음에, 디엠파시스 회로의 제1실시예에 대하여 제2도와 함께 설명한다. 제2도에 있어서, 단자(40)에는 원래의 대역으로 복귀된 재생 반송 색신호가 입력되고, 이 재생 반송 색신호는 제3감산 회로(41), 제1가산 회로(42) 각각에 공급된다. 감산 회로(41)의 출력 신호는 1H 지연 회로인 제3지연 회로(43)를 통하여 제3절환 스위치(44)의 단자(44a)에 공급되고, 제3절환 스위치(44)의 단자(44b) 또는 (44c)로부터 인출된다. 단자(44b,44c) 각각으로부터 인출된 신호는 제5,제7계수 회로(45,46) 각각을 통하고, 더우기, 제3위상 조정기(47)를 통하여 제3감산 회로(41)로 귀환 입력된다. 또, 제3감산 회로(41)의 출력 신호는 제6, 제8계수 회로(48,49) 각각을 통하여 제4절환 스위치(50)의 단자(50b,50c) 각각에 공급되고, 제4절환 스위치(50)의 단자(50b 또는 50c)의 어느 한쪽의 신호가 단자(50a)로부터 인출되어 제4위상 조정기(51)를 통해 제1가산 회로(42)에 공급된다. 상기의 제5,제7계수 회로(45,46) 각각의 계수(L1, L3)는 예를들면 0.87, 0.74로 되고, 제6, 제8계수 회로(48,49), 각각의 계수(L2, L4)는 예를들면 0.13, 0.26으로 되어 있다.
또, 단자(52)에 입력되는 스위칭 펄스는 제2펄스 발생회로(53)에 공급되고, 여기에서, 제8e도에 도시된 바와같은 수직 브랭킹 펄스가 생성되어 제3, 제4스위칭 회로(44,50) 각각에 공급된다. 제3, 제4스위치회로(44,50) 각각은 펄스의 L 레벨 기간에 단자(44a와 44b), (50a와 50b)를 접속하고, H 레벨 기간에 단자(44a와 44c), (50a와 50c)를 접속한다.
따라서, 재생 반송 색신호는 수직 주사 기간에서 제5, 제6계수 회로(45,48)에서 중첩된다. 수직 브랭킹 기간에 있어서는 제7,제8계수 회로(46,49)에서 중첩되고, 이때의 수직 방향의 시정수 및 레벨 증강도는 제5,제6계수 회로(45,48)를 사용하였을 때의 1/2정도로 된다.
제1가산 회로(42)는 입력 단자(40)로부터의 재생 반송 색신호와 제4위상 조정기(51)로부터의 신호를 가산하여 얻은 신호를 단자(54)로부터 출력한다. 이 출력 신호는 입력 재생 반송 색신호의 화면 수직 방향의 공간 주파수의 고역 성분이 저역 성분에 비해 상대적으로 레벨 감쇄된 디엠파시스 특성이 부여된 재생 반송 색신호(피디엠파시스 재생 반송 색신호)이다. 더우기, 이 디엠파시스 특성은 제5, 제6계수 회로(45,48)를 사용하였을 때 제1도에 도시된 회로에서 제1, 제2계수 회로(24,26)을 사용하였을 때의 프리엠파시스 특성에 대해 정확히 상보적인 특성이며, 제7, 제8계수 회로(46,49)를 사용하였을 때 제3, 제4계수 회로(31,33)를 사용하였을 때의 프리엠파시스 특성에 대하여 정확히 상보적인 특성이다.
이에 따라, 단자(54)로부터, 수직 주사 기간, 수직 브랭킹 기간 각각에서 프리엠파시스 특성과 상보적인 디엠파시스 특성이 부여된 반송 색신호가 인출되는 것이다.
다음에, 본 발명 장치의 제2실시예에 대해 설명하자면, 제3도는 본 발명 장치의 제2실시예의 기록계의 프리엠파시스 회로의 블록 계통도이다. 제3도 및 제4도에서 제1도 및 제2도와 동일 부분에는 동일 부호를 사용하여 그 설명을 생략한다. 제3도에 있어서, 제9, 제11계수 회로(55,56)는 제1계수 회로(24)에 상당하는 회로로서, 그 계수(M1)은 예를들면, 약 0.76, 계수(M3)는 예를들면 0.31로 각각 선정되어 있다. 이와같이, 제10, 제12계수 회로(57,58)는 각각 제2, 제4계수 회로(26,33)의 각각에 상당하는 회로이며, 그 계수(M2)는 예를들면, 약 0.24, 계수(m4)는, 예를들면, 0.69로 각각 선정되어 있다.
제2감산 회로(22)로부터 인출된 반송 색신호는, 제1, 제2비직선 회로(59,60)에 각각 공급된다. 제1,제2비직선 회로(59,60)는 예를들면, 입력신호의 진폭을 일정치로 제한하는 진폭 제한기이며, 이 일정치보다도 작게 된 진폭의 입력 신호에 대하여는 진폭 제한을 행하지 않고, 그대로 통과 출력시키도록 구성되어 있다. 제1비직선 회로(59)를 제한하는 일정치는 제2비직선 회로(60)를 제한하는 안정치보다 작은 레벨로 되어 있다.
제1, 제2비직선 회로(59,60)각각으로부터 인출된 반송 색신호는 제3, 제4계수 회로(61,62) 각각에 의해 계수(M5)(예를들면, 1.3), 계수(M6)(예를들면, 1.6)을 곱한 후 제5절환 스위치(63)의 단자(63b,63c)각각에 공급된다. 제5절환 스위치(63)는 제1펄스 발생 회로(35)로부터 공급되는 수직 브랭킹 펄스의 L레벨 기간에 단자(63a 및 63b)를 접속하고, H레벨 기간에 단자(63a와 63c)를 접속한다. 제5절환 스위치(63)의 단자(63a)로부터 인출된 반송 색신호는 제2가산 회로(64)에 공급되고, 여기에서, 입력단자(20)로부터의 반송색신호와 가산된 후 출력단자(65)로부터 출력된다.
이 때문에, 출력단자(65)로부터 출력되는 반송 색신호는, 수직 주사 기간에 있어서, 제9, 제10, 제13계수회로(55,57,61) 및 제1비직선 회로(59)에 의해 그 진폭에 응답한 비직선 프리엠파시스 특성이 부여되고, 이 비직선 프리엠파시스 특성의 수직 방향의 시정수 및 레벨 증강도는 잡음 저감에 충분한 값이 된다. 또, 수직 브랭킹 기간에 있어서는, 제11, 제12, 제14계수 회로(56,58,62) 및 제2비직선 회로(60)에 의해 비직선 프리엠파시스 특성이 부여되고, 이 비직선 프리엠파시스 특성의 수직 방향의 시정수 및 레벨 증강도는 상기 수직 기간의 1/2정도로 된다. 이 때문에, 선행 필드의 신호가 다음 필드의 수직 주사 기간의 신호에 영향을 미치지는 않는다.
다음에, 제4도에 도시한 디엠파시스 회로의 제2실시예에 대하여 설명하면, 제15, 제17, 제16, 제18계수 회로(66,67,68,69)는 각각 제2도의 제5, 제7, 제6, 제8계수(45,46,48,49)에 상당하는 계수 회로이고, 그 계수(N1,N2,N3,N4)는 각각 예를들면, 0.87, 0.55, 0.13, 0.45로 선정되어 있다. 제4감산 회로(77)로부터 인출된 재생 반송 색신호는 각각의 비직선 회로(58,60)와 동일한 구성의 각각의 비직선 회로(70,71)를 통하여 계수 회로(72,73)각각에 공급되고, 여기에서, 계수(N5)(예를들면, 0.57), 계수(N6)(예를들면, 0.60)을 곱한 후 제6절환 스위치(74)의 각각의 단자(74b, 74c)에 공급된다. 제6절환 스위치(74)는 제1펄스 발생회로(53)로부터 공급되는 수직 브랭킹 펄스의 L레벨 기간에 단자(74a와 74b)를 접속하고, H레벨 기간에 단자(74a와 74c)를 접속하며, 단자(74a)로부터 인출된 반송 색신호를 제5감산 회로(75)에 공급한다. 제5 감산 회로(75)는 수직 주사 기간에 있어서, 제15, 제16, 제19계수회로(66,68,72) 및 제3비직선 회로(70)를 통한 반송 색신호, 수직 부랭킹 기간에 있어서, 제17, 제18, 제20계수 회로(67,69,73) 및 제4비직선 회로(71)를 통한 반송 색신호 각각을 입력 단자(40)로부터의 재생 반송 색신호로부터 빼는 감산 동작을 행하고, 제3도에 도시된 회로의 수직 주사 기간, 수직 브랭킹 기간 각각의 비직선 프리엠파시스 특성과 상보적인 비직선 디엠파시스 특성이 부여된 재생 반송 색신호를 생성하여 이를 출력 단자(76)로부터 출력한다.
제5도는 프리엠파시스 회로와 디엠파시스 회로를 각각 공통 회로를 사용하여 구성한 회로의 일실시예의 블록 계통도이다. 재생시의 동작에 대해 설명하면, 재생시에는 절환 스위치(81,83,103,104)는 각각 접점(P)측으로 절환 접속된다. 이에 의해 입력단자(80)에 입력된 재생 반송 색신호는 절환 스위치(81), 감산 회로(84), 1H지연 회로(85) 각각을 통하여 절환 스위치(86)의 단자(86b,86c) 각각으로부터 인출된다. 단자(86b,86c)로부터 인출된 신호는 계수 회로(87,88) 각각을 통하여, 더우기, 위상 조정기(89)를 통하여 감산 회로(84)의 출력 신호는 계수 회로(90,91) 각각을 통하여 절환 스위치(92)의 단자(92b,92c) 각각에 공급되고, 절환 스위치(92)의 단자(92b 또는 92c)의 어느 한쪽 신호가 단자(92a)로부터 인출되고, 위상 조정기(93)를 통해 감산 회로(94)에 공급되어 절환 스위치(81)로 부터의 재생 반송 색신호와 감산된다. 감산 회로(94)의 출력 신호는 비직선 회로(95,96) 각각으로부터 계수 회로(97,98) 각각을 통하여 절환 스위치(99)의 단자(99b,99c)에 공급되고, 절환 스위치(99)의 단자(99a)로부터 인출된 신호가 감산 회로(100)에 공급된다.
한편, 펄스 발생 회로(102)는 입력 단자(101)로부터 입력되는 스위칭 펄스로부터 제8e도에 도시한 것과 같은 수직 브랭킹 펄스를 생성하여, 절환 스위치(86,92,99) 각각에 공급한다. 이에 의해, 수직주사 기간에는 각각의 절환 스위치(86,92,99)의 단자(86a,86b), (92a와 92b), (99a와 99b)에 접속되고, 수직 브랭킹 기간에는 단자(86a와 86c), (92a,92c), (99a와 99c) 각각이 접속한다. 이와같이 하여, 수직 주사 기간에는 비직선 회로(95), 계수 회로(97)를 통한 신호, 수직 브랭킹 기간에는 비직선 회로(96), 계수회로(98)를 통한 각각의 신호가 절환 스위치(81)로부터의 재생 반송 색신호와 감산된다. 따라서, 감산 회로(100)로부터는 제4도에 도시된 제5감산 회로(75)의 출력 신호와 같이 수직 주사 기간과 수직 브랭킹 기간에서 다른 비직선 디엠파시스 특성이 부여된 재생 반송파 신호가 인출되고, 절환 스위치(104)를 거쳐 출력단자(105)로 부터 출력된다.
한편, 기록시에는 절환 스위치(81,83,103,104)는 각각 접점(R)측에 접속된다. 이에 따라, 입력단자(80)에 입력된 반송 색신호는 절환 스위치(81), 구동 증폭기(82), 절환 스위치(83), 감산 회로(84), 1H지연 회로(85), 절환 스위치(86), 계수 회로(87 또는 88), 위상 조정기(89)를 각각 통하여 감산 회로(84)에 공급된다. 이 감산 회로(84)로부터 인출된 반송 색신호는 1H지연 회로(85)에 공급되는 한편, 계수 회로(90,91) 각각에 공급되고, 이 계수 회로(90 또는 91)를 통한 신호가 절환 스위치(92)로부터 위상 조정기(93)를 통하여 감산 회로(94)에 공급되고, 여기에서, 스위치(81)로부터의 반송 색신호와 감쇄된 후 각각의 비직선 회로(95,96)에 공급된다.
비직선 회로(95,96) 각각은 비직선 회로(59,60)와 각각 동일한 구성으로 되어 있고, 여기에서, 진폭 제한되어 인출된 신호는 계수 회로(97,98)각각을 통하여 절환 스위치(99)는 수직 주사 기간에 계수 회로(97)로부터의 신호와 수직 브랭킹 기간에 계수 회로(98)로부터의 신호를 인출하여 감산 회로(100)에 공급되고, 여기에서, 절환 스위치(83)로부터의 반송 색신호와 감산시킨다. 감산 회로(100)의 출력 신호는 절환 스위치(104)를 통하여 차동증폭기(82)의 반력 입력 단자에 공급된다. 이 회로는 재생시의 디엠파시스 회로를 차동 증폭기(82)의 피드백 루프중에 넣은 것으로서, 그 역특성의 프리엠파시스 특성이 얻어진다. 따라서, 차동 증폭기(82)로부터 절환 스위치(104)를 통하여 출력 단자(105)로 출력되는 신호는 제3도와 같이 수직 주사 기간과 수직 브랭킹 기간에서 서로 다른 특성으로 비직선 프리엠파시스된 반송 색신호가 된다. 또, 계수 회로(87,88,90,91,97,98)의 각 계수(01,03,02,04,05,06)는 각각 예를들면, 0.87, 0.55, 0.13, 0.45, 0.57, 0.60으로 선정된다.
본 실시예에 의하면, 비직선 회로(95,96)를 구비하여 디엠파시스 회로에 의해 원래의 파형으로 복원될 수 없는 비율을 경감할 수가 있다(예를들면, 차동 증폭기(77)의 이득을 G로 하면, 1/G정도의 불균형 밖에 없다).
또, 상기 실시예에서는, 제4도에 도시한 구성의 디엠파시스 회로를 차동 증폭기(82)의 피드백 루프에 넣어 프리엠파시스 특성을 얻는 것이지만, 제3도에 도시한 구성의 프리엠파시스 회로를 차동 증폭기(82)의 피드백 루프에 넣어 디엠파시스 특성을 얻도록 하여도 좋다.
또, 본 발명은 상기의 실시예에 국한되는 것이 아니며, 예를들면, 위상 조정기는 모든 실시예에서 계수 회로의 출력측에 설치되었으나, 계수 회로의 입력측에 설치하여도 좋다.
또, 상기 실시예는 NTSC방식의 반송 색신호를 프리엠파시스, 디엠파시스하는 경우에 대하여 설명하였다지만, PAL방식의 반송 색신호에 대하여도 적용할 수가 있다. 단, 이 경우는 PAL방식의 반송 색신호는 2개의 색차 신호중 한쪽 색차 신호의 색부 반송파가 1H마다 위상 반전되어 있는 것이므로 상기 제1, 제3지연회로(23,43) 및 지연 회로(85)는 각각, 2H의 자연수배의 지연 시간을 갖도록 구성된다. 또, 제1, 제2, 제3, 제4비직선 회로(59,60,0,1) 및 비직선 회로(95,96)는 진폭 제한기에 국한되는 것은 아니다.
제9도는 본 발명 장치의 기록계에 설치되어 있는 프리엠파시스 회로의 제4실시예의 블록 계통도이고, 제11도는 본 발명 장치의 재생계에 설치되어 있는 디엠파시스 회로의 제4실시예의 블록 계통도를 도시한다. 본 발명 장치는 제6도에 도시한 구성과 같은 구성이지만, 프리엠파시스 회로(5) 및 디엠파시스 회로(16)의 구성을 상기 본 출원인이 제안한 기록 재생장치의 그것과 다르게 한 것이다. 제9도중 제7도와 동일 구성 부분에는 동일 부호를 사용하여 그 설명을 생략한다. 제9도에 있어서, 입력단자(20)에 입력된 반송 색신호는 제1 및 제2감산 회로(21 및 22)에 각각 공급되는 한편, 제1레벨 조정 회로(171)에 공급된다. 제1레벨 조정 회로(171)는 예를들면, 제10a도에 도시된 바와같은 반송 색신호가 입력된 경우, 제2감산회로(22)로부터 인출된다. 제10c도에 도시된 바와같은 파형의 반송 색신호중 오버슈트나 링잉 등의 왜곡이 생기지 않은 부분(즉, 과도 응다벵 의한 왜곡이 보이지 않는 부분의 진폭과 동일 진폭으로 조정하여 출력하기 위해 설치되어 있다. 따라서, 제2감산 회로(22)의 출력 반송 색신호의 과도 응답에 의한 왜곡이 보이지 않는 파형 부분의 진폭과, 그와 동시각의 제1레벨 조정 회로(171)의 출력 반송 색신호의 진폭과는 각각 대략 동일 레벨로 된다.
제2감산 회로(22)로부터 인출된 피프리엠파시스 반송 색신호는 제7절환 스위치(172)의 단자(172a)에 공급되고, 한편, 제1레벨 조정 회로(171)로부터의 프리엠파시스 특성은 부여되지 않고, 단지 레벨 조정되어 인출된 반송 색신호는 제7절환 스위치(172)의 단자(172b)에 공급된다. 다른 한편, 기록될 휘도 신호중으로 부터 분리된 수평 동기 신호는 입력 단자(20)로부터의 제10a도에 도시되어 있는 바와같은 입력 반송색신호중의 칼라 버스트 신호 전송 기간(T1)과, 이 전송 기간(T1)종료후의 반송 색신호가 존재하지 않는 기간내의 소정의 일정 기간(T2)의 양 기간 연속하여 예를들면, 하이레벨이고, 그 이외의 기간은 로우 레벨인 제10b도에 도시된 바와같은 버스트 게이트 펄스를 발생시킨다. 이 버스트 게이트 펄스는 스위칭 펄스로서 제7절환 스위치(172)에 인가되고, 그 하이 레벨 기간(T1+T2)은 단자(172b)의 입력 반송 색신호를 선택 출력시키고, 그 로우 레벨 기간은 단자(172a)의 제10c도에 도시된 바와같은 입력 반송 색신호를 선택 출력시킨다.
이에 따라, 제7절환 스위치(172)의 공통 단자로 부터 출력 단자(175)로는 입력 반송 색신호의 칼라 버스트 신호 입력 기간을 제외한 반송 색신호(피변조 색신호)에 대하여는 수직 방향의 공간 주파수의 고역 성분을 저역 성분에 비해 상대적으로 레벨 증강하는 프리엠파시스 특성이 부여되고, 또, 칼라 버스트 신호(제10a도에 CB로 도시)에 대하여는 상기 프리엠파시스 특성이 부여되어 있지 않은 칼라 버스트 신호로 이루어진 제10d도에 도시된 바와같은 반송 색신호가 인출된다. 또, 제10d도중 CB는 제10도에 도시된 입력 반송 색신호중의 칼라 버스트 신호에 상당하는 칼라 버스트 신호를 도시한다. 또, 제10b도에 도시된 버스트게이트 펄스는 칼라 버스트 신호 전송 기간 종료후의 일정 기간(T2)도 하이 레벨이므로, 칼라 버스트 신호 전송 기간 종료후도 제2감산 회로(22)의 출력단에 존재하는 왜곡 성분을 제거할 수 있는 것을 제10c도 및 제10d도로 부터 알 수 있다.
본 실시에에 의하면, 칼라 버스트 신호에 프리엠파시스에 의한 왜곡 성분은 전혀 존재하지 않게 되고, 상기한 본 출원인이 제안한 반송 색신호의 기록 재생 장치에서 생긴 문제점을 해결할 수가 있다.
다음에, 디엠파시스 회로의 실시예에 대하여 제11도와 함께 설명하면, 제11도에 있어서, 단자(110)에는 원래의 대역으로 복귀된 재생 반송 색신호가 입력되고, 이 재생 반송 색신호는 제3감산 회로(41), 제3가산 회로(112) 및 제2레벨 조정 회로(113)에 각각 공급된다. 제3감산 회로(41)의 출력 신호는 1H지연 회로인 제3지연 회로(114), 제21계수 회로(115) 및 제5위상 조정기(116)를 각각 통하여 제3감산 회로(41)로 귀환 입력되는 한편, 제22계수 회로(117) 및 제6위상 조정기(118)를 각각 거쳐 제3가산 회로(112)에 공급된다. 제5위상 조정기(116)는 제1위상 조정기(25)와 같이 정확한 1H 지연 출력을 얻기 위해 위상 조정을 행하는 회로이다. 또, 제21계수 회로(115)의 계수(L1)은 예를들면, 0.87 계수 회로(117)의 계수(L2)는 예를들면, 0.18이다.
제3가산 회로(112)는 입력 단자(110)로부터의 재생 반송 색신호와 제6위상 조정기(118)로부터의 재생 반송 색신호와의 가산을 행하여 얻은 신호를 제8절환 스위치(119)의 단자(119a)로 출력한다. 이 출력 신호는 입력 재생 반송 색신호의 화면 수직 방향의 공간 주파수의 고역 성분이 저역 성분에 비해 상대적으로 레벨 감쇄된 디엠파시스 특성이 부여된 재생 반송 색신호(피디엠파시스 재생 반송 색신호)이다. 또, 이 디엠파시스 특성은 상기 프리엠파시스 특성의 레벨 증간분만큼 레벨 감쇄하도록 프리엠파시스 특성에 대하여 상보적인 특성이다.
다른 한편, 제2레벨 조정 회로(113)는 제1레벨 조정 회로(171)와 같은 목적으로 설치되어 있고, 그 출력 반송 색신호를 제8절환 스위치(119)의 단자(119b)에 공급한다. 또, 입력단자(120)에는 재생 휘도 신호중으로부터 분리된 재생 수평 동기 신호가 입력되고, 제2버스트 게이트 펄스 발생 회로(121)에 공급된다. 제2버스트 게이트 펄스 발생 회로(121)는, 제1버스트 게이트 펄스 발생 회로(174)와 같은 회로 구성으로 되어 있고, 재생 반송 색신호중의 칼라 버스트 신호 전송 기간과 그 직후의 일정 기간에 걸쳐 예를들면 하이 레벨이고, 그 이외의 기간은 로우 레벨의 버스트 게이트 펄스를 발생하고, 이를 스위칭 펄스로 하여 제8절환 스위치(119)에 인가하고, 그 하이 레벨 기간은 단자(119b)에 접속시키고, 그 로우 레벨 기간은 단자(119a)에 접속시킨다.
이에 의해 제8절환 스위치(119)의 공통 단자로부터 출력단자(122)로는 입력 재생 반송 색신호의 칼라 버스트 신호 입력 기간을 제외한 재생 반송 색신호에 대하여는 상기한 디엠파시스 특성이 부여된 제3가산 회로(112)로부터의 반송 색신호가 인출되고, 또, 칼라 버스트 신호 전송 기간은 디엠파시스 특성이 부여되어 있지 않은 제2레벨 조정 회로(113)로부터의 재생 칼라 버스트 신호가 인출된다.
다음에 본 발명 장치의 제5실시예에 대하여 설명하면, 제12도는 본 발명 장치의 제5실시예의 기록계의 프리엠파시스 회로의 블록 계통도이고, 제14도는 본 발명 장치의 제5실시예의 재생계의 디엠파시스 회로의 블록 계통도를 도시한다. 제12도, 제14도중, 제9도 및 제11도와 동일 부분에는 동일 부호를 사용하고 그설명을 생략한다. 제12도에 있어서, 제23계수 회로(125)는 제1계수 회로(24)에 상당하는 회로이고, 그 계수(M2)은 예를들면 약 0.76으로 선정되어 있다. 이와같이, 제24계수 회로(126)는 제2계수 회로(26)에 상당하는 회로이고, 그 계수(M2)는 예를들면 약 0.24로 선정되어 있다.
제2감산 회로(22)로부터 인출된 반송 색신호는 제5비직선 회로(217)에 공급된다. 제5비직선 회로(127)는 예를들면 입력 신호의 진폭을 일정치로 제한하는 진폭 제한기이며, 이 일정치보다도 작은 진폭의 입력 신호에 대하여는 진폭 제한을 행하지 않고 그대로 통과 출력시키도록 구성되어 있다. 제5비직선 회로(127)로부터 인출된 반송 색신호는, 제25계수 회로(128)에 의해 계수(M3)(예를들면, 약1.3)을 곱한 후 제1게이트 스위치(129)를 통하여 제4가산 회로(130)에 공급되고, 여기에서, 입력 단자(20)로부터의 반송 색신호와 가산된 후 출력 단자(131)로 출력된다. 이 출력 단자(131)의 출력 신호는 반송 색신호의 진폭에 따른 비직선 프리엠파시스 특성이 부여된 반송 색신호로서 출력된다.
여기에서, 제13a도에 도시된 바와같은 반송 색신호가 입력 단자(20)에 입력된 경우, 제1감산 회로(21)의 출력단에는 제13b도에 도시된 바와같은 신호가 나타나고, 제2감산 회로(22)의 출력단에는 제13a도 및 제13b도에 도시된 양 신호의 차이분인 제13c도에 도시된 바와같은 신호가 나타났지만 1H지연 회로인 제1지연 회로(23)의 주파수 특성이 불충분할 때는 이 신호중에도 과도 응답의 왜곡이 잔류한다. 그리하여, 제1게이트 스위치(129)는 제1버스트 게이트 펄스 발생 회로(174)로부터의 버스트 게이트 펄스에 의해 스위칭 제어되고, 칼라 버스트 신호 전송 기간과 그 직후의 반송 색신호가 존재하지 않는 기간내의 소정의 일정 기간만 개방되며, 그 이외의 기간은 폐쇄된다. 따라서, 제1게이트 스위치(129)로부터는 제13d도에 도시된 바와같은 신호가 인출되어 제4가산 회로(130)에 공급된다. 이에 의해, 제4가산 회로(130)로 부터는 칼라 버스트 신호 전송 기간 이외의 기간에서는, 상기한 비직선 프리엠파시스 특성이 부여된 반송 색신호가 인출되고, 칼라 버스트 신호 기간에서는 입력 단자(20)로 부터의 반송 색신호중의 칼라 버스트 신호가 프리엠파시스 되는 일 없이 그대로 인출된다.
다음에, 제14도에 도시된 디엠파시스 회로의 다른 실시예에 대하여 설명하면, 제26, 제27계수 회로(135,136)는 각각 제11도의 제21, 제22계수 회로(115,117)에 상당하는 계수 회로이고, 그 계수(N1,N2)는 각각 예를들면, 0.87, 0.13으로 선정되어 있다.
제3가산 회로(112)로부터 인출된 재생 반송 색신호는 제5비직선 회로(127)와 동일한 구성의 제6비직선 회로(137)를 통하여 제28계수 회로(138)에 공급되고, 여기에서 계수(N3)(예를들면, 0.57)을 곱한 후 제2게이트 스위치(139)를 거쳐 제6감산 회로(140)에 공급된다). 제2게이트 스위치(139)는 상기 제2버스트 게이트 펄스 발생회로(121)로부터의 게이트 펄스에 의해, 재생 반송 색신호의 칼라 버스트 신호 전송 기간과 그 직후의 반송 색신호가 존재하지 않은 기간내의 소정의 일정 기간만 개방되고, 제28계수 회로(138)의 출력 신호의 제6감산 회로(140)로의 전송을 저지하고, 상기 이외의 기간은 개방되어 제28계수 회로(138)의 출력 신호를 제6감산 회로(140)로 공급한다. 제6감산 회로(140)는 상기의 칼라 버스트 신호 전송 기간 및 그 직후의 일정 기간 이외의 기간에서는 입력 단자(110)로부터의 재생 반송 색신호로부터 제2게이트 스위치(139)의 출력 재생 반송 색신호를 빼는 감산 동작을 행하고, 상기한 프리엠파시스 특성과 상보적인 비직선 디엠파시스 특성이 부여된 재생 반송 색신호를 생성하여 이것을 출력 단자(141)로 출력한다. 또, 제6감산 회로(140)는, 칼라 버스트 신호 전송 기간에서는 입력 단자(110)로부터의 재생 반송 색신호중의 칼라 버스트 신호를 그대로 출력 단자(141)로 출력한다.
제15도는 프리엠파시스 회로와 디엠파시스 회로를 각각 공통 회로를 사용하여 구성한 회로의 실시예의 블록 계통도이다. 재생시의 동작에 대해 설명하면, 재생시에는, 절환 스위치(146,148,162 및 163)는 각각 접점(P)측으로 절환 접속된다. 이에 의해, 입력 단자(145)에 입력된 재생 반송 색신호는 스위치(146), 감산 회로(149), 1H지연 회로(150), 계수 회로(151) 및 위상 조정기(152)를 각각 통하여 감산 회로(149)에 공급되고, 여기에서, 절환 스위치(146)로부터의 1H 지연후의 재생 반송 색신호와 감산된다. 감산 회로(149)의 출력 신호는 1H 지연회로(150)에 공급되는 한편, 계수 회로(153), 위상 조정기(154)를 통하여 감산 회로(155)에 공급되고, 여기에서, 스위치(146)로부터의 재생 반송 색신호와 감산된 후, 더우기, 비직선 회로(156) 및 계수 회로(157)를 통하여 스위치 회로(158)에 공급된다.
다른 한편 입력 단자(159)에 입력된 재생 수평 동기 신호는 버스트 게이트 펄스 발생 회로(160)에 공급되고, 여기에서, 제2버스트 게이트 펄스 발생 회로(121)와 같은 형태의 버스트 게이트 펄스로 변환된 후 절환 스위치(158)에 스위칭 펄스로서 인가된다. 이에 의해 절환 스위치(158)는 상기 제2게이트 스위치(139)와 같은 형태로 개폐 제어를 행한다. 따라서, 칼라 버스트 신호 전송 기간 이외의 전송 기간의 신호만이 절환 스위치(158)를 통과하여 감산 회로(161)에 공급되고, 여기에서, 절환 스위치(146)로부터의 재생 반송 색신호와 감산된다. 따라서, 감산 회로(161)로부터는 칼라 버스트 신호 전송 기간 이외의 기간은 제14도에 도시된 제6감산 회로(140)의 출력 신호와 같은 형태로 비직선 디엠파시스 특성이 부여된 재생 반송 색신호가 인출되고, 절환 스위치(163)를 통하여 출력 단자(164)로 출력된다.
본 실시예에 의하면, 비직선 회로(156)를 가지는데 의해, 디엠파시스 회로에 의해 원래의 파형으로 복원되지 않는 비율을 경감할 수가 있다(예를들면, 차동 증폭기(77)의 이득을 G로 하면 1/G정도의 불균형 밖에 없다).
한편, 기록시에는 절환 스위치(146,148,162 및 163)는 각각 접점(R)측으로 접속된다. 이에 의해 입력단자(145)에 입력된 반송 색신호는 절환 스위치(146), 차동 증폭기(77), 절환 스위치(148), 감산 회로(149), 1H 지연 회로(150), 계수 회로(151) 및 위상 조정기(152)를 각각 통하여 감산 회로(155)에 공급된다. 이 감산 회로(149)로부터 인출된 반송 색신호는 1H 지연 회로(150)에 공급되는 한편, 계수 회로(153), 위상 조정기(154)를 각각 통하여 감산 회로(155)에 공급되고, 여기에서, 스위치(148)로부터의 반송 색신호와 감산된 후 비직선 회로(156)에 공급된다. 비직선 회로(156)는 제5,제6비직선 회로(127,137)와 동일한 구성으로 되어 있고, 감산 회로(155)의 출력 반송 색신호는 일정치보다도 큰 진폭 부분은 진폭 제한되어 인출되고, 더우기, 계수 회로(157)를 통해 스위치 회로(158)에 공급된다. 한편, 입력 단자(159)에는 기록되어야 할 수평 동기 신호가 분리되어 입력되고, 버스트 게이트 펄스 발생회로(160)에 공급된다. 버스트 게이트 펄스 발생 회로(160)는 기록시 상기 제1버스트 게이트 펄스 발생 회로(174)로부터의 버스트 게이트 펄스와 동일한 펄스를 발생하여 이를 스위칭 펄스로서 절환 스위치(158)로 공급한다. 따라서, 절환 스위치(158)는 칼라 버스트 신호 전송 기간 이외의 기간의 계수 회로(157)의 출력 신호만 통과시켜 감산 회로(161)에 공급하고, 여기에서, 절환 스위치(148)로부터의 반송 색신호와 감산시킨다. 감산 회로(161)의 출력 신호는 절환 스위치(162)를 통하여 차동 증폭기(77)의 반전 입력 단자에 공급된다. 이 회로는 재생시의 디엠파시스 회로를 차동 증폭기(77)의 피드백 루프중에 넣은 것으로서 그 역특성의 프리엠파시스 특성을 얻는다. 따라서, 차동 증폭기(77)로부터 절환 스위치(163)을 통하여 출력 단자(164)로 출력되는 신호는 제12도와 같이 칼라 버스트 신호 전송 기간 이외의 기간은 비직선 프리엠파시스된 반송 색신호로 되고, 칼라 버스트 신호 전송 기간은 비직선 프리엠파시스 되어 있지 않은 칼라 버스트 신호로 된다. 또, 계수 회로(151,153 및 157)의 각 계수(01,02 및 03)는 각각 예를들면, 0.87, 0.13 및 0.57로 선정되어 있다.
또, 상기의 실시예에서는 제14도에 도시한 구성의 디엠파시스 회로를 차동 증폭기(77)의 피드백 루프에 넣어 프리엠파시스 특성을 얻지만, 제12도에 도시한 구성의 프리엠파시스 회로를 차동 증폭기(77)의 피드백 루프에 넣어 디엠파시스 특성을 얻도록 하여도 좋다.
또, 본 발명은 상기 실시에에 국한되지 않고, 예를들면, 위상 조정기는 모든 실시예에서 계수 회로의 출력측에 설치되었으나 계수 회로의 입력측에 설치하여도 좋다.
또, 상기 실시예는 NTSC방식의 반송 색신호를 프리엠파시스, 디엠파시스하는 경우에 대하여 설명하였지만 PAL방식의 반송 색신호에 대하여도 적용할 수가 있다. 단, 이 경우는 PAL 방식의 반송 색신호는 2개의 색차 신호중 한쪽 색차 신호의 색부 반송파가 1H마다 위상 반전되어 있는 것이므로, 상기 제1, 제3지연 회로(23,114) 및 1H 지연 회로(150)는 각각 2H의 자연수배의 지연 시간을 갖도록 구성된다. 또, 제5, 제6비직선 회로(127,137) 및 비직선 회로(156)는 진폭 제한기에 국한되는 것은 아니다.
상술한 바와같이, 본 발명 장치는 기록계에는 적어도 수직 브랭킹 기간을 포함한 소정 기간에 대한 수직 방향의 시정수 및 레벨 증강도의 한쪽 또는 양쪽이 소정 기간 이외의 기간에 대한 수직 방향의 시정수 및 레벨 증강도 보다 작게 되고, 공급되는 상기 반송 색신호의 수직 방향의 공간 주파수의 고역 성분을 저역 성분에 비해 상대적으로 레벨 증강하여 출력하는 프리엠파시스 회로를 설치하고, 재생계에는 상기 소정 기간 및 그 외의 기간 각각에 있어서, 프리엠파시스 회로의 각각의 기간에 대한 특성과 상보적인 특성으로 되어 있고, 상기 원래의 신호 형태로 복귀된 재생 반송 색신호의 수직 방향의 고역 성분을 저역 성분에 비해 상대적으로 레벨 감쇄하여 출력하는 디엠파시스 회로를 설치하였기 때문에 상기한 본 출원인의 기제안 장치와 같이, 재생 반송 색신호의 S/N비를 개선할 수가 있는 동시에 종래의 라인상관을 이용한 잡음 저감 회로와 같이, 디엠파시스에 의한 수직 방향의 공간 주파수 특성(수직 해상도)을 저하시킬 수 없는 등의 효과를 가지며, 더우기, 선행 필드의 신호가 다음 필드의 수직 주사 기간의 서두 부분에 영향을 미치지 않고, 재생된 화면 상부에 색산란 및 진폭 교란이 발생하는 것을 방지할 수 있으며, 또, 스큐왜곡에 의한 수평 주기의 변동을 방지할 수 있다. 또한, 비직선 프리엠파시스 회로와 비직선 디엠파시스 회로의 어느 한쪽만을 구비한 기록 재생 장치에 있어서는 반송 색신호의 진폭은 그대로 강조되어 기록 재생되지 않으므로, 현행의 VTR에 의해 기록된 자기 테이프로부터 재생된 반송 색신호를 비직선 디엠파시스 회로를 통하여도 실용상 거의 문제는 없고 원 신호 파형으로 재생할 수가 있으며, 그외, 본 발명 장치에 의해 기록된 자기 테이프도 현행의 VTR에 의해 실용상 거의 문제가 없는 원 반송색 신호 파형으로 재생할 수가 있어 현행의 VTR과 호환 재생할 수 있는 등의 특징을 가지는 것이다.
또한, 본 발명에 의하면, 칼라 버스트 신호 전송 기간을 제외한 기간의 반송 색신호에 대하여서만 수직 방향의 공간 주파수에 대하여 프리엠파시스, 디엠파시스를 행하고 있으므로 상기한 본 출원인의 기제안된 장치와 같이, 재생 반송 색신호의 S/N비를 개선할 수가 있는 동시에, 종래의 라인 상관을 이용한 잡음 저감 회로와 같이 디엠파시스에 의한 수직 방향의 공간 주파수 특성(수직 해상도)을 저하시키지 않는 등의 효과를 가지며, 더우기, 지연 회로로서 그 주파수 특성이 반송 색신호를 왜곡없이 전송할 수 있는 특성의 것을 사용한 것으로서도, 칼라 버스트 신호에 대하여는 상기의 프리엠파시스, 디엠파시스를 행하지 않으므로, 칼라 버스트 신호에는 과도 특성의 열화에 의한 왜곡 등이 생기지 않고, 따라서 칼라 버스트 신호의 진폭 및 위상을 기준으로 하는 반송 색신호 처리 회로(APC회로나 ACC회로 등)의 동작에 지장을 주지 않고, 재생 화질의 열화를 방지할 수가 있으며, 또한, 필드 서두의 수 H기간에 있어서도 칼라 버스트 신호의 진폭은 다른 기간의 그것과 동일하므로, ACC회로의 동작이 엠파시스의 상보성에 대하여 어떠한 영향도 미치지 않으며, 따라서 엠파시스의 상보성을 개선할 수가 있다. 더우기, 비직선 프리엠파시스 회로와 비직선 디엠파시스 회로의 어느 한쪽만을 구비한 기록 재생 장치에 있어서는, 반송 색신호의 진폭은 그만큼 강조되어 기록 재생되어 있지 않으므로 현행의 VTR에 의해 기록된 자기 테이프로부터 재생한 반송 색신호를 비직선 디엠파시스 회로를 통하여도 실용상 거의 문제없이 원신호 파형으로 재생할 수가 있고 다른 한편, 본 발명 장치에 의해 기록된 자기 테이프도 현행의 VTR에의해 실용상 거의 문제없이 원래의 반송 색신호 파형으로 재생할 수가 있으며, 따라서, 현팽 VTR과 호환 재생할 수 있는 등의 장점을 가지는 것이다.

Claims (4)

  1. 칼라 영상 신호로부터 분리된 반송 색신호를 소정의 신호 형태로 변환하여 기록 매체에 기록하고, 재생시에는 상기 기록 매체로부터 재생된 재생 신호로부터 원래의 신호 형태의 재생 반송 색신호를 얻는 반송 색신호의 기록 재생 장치에 있어서, 기록계에는, 입력 반송 색신호를 1수평 주사 기간 지연하는 제1지연 회로(23)와, 수직 브랭킹 기간에 대응한 수직 브랭킹 펄스를 발생시키는 제1펄스 발생 회로(35)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 그 공통 입력 단자(30a)에 공급된 제1지연 회로(23)의 출력 신호를, 제1계수(K1)를 곱하는 제1계수 회로(24) 및 제3계수(K3)를 곱하는 제3계수 회로(31)에 선택적으로 공급하는 제1절환 스위치(30)와, 상기 제1, 제3계수회로(24,31)의 출력 신호의 위상을 조정하는 제1위상 조정기(25)와, 상기 반송 색신호로부터 상기 제1위상 조정기(25)의 출력 신호를 감산하는 제1감산 회로(21)와, 상기 제1감산 회로(21)의 출력 신호에 제2계수(K2)를 곱하는 제2계수 회로(26)와, 상기 제1감산 회로(21)의 출력 신호에 제4계수(K4)를 곱하는 제4계수 회로(33)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 상기 제2계수 회로(26)의 출력 신호 및 상기 제4계수 회로(33)의 출력 신호를 선택적으로 절환하여 그 공통 단자(32a)로부터 출력하는 제2절환 스위치(32)와, 상기 제2절환 스위치(32)의 출력 신호의 위상을 조정하는 제2위상 조정기(27)와, 상기 반송 색신호로부터 상기 제2위상 조정기(27)의 출력 신호를 감산하는 제2감산 회로(22)와 함께 구성되고, 상기 제2감산 회로(22)로부터 적어도 수직 브랭킹 기간을 포함하는 소정 기간에 대한 수직 방향의 시정수 및 레벨 증강도의 적어도 한쪽이 상기 소정 기간 이외의 경우보다 작게 되고, 또한, 공급되는 상기 반송 색신호의 수직 방향인 공간 주파수의 고역 성분을 저역 성분에 비해 상대적으로 레벨 증강된 신호를 출력하는 프리엠파시스 회로를 설치하고, 재생계에는, 입력재생 반송파 신호를 1수평 주사 기간 지연하는 제2지연 회로(43)와, 수직 브랭킹 기간에 대응한 수직 브랭킹 펄스를 발생시키는 제2펄스 발생 회로(53)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 그 콩통 입력 단자(44a)에 공급된 상기 제2지연 회로(43)의 출력 신호를, 제5계수(L1)를 곱하는 제5계수 회로(45)와 제7계수(L3)를 곱하는 제7계수 회로(46)에 선택적으로 공급하는 제3절환 스위치(44)와, 상기 제5, 7계수 회로(45,46)의 출력 신호 위상을 조정하는 제3위상 조정기(47)와, 상기 원래의 신호 형태로 복귀된 재생 반송 색신호로부터 상기 제3위상 조정기(47)의 출력 신호를 감산하는 제3감산 회로(41)와, 상기 제3의 감산 회로(41)의 출력 신호에 제6계수(L2)를 곱하는 제6계수 회로(48)와, 상기 제3감산 회로(41)의 출력 신호에 제8계수(L4)를 곱하는 제8계수 회로(49)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 상기 제6계수 회로(48)의 출력 신호와 상기 제8계수 회로(49)의 출력 신호를 선택적으로 절환하여 그 공통 단자(50a)로부터 출력하는 제4절환 스위치(50)와, 상기 제4절환 스위치(50)의 출력 신호 위상을 조정하는 제4위상 조정기(51), 상기 재생 반송 색신호와 상기 제4위상 조정기(51)의 출력 신호를 가산하는 제1가산 회로(42)와 함께 구성되고, 상기 제1가산 회로(42)로부터, 상기 소정 기간 및 그 이외의 기간 각각에서 상기 프리엠파시스 회로의 각각의 기간에 대한 특성과 상보적인 특성으로 되고, 또는 상기 원래의 신호 형태로 복귀된 재생 반송 색신호의 수직 방향의 고역 성분을 저역 성분에 비해 상대적으로 레벨 감쇄된 신호를 출력하는 디엠파시스 회로를 설치한 것을 특징으로 하는 반송 색신호의 기록 재생 장치.
  2. 칼라 영상 신호로부터 분리된 반송 색신호를 소정의 형태로 변환하여 기록 매체에 기록하고, 재생시에는 상기 기록 매체로부터 재생된 재생 신호로부터 원래의 신호 형태인 재생 반송 색신호를 얻는 반송 색신호의 기록 재생 장치에 있어서, 기록계에는, 입력 반송 색신호를 1수평 주사 기간 지연하는 제1지연 회로(23)와, 수직 브랭킹 기간에 대응한 수직 브랭킹 펄스를 발생시키는 제1펄스 발생 회로(35)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 그 공통 입력 단자(30a)에 공급된 상기 제1지연 회로(23)의 출력 신호를, 제9계수(M1)를 곱하는 제9계수 회로(55)와 제11계수(M2)를 곱하는 제11계수 회로(56)에 선택적으로 공급하는 제1절환 스위치(30)와, 상기 제9, 제11계수 회로(55,56)의 출력 신호 위상을 조정하는 제1위상 조정기(25)와, 상기 반송 색신호로부터 상기 제1위상 조정기(25)의 출력 신호를 감산하는 제1감산회로(21)와, 상기 제1감산 회로(21)의 출력 신호에 제10계수(M2)를 곱하는 제10계수 회로(57)와, 상기 제1감산 회로(21)의 출력 신호에 제12계수(M4)를 곱하는 제12계수 회로(58)와, 상기 브랭킹 펄스에 응답하여 동작하고, 상기 제10계수 회로(57)의 출력 신호와 상기 제12계수 회로(58)의 출력 신호를 선택적으로 절환하여 그 공통 단자(32a)로부터 출력하는 제2절환 스위치(32)와, 상기 제2절환 스위치(32)의 출력 신호 위상을 조정하는 제2위상 조정기(27)와, 상기 반송 색신호로부터 상기 제2위상 조정기(27)의 출력 신호를 감산하는 제2감산 회로(22)와, 상기 제2감산 회로(22)의 출력 신호의 진폭을 일정치로 제한하는 제1비직선 회로(59)와, 상기 제2감산 회로(22)의 출력 신호의 진폭을 상기 제1비직선 회로(59)에서 제한하는 일정치보다 큰 레벨의 일정치로 제한하는 제2비직선 회로(60)와, 상기 제1비직선 회로(59)의 출력 신호에 제13계수(M5)를 곱하는 제13계수 회로(61)와, 상기 제2비직선 회로(60)의 출력 신호에 제14계수(M6)를 곱하는 제14계수 회로(62)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 상기 제13계수 회로(61)의 출력 신호와 상기 제14계수 회로(62)의 출력 신호를 선택적으로 절환하여 그 공통 단자(63a)로부터 출력하는 제5절환 스위치(63)와, 상기 제5절환 스위치(63)의 출력 신호와 상기 반송 색신호를 가산하는 제2가산 회로(64)와 함께 구성되고, 상기 제2가산 회로(64)로부터, 적어도 수직 브랭킹 기간을 포함하는 소정 기간에 대한 수직 방향의 시정수 및 레벨 증강도의 적어도 한쪽이 상기 소정 기간 이외의 경우 보다 작게 되고, 또한, 공급되는 상기 반송 색신호의 수직 방향인 공간 주파수의 고역 성분을 저역 성분에 비해 상대적으로 레벨 증강된 신호를 출력하는 비직선적인 프리엠파시스 회로를 설치하고, 재생계에는 입력 재생 반송 색신호를 1수평 주사 기간 지연하는 제2지연 회로(43)와, 수직 브랭킹 기간에 대응한 수직 브랭킹 펄스를 발생시키는 제2펄스 발생 회로(53)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 그 공통 입력 단자(44a)에 공급된 상기 제2지연 회로(43)의 출력 신호를, 제15계수(N1)를 곱하는 제15계수회로(66)와 제17계수(N3)를 곱하는 제17계수 회로(67)에 선택적으로 공급하는 제3절환 스위치(44)와, 상기 제15,17계수 회로(66,67)의 출력 신호 위상을 조정하는 제3위상 조정기(47)와, 상기 원래의 신호 형태로 복귀된 재생 반송 색신호로부터 상기 제3위상 조정기(47)의 출력 신호를 감산하는 제3감산 회로(41)와, 상기 제3감산 회로(41)의 출력 신호에 제16계수(N2)를 곱하는 제16계수 회로(68)와, 상기 제3감산 회로(41)의 출력 신호에 제18계수(N4)를 곱하는 제18계수 회로(69)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 상기 제16계수 회로(68)의 출력 신호와 상기 제18계수 회로(69)의 출력 신호를 선택적으로 절환하여 그 공통 단자(50a)로부터 출력하는 제4절환 스위치(50)와, 상기 제4절환 스위치(50)의 출력 신호 위상을 조정하는 제4위상 조정기(51)와, 상기 재생 반송 색신호로부터 상기 제4위상 조정기(51)의 출력 신호를 감산하는 제4감산 회로(77)와, 상기 제4감산 회로(77)의 출력 신호인 진폭을 일정치로 제한하는 제3비직선 회로(70)와, 상기 제4감산회로(77)의 출력 신호인 진폭을 상기 제3비직선 회로(70)에서 제한하는 일정치보다 큰 레벨의 일정치로 제한하는 제4비직선 회로(71)와, 상기 제3비직선 회로(70)의 출력 신호에 제19계수(N5)를 곱하는 제19계수 회로(72)와, 상기 제4비직선 회로(71)의 출력 신호에 제20계수(N6)를 곱하는 제20계수 회로(73)와, 상기 수직 브랭킹 펄스에 응답하여 동작하고, 상기 제19계수회로(72)의 출력 신호와 상기 제20계수 회로(73)의 출력 신호를 선택적으로 절환하여 그 공통 단자(74a)로부터 출력하는 제6절환 스위치(74)와, 상기 재생 반송 색신호로부터 상기 제6절환 스위치(74)의 출력을 감산하는 제5감산 회로(75)와 함께 구성되고, 상기 제5감산 회로(75)로부터, 상기 소정 기간 및 그 이외의 기간 각각에서 상기 프리엠파시스 회로의 각각의 기간에 대한 특성과 상보적인 특성으로 되고, 또한, 상기 원래의 신호 형태로 복귀된 재생 반송 색신호의 수직 방향의 고역 성분을 저역 성분에 비해 상기 재생 반송 색신호의 진폭에 응답하여 상대적으로 레벨 감쇄된 신호를 출력하는 비직선적인 디엠파시스 회로를 설치한 것을 특징으로 하는 반송 색신호의 기록 재생 장치.
  3. 칼라 영상 신호로부터 분리된 반송 색신호를 소정의 신호 형태로 변환하여 기록 매체에 기록하고, 재생시에는 상기 기록 매체로부터 재생된 재생 신호로부터 원래의 신호 형태인 재생 반송 색신호를 얻는 반송 색신호의 기록 재생 장치에 있어서, 기록계에는, 입력 반송 색신호를 1수평 주사 기간 지연하는 제1지연회로(23)와, 상기 제1지연 회로(23)의 출력 신호에 제1계수(K1)를 곱하는 제1계수 회로(24)와, 상기 제1계수 회로(24)의 출력 신호의 위상을 조정하는 제1위상 조정기(25)와, 상기 반송 색신호로부터 상기 제1위상 조정기(25)의 출력 신호를 감산하는 제1감산 회로(21)와, 상기 제1감산 회로(21)의 출력 신호에 제2계수(K2)를 곱하는 제2계수 회로(26)와, 상기 제2계수 회로(26)의 출력 신호의 위상을 조정하는 제2위상 조정기(27)와, 상기 반송 색신호로부터 상기 제2위상 조정기(27)의 출력 신호를 감산하는 제2감산 회로(22)와, 상기 반송 색신호의 진폭을 상기 제2감산 회로(22)의 출력 신호 가운데 왜곡이 발생하지 않는 부분의 진폭과 거의 동일하게 조정하는 제1레벨 조정회로(171)와, 상기 반송 색신호의 칼라 버스트 신호 주기에 대응한 버스트 게이트 펄스를 발생시키는 제1버스트 게이트 펄스 발생 회로(174)와, 상기 버스트 게이트 펄스에 응답하여 동작하고, 상기 제2감산 회로(22)의 출력 신호와 상기 제1레벨 조정 회로(171)의 출력 신호를 선택적으로 절환하여 그 공통 단자로부터 출력하는 제7절환 스위치(172)와 함께 구성되고, 상기 제7절환 스위치(172)로부터, 반송 색신호의 칼라 버스트 신호 기간을 제외한 기간의 반송 색신호에 대하여는 수직 방향의 공간 주파수의 고역 성분을 지역 성분에 비해 상대적으로 레벨 증강하고, 또한, 상기 칼라 버스트 신호에 대하여는 상기 레벨 증강 특성을 부여하지 않는 신호를 출력하는 프리엠파시스 회로를 설계하고, 재생계에는, 입력 재생 반송 색신호를 1수평 주사 기간 지연하는 제3지연 회로(114)와, 상기 제3지연 회로(114)의 출력 신호에 제21계수(L1)를 곱하는 제21계수 회로(115)와, 상기 제21계수 회로(115)의 출력 신호 위상을 조정하는 제5위상 조정기(116)와, 상기 원래의 신호 형태로 복귀된 재생 반송 색신호로부터 상기 제5위상 조정기(116)의 출력 신호를 감산하는 제3감산 회로(41)와, 상기 제3감산 회로(41)의 출력 신호에 제22계수(L2)를 곱하는 제22계수 회로(117)와, 상기 제22계수 회로(117)의 출력 신호 위상을 조정하는 제6위상 조정기(118)와, 상기 재생 반송 색신호와 상기 제6위상 조정기(118)의 출력 신호를 가산하는 제3가산 회로(112)와, 상기 재생 반송 색신호의 진폭을 상기 제3가산 회로(112)의 출력 신호 가운데 왜곡이 발생하지 않는 부분의 진폭과 거의 동일하게 조정하는 제2레벨 조정 회로(113)와, 상기 재생 반송 색신호의 칼라 버스트 신호 기간에 대응한 버스트 게이트 펄스를 발생시키는 제2버스트 게이트 펄스 발생 회로(121)와, 상기 버스트 게이트 펄스에 응답하여 동작하고, 상기 제3가산 회로(112)의 출력 신호와 상기 제2레벨 조정 회로(113)의 출력 신호를 선택적으로 절환하여 그 공통 단자로부터 출력하는 제8절환 스위치(119)와 함께 구성되고, 상기 제8절환 스위치(119)로부터, 재생 반송 색신호의 칼라 버스트 신호 기간을 제외한 기간의 재생 반송 색신호에 대해서는 수직 방향의 공간 주파수 고역 성분을 저역 성분에 비교하여 상대적으로 레벨 감쇄하는 특성인 상기 프리엠파시스 회로의 특성과 보상적인 특성을 부여하고, 또한, 상기 재생 반송 색신호 가운데 상기 칼라 버스트 신호에 대하여는 상기 레벨 감쇄특성을 부여하지 않는 신호를 출력하는 디엠파시스 회로를 설치하는 것을 특징으로 하는 반송 색신호의 기록 재생 장치.
  4. 칼라 영상 신호로부터 분리된 반송 색신호를 소정의 신호 형태로 변환하여 기록 매체에 기록하고, 재생시에는 상기 기록 매체로부터 재생된 재생 신호로부터 원래의 신호 형태의 재생 반송 색신호를 얻는 반송 색신호의 기록 재생 장치에 있어서, 기록계에는, 입력 반송 색신호를 1수평 주기 주사 기간 지연하는 제1지연 회로(23)와, 상기 제1지연 회로(23)의 출력 신호에 제23계수(M1)를 곱하는 제23계수 회로(125)와, 상기 제23계수 회로(125)의 출력 신호 위상을 조정하는 제1위상 조정기(25)와, 상기 반송 색신회로부터 상기 제1위상 조정기(25)의 출력 신호를 감산하는 제1감산 회로(21)와, 상기 제1감산 회로(21)의 출력 신호에 제24계수(M2)를 곱하는 제24계수 회로(126)와, 상기 제24계수 회로(126)의 출력 신호 위상을 조정하는 제2위상 조정기(27)와, 상기 반송 색신호로부터 상기 제2위상 조정기(27)의 출력 신호를 감산하는 제2감산 회로(22)와, 상기 제2감산 회로(22)의 출력 신호의 진폭을 일정치로 제한하는 제5비직선 회로(127)와, 상기 제5비직선 회로(127)의 출력 신호에 제25계수(M3)를 곱하는 제25계수 회로(128)와, 상기 반송 색신호의 칼라 버스트 신호 기간에 대응한 버스트 게이트 펄스를 발생시키는 제1버스트 게이트 펄스 발생 회로(174)와, 상기 버스트 게이트 펄스에 응답하여 동작하고, 상기 제25계수 회로(128)의 출력 신호 통과를 차단하는 제1게이트 스위치(129)와, 상기 제1게이트 스위치(129)를 통과한 신호와 상기 반송 색신호를 가산하는 제4가산 회로(130)와 함께 구성되고, 상기 제4가산 회로(130)로부터, 반송 색신호의 칼라 버스트 신호 기간을 제외한 기간의 반송 색신호에 대하여는 수직 방향의 공간 주파수의 고역 성분을 저역 성분에 비교해 상기 반송 색신호의 진폭에 대응하여 상대적으로 레벨 증강하고, 또한, 상기 칼라 버스트 신호에 대하여는 상기 비직선적인 레벨 증강 특성을 부여하지 않는 신호를 출력하는 프리엠파시스 회로를 설치하고, 재생계에는, 입력 재생 반송 색신호를 1수평 주사 기간 지연하는 제3지연 회로(114)와, 상기 제3지연 회로(114)의 출력 신호에 제26계수(N1)를 공급하는 제26계수 회로(135)와, 상기 제26계수 회로(135)의 출력 신호 위상을 조정하는 제5위상 조정기(116)와, 상기 원래의 신호 형태로 복귀된 재생 반송 색신호로부터 상기 제5위상(116)의 출력 신호를 감산하는 제3감산 회로(41)와, 상기 제3감산 회로(41)의 출력 신호에 제27계수(N2)를 곱하는 제27계수 회로(136)와, 상기 제27계수 회로(136)의 출력 신호 위상을 조정하는 제6위상 조정기(118)와, 상기 재생 반송 색신호와 상기 제6위상 조정기(118)의 출력 신호를 가산하는 제3가산 회로(112)와, 상기 제3가산 회로(112)의 출력 신호 진폭을 일정하게 제한하는 제6비직선 회로(137)와, 상기 제6비직선 회로(137)의 출력 신호에 제28계수(N3)를 곱하는 제28계수 회로(138)와, 상기 재생 반송 색신호의 칼라 버스트 신호 기간에 대응하는 버스트 게이트 펄스를 발생시키는 제2버스트 게이트 펄스 발생 회로(121)와, 상기 버스트 게이트 펄스에 응답하여 동작하고, 상기 제28계수 회로(138)의 출력 신호의 통과를 차단하는 제2게이트 스위치(139)와, 상기 재생 반송 색신호로부터 상기 제2게이트 스위치(139)를 통과한 신호를 감산하는 제6감산 회로(140)와 함께 구성되고, 상기 제6감산 회로(140)로부터, 재생 반송 색신호의 칼라 버스트 신호 기간을 제외한 기간의 재생 반송 색신호에 대하여는 수직 방향의 공간 주파수의 고역 성분을 저역 성분에 비해 상기 재생 반송 색신호의 진폭에 응답하여 상대적으로 레벨 감쇄하는 특성인 상기 프리엠파시스 회로의 특성과 상보적인 비직선 특성을 부여하고, 또한, 상기 재생 반송 색신호 가운데 상기 칼라 버스트 신호에 대하여는 상기 비직선적인 레벨 감쇄 특성을 부여하지 않는 신호를 출력하는 디엠파시스 회로를 설치하는 것을 특징으로 하는 반송 색신호의 기록 재생 장치.
KR1019850003126A 1984-05-09 1985-05-08 반송 색신호의 기록 재생 장치 KR900004957B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP92565 1984-05-09
JP84-124809 1984-05-09
JP59092565A JPS60236392A (ja) 1984-05-09 1984-05-09 搬送色信号の記録再生装置
JP84-92565 1984-06-18
JP59124809A JPS613594A (ja) 1984-06-18 1984-06-18 搬送色信号の記録再生装置

Publications (2)

Publication Number Publication Date
KR850008595A KR850008595A (ko) 1985-12-18
KR900004957B1 true KR900004957B1 (ko) 1990-07-12

Family

ID=26433967

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850003126A KR900004957B1 (ko) 1984-05-09 1985-05-08 반송 색신호의 기록 재생 장치

Country Status (1)

Country Link
KR (1) KR900004957B1 (ko)

Also Published As

Publication number Publication date
KR850008595A (ko) 1985-12-18

Similar Documents

Publication Publication Date Title
US4658305A (en) Video signal recording and reproducing apparatus having a pre-emphasis and de-emphasis system for noise reduction
KR850001025B1 (ko) 색신호 기록 및 재생회로
US4626927A (en) Recording and reproducing apparatus for recording and reproducing a carrier chrominance signal with pre-emphasis and de-emphasis
KR900004957B1 (ko) 반송 색신호의 기록 재생 장치
US4758900A (en) Field/frame conversion method for magnetic picture recording with demodulation, interpolation and de-emphasis after conversion
JPS6141285A (ja) 磁気記録再生装置
JP3063228B2 (ja) 波形等化システム
KR910002937B1 (ko) 반송색신호의 화질 개선회로
JP3003786B2 (ja) 波形等化システム
JPH0230948Y2 (ko)
JPS647553B2 (ko)
JPH0224308Y2 (ko)
KR910009884B1 (ko) 영상신호의 기록 및 재생장치
JP2643653B2 (ja) 波形等化システム
JPS6346080A (ja) 磁気記録再生装置
JP2600254B2 (ja) テレビジョン合成ビデオ信号作成装置
JPS613594A (ja) 搬送色信号の記録再生装置
JPS60236392A (ja) 搬送色信号の記録再生装置
GB2252005A (en) Video signal processing for recording and playback systems
JPH0370438B2 (ko)
JPS61177888A (ja) 映像信号処理装置
JPS6179383A (ja) Vtrの再生輝度信号処理回路
JPH059993B2 (ko)
JPH05284531A (ja) 波形等化システム
JPH0614328A (ja) 波形等化システム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020614

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee