KR900003668B1 - Method to synthesize and transmit clock signals of t.d.m. switching - Google Patents

Method to synthesize and transmit clock signals of t.d.m. switching Download PDF

Info

Publication number
KR900003668B1
KR900003668B1 KR1019870010539A KR870010539A KR900003668B1 KR 900003668 B1 KR900003668 B1 KR 900003668B1 KR 1019870010539 A KR1019870010539 A KR 1019870010539A KR 870010539 A KR870010539 A KR 870010539A KR 900003668 B1 KR900003668 B1 KR 900003668B1
Authority
KR
South Korea
Prior art keywords
circuit
clock signal
signal
transmission
synthesized
Prior art date
Application number
KR1019870010539A
Other languages
Korean (ko)
Other versions
KR890006029A (en
Inventor
최병일
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019870010539A priority Critical patent/KR900003668B1/en
Publication of KR890006029A publication Critical patent/KR890006029A/en
Application granted granted Critical
Publication of KR900003668B1 publication Critical patent/KR900003668B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/26Devices for calling a subscriber
    • H04M1/30Devices which can set up and transmit only one digit at a time

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

The circuit includes a synchronous signal genertor (13) for generating synchronous signal according to logic state of output signal of divider (12), a synthesizer (B1) for synthesizing reference clock signal and synchronous signal, a transmitter (14) for transmitting synthesized clock signal to transmitting cable, a receivcer circuit (15) for receiving synthesized clock signal, a dividing circuit (32) for dividing synthesized clock signal, and a counter (33) reset by synchronous signal for dividing reference clock signal into a few parts.

Description

시분할교환기의 클록신호 합성전송 방식Clock Signal Synthesis Transmission Method of Time Division Exchange

제 1 도는 종래의 클록신호 전송방식에 따른 시스템 블록도.1 is a system block diagram according to a conventional clock signal transmission method.

제 2 도는 제 1 도의 각부 타이밍도.2 is a timing diagram of each part of FIG. 1;

제 3 도는 본 발명에 다른 방식의 클록신호 합성전송 및 분리장치의 블록도.3 is a block diagram of a clock signal synthesis transmission and separation device according to the present invention.

제 4 도는 제 3 도의 각부 동작파형도.4 is an operating waveform diagram of each part of FIG.

제 5 도는 제 3 도중 합성회로, 분리회로 및 카운터회로의 일실시예를 도시한 상세도.FIG. 5 is a detailed view showing one embodiment of a synthesis circuit, a separation circuit and a counter circuit during the third embodiment. FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

11 : 발진회로 12 : 분주회로11: oscillation circuit 12: frequency division circuit

13 : 동기신호 발생회로 14 : 전송회로13 synchronization signal generating circuit 14 transmission circuit

15 : 수신회로 16,33 : 카운터회로15: receiving circuit 16,33: counter circuit

31 : 합성회로 32 : 분리회로31: synthetic circuit 32: separate circuit

51 : AND게이트 52 : 단안정 멀티바이브레이터51 AND gate 52 monostable multivibrator

53 : 지연회로53: delay circuit

54 : 비동기형리셋터블(Asynchronous Resetable) 카운터54: Asynchronous Resetable Counter

본 발명의 시분할 교환기의 클록신호 전송방식에 관한 것으로, 특히 시분할 전전자 교환기에 필요한 시스템 기본 클럭과 동기신호의 전송에 있어서 종래의 개별 전송방식과는 달리 두신호를 송신부에서 합성하여 하나의 케이블로 전송하며 수신부에서는 이를 분리하여 사용할 수 있도록한 클록신호 합성전송방식에 관한것이다.The present invention relates to a clock signal transmission method of a time division switching system. In particular, in the transmission of a system basic clock and a synchronization signal required for a time division electronic switching system, two signals are synthesized by a transmitter in a single cable unlike a conventional transmission method. The present invention relates to a clock signal synthesis transmission method in which a transmitting unit and a receiving unit can separate and use it.

시분할 교환기의 기본클럭의 고주파클록과 교환기내의 동기신호인 저주파클록을 각각 동축케이블을 써서 전송하는 종래의 클록신호 전송방식이 제 1 도의 시스템 블록도에 도시되어 있다. 여기서 상기 기본클럭은 교환시스템에서 디지탈회로의 타임베이스(time base)이며, 동기신호는 시스템 내부장치간의 동기를 맞추기 위한 신호이다. 상기 제 1 도와 같은 구성의 클록신호 전송에 있어서는 고주파 클록신호와 저주파 클록신호간의 누화(crosstalk)가 발생하게 되므로, 통상 케이블 포설경로를 분리해 주어야만 한다. 또 수신부에서 기본클록을 분주하여 각종 클록신호를 만들때 시스템 전체의 동기을 위해서 분주회로의 카운터를 리셋트(Reset)시켜 주어야 하는데, 이때 상기 동기신호와 기본클록이 특정한 위상관계를 가져야 한다. 그러나 고주파신호와 저주파신호의 전송지연 특성차이로 인하여 각 수신부마다 타이밍의 조정작업이 필요하게 되는 단점이 있다. 이를 제 1 도 및 제 2 도 도면구성을 참조하여 보면, 기본클록(1) 및 동기신호(3)의 파형이 전송시에 제 2 도와 같은 위상관계를 가져야 아는 제약이 따르는데, 이러한 위상관계는 기본클록용 케이블과 동기신호용 케이블의 전송길이 등에 따라 그 편차가 메우 심하여 조정하기가 까다롭고 또한 상기 두신호간의 상호 간섭으로 인하여 파형이 왜곡하기도 하는 불리함이 있었다.A conventional clock signal transmission method for transmitting a high frequency clock of a basic clock of a time division exchange and a low frequency clock, which is a synchronization signal in the exchange, using a coaxial cable is shown in the system block diagram of FIG. Here, the basic clock is a time base of the digital circuit in the switching system, and the synchronization signal is a signal for synchronizing the system internal devices. In the transmission of the clock signal having the same configuration as in the first diagram, crosstalk occurs between the high frequency clock signal and the low frequency clock signal. Therefore, the cable routing path should be separated. In addition, when the receiving unit divides the basic clock to generate various clock signals, the counter of the division circuit must be reset for synchronization of the entire system. In this case, the synchronization signal and the basic clock must have a specific phase relationship. However, due to the difference in transmission delay characteristics of the high frequency signal and the low frequency signal, there is a disadvantage in that timing adjustment is required for each receiver. Referring to FIG. 1 and FIG. 2, the waveforms of the basic clock 1 and the synchronization signal 3 have a constraint that they must have the same phase relationship as the second degree at the time of transmission. Depending on the transmission length of the basic clock cable and the synchronization signal cable, the deviation is very difficult to adjust, and there is a disadvantage that the waveform is distorted due to mutual interference between the two signals.

따라서 본 발명의 목적은 시분할 전전자 교환기의 클록신호 전송에 있어서, 시스템 기본클록과 동기신호를 송신부에서 합성하여 하나의 케이블로 전송하고 수신부에서는 이를 분리하여 사용하는 클록신호 합성전송 방식을 제공함에 있다.Accordingly, an object of the present invention is to provide a clock signal synthesis transmission scheme in which a system basic clock and a synchronization signal are combined in a transmitter and transmitted by one cable, and the receiver is separately used in clock signal transmission of a time division electronic switch. .

본 발명의 또다른 목적은 상기 시스템 기본클록과 동기신호를 동축케이블로 전송함에 따라 신호의 누화를 방지하고, 전송지연 특성차이로 인한 상기 두 신호간의 위상관계의 변화를 근본적으로 제거할 수 있는 전송방식을 제공함에 있다.It is still another object of the present invention to prevent crosstalk of a signal by transmitting the system basic clock and a synchronous signal through a coaxial cable, and to remove a change in the phase relationship between the two signals due to a difference in transmission delay characteristics. In providing a way.

이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다. 제 3 도는 본 발명에 따른 클록신호 합성전송 및 분리장치의 시스템 구성블록도로서, 소정 기본클록신호를 출력하는 발진회로(11)와, 상기 발진회로(11)에서 출력되는 기본클럭록신호를 소정 분주하는 분주회로(12)와, 상기 발진회로(11) 및 분주회로(12)의 출력신호 논리상태에 대응하여 소정동기신호를 출력하는 동기신호 발생회로(13)와, 상기 기본클록신호와 동기신호를 합성하여 소정의 합성전송 클록신호를 출력하는 합성회로(31)와, 상기 합성전송 클록신호를 전송케이블에 출력하는 전송회로(14)와, 상기 전송회로(14)로 부터 전송된 합성전송 클럭신호를 전송케이블로 부터 입력하는 수신회로(15)와, 상기 수신회로(15)의 출력인 합성전송 클록신호를 동기신호와 기본클록신호로 분리시켜 출력하는 분리회로(32)와, 상기 동기신호에 의해 리셋트됨과 동시에 상기 기본클록신호를 소정 분주하여 출력하는 카운터회로(33)로 구성된다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings. 3 is a system block diagram of a clock signal synthesis transmission and separation device according to the present invention. The oscillation circuit 11 outputting a predetermined basic clock signal and the basic clock signal output from the oscillation circuit 11 are specified. A frequency division circuit 12 for dividing, a synchronization signal generation circuit 13 for outputting a predetermined synchronization signal corresponding to the output signal logic states of the oscillation circuit 11 and the frequency division circuit 12, and the basic clock signal A synthesis circuit 31 for synthesizing the signals and outputting a predetermined synthesis transmission clock signal, a transmission circuit 14 for outputting the synthesis transmission clock signal to a transmission cable, and a synthesis transmission transmitted from the transmission circuit 14 A reception circuit 15 for inputting a clock signal from a transmission cable, a separation circuit 32 for separating the composite transmission clock signal output from the reception circuit 15 into a synchronization signal and a basic clock signal, and outputting the synchronization signal; Reset at the same time as signal And a counter circuit 33 for dividing the basic clock signal by a predetermined division.

제 4 도는 제 3 도의 각부동작 파형도로서, 도면중 (1) 내지 (8)로 지시된 각부의 출력신호 상태를 도시하고 있다.4 is an operation waveform diagram of each part shown in FIG. 3, and shows output signal states of each part indicated by (1) to (8) in the figure.

한편, 제 5 도는 제 3 도의 일실시예에 따른 상세회로도 및 그 동작파형도로서,(a)는 합성회로(31)를 AND게이트(51)로 구성한 회로도 및 그의 입출력 파형도이며,(b)는 분리회로(32)를 단안정 멀티바이브레이터(52)와 지연회로(53)로 구성하고 카운터회로(33)를 비동기형 리셋터블(Asynchronous Resetable)카운터(54)로 구성한 회로도 및 그의 입출력 파형도이다.5 is a detailed circuit diagram and an operational waveform diagram according to an embodiment of FIG. 3, (a) is a circuit diagram of a synthesis circuit 31 formed of an AND gate 51, and an input / output waveform diagram thereof (b) Is a circuit diagram composed of a monostable multivibrator 52 and a delay circuit 53 and a counter circuit 33 composed of an asynchronous resetable counter 54 and an input / output waveform diagram thereof. .

따라서 상술한 구성을 참조하여 본발명의 동작관계를 상술하면 다음과 같다.Therefore, the operational relationship of the present invention with reference to the above-described configuration as follows.

발진회로(11)는 제 4 도의 (1)과 같은 기본클록신호를 출력한다.The oscillation circuit 11 outputs a basic clock signal as shown in FIG.

상기 기본클록신호는 분주회로(12)에서 소정분주되어 제 4 도 (2)와같은 큰 주기의 분주클록이 되고, 이 분주클록은 동기신호 발생회로(13)에서 상기 발진회로(11)의 기본클록신호와 논리적으로 연산되어 제 4 도(3)의 동기신호가 된다. 여기서 상기 제 4 도(3)의 동기신호를 얻기위한 발진회로(11), 분주회로(12) 및 동기신호 발생회로(13)의 구성은 이 분야의 통상의 지식을 가진자라면 용이하게 실시할 수 있는 것으로, 상용의 논리소자용 집적회로를 다수 사용하여 구성할 수 있다. 상기 기본클록신호(1)와 동기신호(3)는 합성회로(31)에서 AND게이트를 통해 합성되면 제 4 도 (4)와같은 합성신호가 되어 전송회로(14)를 통해 전송케이블에 실려진다. 그러면, 수신회로(15)는 상기 합성신호를 전송케이블에서 수신하여 분리회로(32)에 출력시켜 원래의 기본클럭신호와 동기신호를 복구할 수 있도록 한다. 제 5 도 (b)의 단안정 멀티바이브레이터(52) 및 지연회로(53)로 구성된 상기 분리회로(32)는 입력된 합성신호를 상기 단안정 멀티바이브레이터(52)에서 모니터함으로써 제 5 도 (7)과같은 원래의 동기신호를 복구하고, 동시에 지연회로(53)에서는 상기 합성신호를 소정 다이밍 지연시킨후 그대로 출력시켜 제 5 도(7')와 같은 지연된 합성신호를 복구한다. 이러한 합성신호는 그대로 상기 발진회로(11)에서 출력된 시스템 기본클록(1)에 대신하여 사용된다. 즉, 종래방식의 제 1 도에 도시된 카운터회로(16)는 제 2 도의 기본클록(6)와 동기신호(7)를 이용하며, 이 동기신호(7)는 상기 카운터회로(16)의 동기형 리셋트신호로 이용되기 때문에 제 2 도에 도시된 바와같은 위상관계를 정확히 가져야 하지만, 본 발명에 따른 카운터회로(33)는 비동기형 리셋트이 가능한 카운터회로를 사용하였으므로 분리된 상기 동기신호(7)가 지연된 합성신호(7')의 하나 누락된 상승펄스(Rising Pulse) 구간에 대응하는 기능을 하게되며 상기 카운터회로(33)에서 출력되는 분주회로(8)들의 마스터리셋트(Master Reset)으로 이용된다. 상기와 같은 제 5 도(7)의 동기신호 시스템 기본클록신호에 합성되어 하나의 전송경로로 전송된 것이기 때문에 상기 동기신호(7)와 지연된 합성신호(7')의 위상관계는 항상 일정하게 되고 이에 따라 수신부에서의 위상관계 변화문제는 해결된다 하겠다.The basic clock signal is divided by a predetermined frequency in the frequency division circuit 12 to form a division clock with a large period as shown in FIG. 4 (2), and this frequency division clock is used as the basis of the oscillation circuit 11 in the synchronization signal generation circuit 13. The operation is performed logically with the clock signal to form the synchronization signal of FIG. Here, the configuration of the oscillation circuit 11, the frequency divider circuit 12, and the synchronization signal generator circuit 13 for obtaining the synchronization signal shown in FIG. 4 (3) can be easily performed by those skilled in the art. In this case, a plurality of commercially available integrated circuits for logic elements can be used. When the basic clock signal 1 and the synchronization signal 3 are synthesized through the AND gate in the synthesis circuit 31, the basic clock signal 1 and the synchronization signal 3 are synthesized as shown in FIG. 4 (4), and are carried on the transmission cable through the transmission circuit 14. . Then, the reception circuit 15 receives the synthesized signal from the transmission cable and outputs it to the separation circuit 32 to recover the original basic clock signal and the synchronization signal. The separation circuit 32, which is composed of the monostable multivibrator 52 and the delay circuit 53 of FIG. 5 (b), monitors the input synthesized signal by the monostable multivibrator 52. The original synchronizing signal as shown in Fig. 2) is recovered, and at the same time, the delay circuit 53 outputs the synthesized signal as it is after a predetermined dimming delay and recovers the delayed synthesized signal as shown in FIG. This synthesized signal is used in place of the system basic clock 1 output from the oscillation circuit 11 as it is. That is, the counter circuit 16 shown in FIG. 1 of the conventional system uses the basic clock 6 and the synchronization signal 7 of FIG. 2, and this synchronization signal 7 is synchronized with the counter circuit 16. FIG. Since it is used as a type reset signal, it should have exactly the phase relationship as shown in FIG. 2. However, since the counter circuit 33 according to the present invention uses a counter circuit capable of asynchronous reset, the synchronization signal 7 is separated. ) Corresponds to one missing rising pulse section of the delayed composite signal 7 'and is used as a master reset of the division circuits 8 output from the counter circuit 33. do. The phase relationship between the synchronization signal 7 and the delayed synthesized signal 7 'is always constant because it is synthesized with the basic clock signal of the synchronization signal system of FIG. 7 as described above and transmitted through one transmission path. Accordingly, the problem of phase relationship change in the receiver is solved.

이상 상술한 바와같은 본 발명은 시분할 전전자 교환기의 기본클록신호와 동기신호를 전송함에 있어서 이들을 합성하여 전송하게 되므로 사용되는 동축케이블의 량을 반감할 수 있으며, 각 수신부에서 두신호간의 위상조정 작업을 별도로 할 필요가 없게된다. 또한 종래방식에서와 같이 시스템 설계시 두개의 동축케이블의 경로 및 길이를 각 수신부 별로 고려해야만 하는 번거로움이 제거되고, 특히 두 신호간의 누화를 근본적으로 없앨 수 있으므로 양호한 전송품질을 얻을 수 있는 잇점이 있다.As described above, the present invention synthesizes and transmits the basic clock signal and the synchronization signal of the time division all-electronic exchanger, thereby reducing the amount of coaxial cable used, and the phase adjusting operation between the two signals at each receiver. There is no need to do it separately. In addition, as in the conventional method, the trouble of having to consider the path and length of two coaxial cables for each receiver in the system design is eliminated, and in particular, crosstalk between two signals can be fundamentally eliminated, so that a good transmission quality can be obtained. have.

Claims (2)

시분할 전전자 교환기의 클록신호 전송회로에 있어서, 소정 기본클록신호를 출력하는 발진회로(11)와, 상기 발진회로(11)에서 출력되는 기본클록신호를 소정 분주하는 분주회로(12)와, 상기 발진회로(11) 및 분주회로(12)의 출력신호 논리상태에 대응하여 소정 동기신호를 출력하는 동기신호 발생회로(13)와, 상기 기본클록신호와 동기신호를 합성하여 소정의 합성전송 클록신호를 출력하는 합성회로(31)와, 상기 합성전송클록신호를 전송케이블에 출력하는 전송회로(14)와, 상기 전송회로(14)로 부터 전송된 합성전송 클록신호를 전송케이블로 부터 입력하는 수신회로(15)와, 상기 수신회로(15)의 출력인 합성전송 클록신호를 동기신호와 기본클록신호로 분리시켜 출력하는 분리회로(32)와, 상기 동기신호에 의해 리셋트됨과 동시에 상기 기본클록신호를 소정 분리하여 출력하는 카운터회로(33)를 구비하여, 상기 기본클록신호와 동기신호를 상기 합성회로(31)에서 합성하여 합성클록신호로써 단일 전송케이블을 통해 전송하고, 수신된 상기 합성클록신호를 상기 분리회로(32)에서 원래의 기본클록신호와 동기신호로 각각 복구하는 것을 특징으로 하는 시분할 전전자 교환기의 클록신호 합성전송 방식.A clock signal transmission circuit of a time division electronic switch, comprising: an oscillation circuit (11) for outputting a predetermined basic clock signal, a divider circuit (12) for predetermined division of a basic clock signal output from the oscillation circuit (11), and A synchronizing signal generating circuit 13 for outputting a predetermined synchronizing signal corresponding to the output signal logic states of the oscillating circuit 11 and the frequency dividing circuit 12; and a predetermined synthesized transmission clock signal by synthesizing the basic clock signal and the synchronizing signal. A synthesizing circuit 31 for outputting a signal, a transmitting circuit 14 for outputting the synthesized transmission clock signal to a transmission cable, and a reception for inputting a synthesis transmission clock signal transmitted from the transmission circuit 14 from a transmission cable; A circuit 15, a separation circuit 32 which separates and outputs the synthesized transmission clock signal that is the output of the reception circuit 15 into a synchronization signal and a basic clock signal, and the basic clock being reset by the synchronization signal. Signal for a minute And a counter circuit 33 for outputting and synthesizing the basic clock signal and the synchronization signal in the synthesis circuit 31 and transmitting the synthesized clock signal through a single transmission cable as a synthesized clock signal, and separating the received synthesized clock signal from the separated signal. And a clock signal synthesis transmission method of a time division all-electronic exchange, characterized in that the circuit 32 recovers the original basic clock signal and the synchronization signal, respectively. 제 1 항에 있어서, 상기 분리회로(32)가 상기 합성클록 신호로 부터 동기신호를 복구하는 단안정 멀티바이브레이터(52)와 상기 합성클록신호를 소정 지연시켜 출력하는 지연회로(53)로 구성됨을 특징으로 하는 시분할 전전자교환기의 클록신호합성전송 방식.2. The circuit of claim 1, wherein the separation circuit (32) comprises a monostable multivibrator (52) for recovering a synchronization signal from the composite clock signal, and a delay circuit (53) for delaying and outputting the composite clock signal. A clock signal synthesis transmission method for a time division all-electronic exchange.
KR1019870010539A 1987-09-23 1987-09-23 Method to synthesize and transmit clock signals of t.d.m. switching KR900003668B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870010539A KR900003668B1 (en) 1987-09-23 1987-09-23 Method to synthesize and transmit clock signals of t.d.m. switching

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870010539A KR900003668B1 (en) 1987-09-23 1987-09-23 Method to synthesize and transmit clock signals of t.d.m. switching

Publications (2)

Publication Number Publication Date
KR890006029A KR890006029A (en) 1989-05-18
KR900003668B1 true KR900003668B1 (en) 1990-05-28

Family

ID=19264667

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870010539A KR900003668B1 (en) 1987-09-23 1987-09-23 Method to synthesize and transmit clock signals of t.d.m. switching

Country Status (1)

Country Link
KR (1) KR900003668B1 (en)

Also Published As

Publication number Publication date
KR890006029A (en) 1989-05-18

Similar Documents

Publication Publication Date Title
US7426247B2 (en) Multi-channel serdes receiver for chip-to-chip and backplane interconnects and method of operation thereof
US6628679B1 (en) SERDES (serializer/deserializer) time domain multiplexing/demultiplexing technique
JP3635001B2 (en) Circuit for generating a synchronous clock
US5808571A (en) Synchronization control unit which maintains synchronization between serial-to-parallel converters operating in parallel, or between parallel-to-serial converters operating in parallel
KR0177733B1 (en) Clock sync. circuit of data transmitter
US4644536A (en) Method and apparatus for multiplexing digital signals
US7180343B2 (en) Apparatus for synchronizing clock using source synchronous clock in optical transmission system
CA2125450A1 (en) Method and Apparatus for Switching of Duplexed Clock System
KR900003668B1 (en) Method to synthesize and transmit clock signals of t.d.m. switching
JP2693758B2 (en) Frame pulse generation method
JPH06104886A (en) Apparatus and method for synchronization of data
JP3253514B2 (en) Clock generation circuit in PLL circuit
KR0177237B1 (en) Audio clock generator for the lock mode of a digital video cassette recorder
JP3219160B2 (en) Television signal processor
KR940006515B1 (en) Syncronous signal and clock supply system for preventing slips
JPH0741228Y2 (en) Digital signal multiplexer
JP2985502B2 (en) Clock transfer circuit
JP2570452B2 (en) Clock generation circuit
KR20020051497A (en) Apparatus for transmission of synchronous clock and synchronizing signal in synchronous system
KR20000008814A (en) Phase synchronization device and method thereof
JP2730519B2 (en) Staff synchronization circuit
JP3277080B2 (en) Master / slave multiplex communication system
JPS6330822B2 (en)
JPS6172443A (en) Synchronizing system of digital multiplex transmission system
KR20030064524A (en) Timing synchronous circuit of data sending

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070409

Year of fee payment: 18

EXPY Expiration of term