KR900003545Y1 - 자동 휘도 제어회로 - Google Patents

자동 휘도 제어회로 Download PDF

Info

Publication number
KR900003545Y1
KR900003545Y1 KR2019870011902U KR870011902U KR900003545Y1 KR 900003545 Y1 KR900003545 Y1 KR 900003545Y1 KR 2019870011902 U KR2019870011902 U KR 2019870011902U KR 870011902 U KR870011902 U KR 870011902U KR 900003545 Y1 KR900003545 Y1 KR 900003545Y1
Authority
KR
South Korea
Prior art keywords
transistor
luminance signal
signal
emitter
resistors
Prior art date
Application number
KR2019870011902U
Other languages
English (en)
Other versions
KR890004001U (ko
Inventor
윤경하
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870011902U priority Critical patent/KR900003545Y1/ko
Publication of KR890004001U publication Critical patent/KR890004001U/ko
Application granted granted Critical
Publication of KR900003545Y1 publication Critical patent/KR900003545Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

자동 휘도 제어회로
제1도는 종래의 회로도.
제2도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
5 : 휘도 신호 입력부 10 : B신호 증폭부
20 : G신호 증폭부 30 : R신호 증폭부
40 : 휘도 신호 제어부 Q1-Q5: 트랜지스터
VR1-VR6: 가변저항 C1-C4: 콘덴서
R1,R2… : 저항
본 고안은 칼라 텔레비젼이나 모니터등에서 한개의 트랜지스터를 이용하여 R.G.B신호증폭부에 인가되는 과다한 휘도신호의 인가를 제어해 주도록 한 것이다.
종래에는 제1도에서와 같이 휘도 신호와 색신호의 밸런스(Balance)를 유지하기 위하여 휘도 신호 입력부(5)에 휘도 신호 제어용 트랜지스터(Q3)가 연결된 B신호 증폭부(10)를 통하여 브라운관(CRT)을 연결함과 동시에 B신호 증폭부(10)와 동일하게 구성된 즉 휘도신호 제어용 트랜지스터가 연결된 G신호 증폭부(20) 및 R신호 증폭부(30)를 통하여 브라운관(CRT)이 연결되게 구성되어 있으나 R.G.B신호 증폭단(30)(20)(10)에 각각 트랜지스터(Q3)와 같은 휘도 신호 제어용 트랜지스터를 사용하므로 각 트랜지스터의 오차 때문에, R.G.B신호의 근본적인 구성비에 영향을 미치게 되어 실물체와 화면상의 물체가 서로 맞지 않는 등 화면의 해상도등이 떨어지게 되는 문제점이 있는 것이었다.
즉, 종래에는 휘도신호(Y)가 트랜지스터(Q1)의 콜렉터를 거쳐 가변저항(VR2)에서 조정된 전위차 만큼 감소된후 콘덴서(C1)와 트랜지스터(Q2)에서 증폭되어 브라운관(CRT)의 캐소드에 인가되게 되나 과다한 휘도신호(Y)입력시에는 트랜지스터(Q1)의 콜렉터 전위가 낮아지게 되어 전류(I1)(I2)가 증가하게 되므로 저항(R3)의 전위차가 많아져 베이스에는 에미터측 보다 전위가 높아지게 되므로써 트랜지스터(Q3)는 "턴온"되게 된다.
그러므로 콘덴서(C1)를 통하여 트랜지스터(Q2)의 에미터에 인가된 과다한 휘도 신호는 정산 휘도신호와의 차만큼 저항(R3)에서 드롭(Drop)된 휘도 신호와 비교되어 과다한 휘도 신호가 트랜지스터(Q3)에 의하여 제어되는 것이다.
그러나 이렇게 휘도신호를 제어해 주기 위해서는 트랜지스터(Q3)와 같은 역활을 하는 트랜지스터가 3개가 필요하게 되므로 각 트랜지스터의 절대 오차에 의한 영향으로 색신호 끼리의 밸런스 측면에서 상당히 불리하게 되며 또한 원가 측면에서도 불리하게 되는 단점이 있는 것이었다.
본 공안은 이와 같은 점을 감안하여, 1개의 트랜지스터로 R.G.B신호 증폭부에 인가되는 과다한 휘도 신호를 제어해 주도록 한 것으로써 휘도 신호 입력부의 휘도 신호가 휘도 신호 제어부를 통하여 R.G.B신호 증폭부의 휘도 신호를 적정량으로 제어해 주게 구성한 것이다.
이를 첨부도면에 의하여 상세히 설명하면 다음과 같다.
제2도는 본 고안의 회로도로써, 휘도 신호 입력부(5)의 휘도신호(Y)는 휘도신호 제어부(40)에서 과다한 휘도 신호가 제어된후 R.G.B신호 증폭단(30)(20)(10)을 통하여 브라운관(CRT)에 인가되게 구성한 것이다.
즉 저항(R1)(R2)과 트랜지스터(Q1)로 구성된 휘도 신호 입력부(5)의 출력측에는 휘도 신호 이득 조절용 가변저항(VR1)과 트랜지스터(Q5)의 바이어스용 저항(R3)(R4) 및 R신호 출력조정용 가변저항(VR2)을 통하여 증폭용 트랜지스터(Q2)에 에미터를 연결하고, R신호가 베이스측에 인가되는 트랜지스터(Q2)의 콜렉터측에는 저항(R7)을 통하여 전원(B+)을 인가시킴과 동시에 저항(R9)을 통하여 브라운관(CRT)이 연결되게 R신호 증폭부(30)를 구성하며 콘덴서(C4)는 바이패스용 콘덴서이고 저항(R6-R8)는 증폭용 및 분배용이다.
이때 저항(R3)(R4)의 접점(I)에는 역방향 저지용 다이오드(D1)를 통하여 휘도 신호 제어용 트랜지스터(Q5)의 베이스를 연결하고 트랜지스터(Q5)의 에미터 접점(L)에 연결하며 트랜지스터(Q5)의 에미터는 고역 보상용 콘덴서(C1)를 통하여 가변저항(VR1)과 저항(R3)의 접점(K)에 연결되게 휘도신호 제어부(40)를 구성한다.
그리고 휘도 신호 입력부(5)와 브라운관(CRT) 사이에는 휘도신호 제어부(40)로 제어되며 R신호 증폭부(30)와 동일하게 G신호 증폭부(20) 및 B신호 증폭부(10)가 연결되게 구성한 것이다.
이와 같이 구성된 본 고안의 작용효과를 제2도에 의해서 살펴보면 다음과 같다.
휘도 신호 입력부(5)의 트랜지스터(Q1)를 통하여 인가되는 휘도신호(Y)가 과다하게 인가되었을 경우 입력신호가 크므로 인하여 트랜지스터(Q1)의 콜렉터 전류가 증가하게 되어 전류(I1)(I2)는 증가하게 된다.
따라서 R.G.B신호 증폭단(30)(20)(10)의 저항(R3)(R10)(R17)에 의한 전위차가 커지게 되어 휘도신호 이득 조절용 가변저항(VR1)(VR2)(VR3)에 의한 전위차가 보다 커지게 되므로 즉 도면에 표시된 접점(K)의 전위가 접점(I)의 전위보다 낮아지게 되므로 휘도 신호 제어부(40)의 트랜지스터(Q5)의 에미터는 로우 레벨이 되고 베이스는 하이 레벨이 되어 트랜지스터(Q5)는 "턴온"되게 된다.
따라서 트랜지스터(Q2)(Q3)(Q4)의 에미터측 접점(L)에는 과다하게 인가되는 휘도 신호 Y와 이에 따라 "온"된 트랜지스터(Q5)의 콜렉터측부 극성 휘도 신호와의 차이점인 적정한 휘도 신호가 인가되어 휘도 신호와 색신호와의 밸런스가 맞추어지게 된다.
즉 휘도신호 제어부(40)에 의하여 적정히 맞추어진 휘도 신호는 트랜지스터(Q2)(Q3)(Q4)의 베이스로 입력되는 색신호(R-Y)(G-Y)(B-Y)신호와 중첩 되어 R.G.B의 색신호로 저항(R9)(R16)(R23)을 통하여 브라운관(CRT)의 캐소드에 인가되므로써 화면이 디스플레이 되어지는 것이다.
또한 과다한 휘도 신호의 입력시에는 고역 특성이 나뻐지게 되므로 트랜지스터(Q5)의 "턴온"에 의한 과하 신호 검출과 정상 신호라해도 트랜지스터(Q2)(Q3)(Q4)에서 증폭될 때 트랜지스터의 특성상 과다한 입력시와 마찬가지로 전체적인 이득은 정상이지만 고역에서 찌그러지게 되므로 콘덴서(C1)의 고역 특성으로 보상해주도록 하여 해상도를 높일 수 있는 것이다.
한편 휘도 신호 입력부(5)에 적정선의 휘도신호(Y)가 인가될 경우에는 트랜지스터(Q1)의 콜렉터 전류가 적게 흘러 저항(R3)(R10)(R17)에 의한 전위차가 적게 되므로 결국 트랜지스터(Q5)는 "턴오프"상태로써 정상적 동작을 하게 되는 것이다.
그리고 본 고안은 휘도신호 제어부(40)의 트랜지스터(Q5) 한개로 R.G.B신호 증폭부(30)(20)(10)의 휘도신호를 제어해 주어도 역방향 지지용 다이오드(D1-D3)를 사용해 주므로써 각각의 증폭부에는 서로 간섭되지 않게 되는 것이다.
이상에서와 같이 본 고안은 R.G.B신호 증폭부에 인가되는 휘도 신호를 한 개의 트랜지스터로 구성된 휘도신호 제어부로 제어해 주어 적정량의 휘도 신호가 인가되도록 한 것으로써 종래의 밝은 화면에서는 빔 전류를 강제로 드롭시켜 사용해 왔으므로 실물체와 화면상의 물체가 주변과 색의 농도가 서로 맞지 않는 폐단이 있었으나 본 고안에서는 실제 입력 이득을 줄여서 적정선에 놓이게 하여 실물과 유사한 밝기 및 색상을 내도록 하였다.
따라서 드라이브가 간단하고 휘도 신호 제어부가 한개의 트랜지스터로 구성되어 생산자의 원가 절감을 꾀할 수 있고 또한 기존 회로에 간단히 적용시킬 수 있는 장점과 높은 주파수에서도 해상도를 높일 수 있는 효과가 있는 것이다.

Claims (1)

  1. 휘도 신호 입력부(5)에 가변저항(VR1)과 저항(R3-R5)을 통하여 트랜지스터(Q2)의 에미터를 연결하고 R신호가 인가되는 트랜지스터(Q2)이 출력은 브라운관(CRT)의 캐소드에 인가되게 R신호 증폭부(30)를 구성하며 이와 동일하게 G,B신호 증폭부(20)(10)를 구성한후 저항(R3)(R10)(R17)의 전압 강하차가 다이오드(D1)(D2)(D3)를 통하여 트랜지스터(Q5)의 베이스에 인가되게 연결하고 가변저항(VR1)(VR2)(VR3)에는 콘데서(C1)를 통하여 트랜지스터(Q5)의 에미터를 연결하며 트랜지스터(Q5)의 콜렉터에는 저항(R9)(R16)(R23)을 통하여 트랜지스터(Q2)(Q3)(Q4)의 에미터가 연결되게 휘도신호 제어부(40)를 구성한 자동 휘도 제어회로.
KR2019870011902U 1987-07-21 1987-07-21 자동 휘도 제어회로 KR900003545Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870011902U KR900003545Y1 (ko) 1987-07-21 1987-07-21 자동 휘도 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870011902U KR900003545Y1 (ko) 1987-07-21 1987-07-21 자동 휘도 제어회로

Publications (2)

Publication Number Publication Date
KR890004001U KR890004001U (ko) 1989-04-14
KR900003545Y1 true KR900003545Y1 (ko) 1990-04-28

Family

ID=19265469

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870011902U KR900003545Y1 (ko) 1987-07-21 1987-07-21 자동 휘도 제어회로

Country Status (1)

Country Link
KR (1) KR900003545Y1 (ko)

Also Published As

Publication number Publication date
KR890004001U (ko) 1989-04-14

Similar Documents

Publication Publication Date Title
GB2042308A (en) Automatic crt biasing system
EP0613307A1 (en) Circuit for compensating the blue phosphor roll off at high drive levels in a projection television system
US4285008A (en) Color picture reproducing device
US5835161A (en) Kinescope driver apparatus with gamma correction coupled with feedback cathode current sensor
KR910009882B1 (ko) 비데오 신호 처리 시스템
KR950006235B1 (ko) 텔레비젼 수상기용 명도 제어회로
US4558363A (en) Gamma correction circuit
KR900003545Y1 (ko) 자동 휘도 제어회로
FI76465C (fi) Signalbehandlingsanordning.
US4015079A (en) Gamma correction circuit
KR830002171B1 (ko) 비데오 신호 처리장치
US4489344A (en) Signal processing unit
US4308555A (en) Television picture display device
US5644360A (en) Circuit for compensating the blue phosphor roll off at high drive levels in a projection television system
JPH01273490A (ja) テレビジョン受像機中の装置
KR910004405Y1 (ko) 휘도조절회로
JPS6043988A (ja) 自動ホワイトバランス調整装置
JP2826837B2 (ja) Crtの調整回路
KR910005362Y1 (ko) 원색신호의 컷 오프레벨 보정회로
KR940003513Y1 (ko) 모니터의 화이트 밸런스 보상회로
JPH0342787Y2 (ko)
JPH0741257Y2 (ja) テレビジョン受像機の輝度信号補正回路
KR830002172B1 (ko) 자동 키네스코프 바이어스 장치
KR800000858B1 (ko) 칼라 키네스코프 구동증폭기
KR900002303Y1 (ko) 디스플레이 장치의 입력 레벨 조정회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970327

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee