KR900002303Y1 - 디스플레이 장치의 입력 레벨 조정회로 - Google Patents

디스플레이 장치의 입력 레벨 조정회로 Download PDF

Info

Publication number
KR900002303Y1
KR900002303Y1 KR2019870011098U KR870011098U KR900002303Y1 KR 900002303 Y1 KR900002303 Y1 KR 900002303Y1 KR 2019870011098 U KR2019870011098 U KR 2019870011098U KR 870011098 U KR870011098 U KR 870011098U KR 900002303 Y1 KR900002303 Y1 KR 900002303Y1
Authority
KR
South Korea
Prior art keywords
circuit
input
level
terminal
transistor
Prior art date
Application number
KR2019870011098U
Other languages
English (en)
Other versions
KR890003998U (ko
Inventor
백영돈
Original Assignee
삼성전자주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 안시환 filed Critical 삼성전자주식회사
Priority to KR2019870011098U priority Critical patent/KR900002303Y1/ko
Publication of KR890003998U publication Critical patent/KR890003998U/ko
Application granted granted Critical
Publication of KR900002303Y1 publication Critical patent/KR900002303Y1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

디스플레이 장치의 입력 레벨 조정회로
제 1 도는 본 고안 디스플레이 장치의 입력레벨 조정회로의 회로도.
* 도면의 주요부분에 대한 부호의 설명
가, 가', 가" : 입력매팅회로 나, 나' : 입력레벨 조정회로
다, 다', 다" : 차동증폭회로 라 : 영상증폭회로
마 : 콘트라스트조정회로 바 : 입력레벨회로
R1~R30: 저항 C1~C8: 콘덴서
TR1~TR13: 트랜지스터 VR1~VR3: 가벼저항
본 고안은 디스플레이 장치의 입력 레벨 조정회로에 관한 것으로 특히 영상회ㅏ로에 입력되는 색상 신호의 레벨을 조정하여 고해상도의 영상회로를 얻을 수 있게 한 디스플레이 장치의 입력레벨 조정회로에 관한 것이다.
종래 디스플레이 장치의 영상회로에 있어서는 입력되는 색상 신호의 레벨을 조정하는 회로가 없기 때문에 콘트라스트 조정시 백색균형(White Balance)이 잘맞지 않아 화상의 질을 떨어뜨리게 되는 문제점을 가지고 있었다.
본 고안은 상기와 같은 문제점을 해결하기 위하여 콘트라스트를 가변하여도 백색균형이 틀어지지 않도록 입력신호의 레벨을 조정할 수 있도록 함으로써 화상의 질을 향상시킬 수 있게한 것으로, 이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
적색(R) 신호가 입력되는 색상신호 입력단자(I1)는 저항(R1), 콘덴서(C2)로 구성된 입력 매칭회로(가)와 콘덴서(C1), 가변저항(VR1), 저항(R2~R6) 트랜지스터(TR1)로 구성된 입력레벨 조정회로(나)에 연결하되 입력레벨조정회로(나)의 출력단자는 트랜지스터(TR2)(TR4)(TR5), 저항(R8)으로 구성된 차동증폭회로(다)를 통하여 영상증폭회로(라)에 연결하고 상기 차동증폭회로(다)의 트랜지스터(TR2)(TR4)의 베이스 단자에는 저항(R7)(R9)을 통하여 저항(R27~R30), 가변저항(VR3), 콘덴서(C7), 트랜지스터(TR3)로 구성된 콘트라스트 조정회로(마)를 연결하며 녹색(G) 신호가 입력되는 색상신호 입력단자(I2)는 저항(R10), 콘덴서(C4)로 구성된 입력매칭회로(가')의 콘덴서(C3), 저항(R11~R14), 트랜지스터(TR6)로 구성된 입력레벨회로(바)에 연결하되 그 입력레벨회로(바)는 트랜지스터(TR7~TR9), 저항(R15)으로 구성된 차동증폭회로(다')를 통하여 상기 영상증폭회로(라)와 연결하고 차동증폭회로(다')의 트랜지스터(TR7)(TR8)의 베이스단자에는 상기 콘트라스트조정회로(마)를 저항(R16)(R17)을 통하여 연결하여 푸른색(B) 신호가 입력되는 색상신호입력단자(I2)는 저항(R18) 콘덴서(C6)로구성된 입력매칭회로(가")와 가변저항(VR2), 저항(R19~R23), 콘덴서(C5), 트랜지스터(TR16)로 구성된 입력레벨조정회로(나')에 연결하되 이 입력레벨조정회로(나')는 트랜지스터(TR11~TR13) 저항(R24)으로 구성된 차동증폭회로(다")를 통하여 상기 영상증폭회로(라)에 연결하고 차동증폭회로(다")의 트랜지스터(TR11)(TR12)의 베이스단자에는 상기 콘트라스트 조정회로(마')를 연결하여서된 것으로 상기와 같이 구성된 본 고안의 작용 효과를 설명하면 다음과 같다.
색상 신호 입력단자(I1)(I2)(I3) 가각각에 적색(R), 녹색(G), 푸른색(B)의 아날로그신호가 입력되면 이 색상신호(R) (G) (B)는 저항(R1), 콘덴서(C2), 저항(R10), 콘덴서(C4), 저항(R21), 콘덴서(C6)로 구성된 입력 매칭 회로(가)(가')(가") 및 결합 콘덴서(C1)(C2)(C3)를 거쳐서 트랜지스터(TR1)(TR6)(TR10)의 베이스단자에 각각 입력되고 이 입력된 색상신호(R) (G) (B)에 의하여 트랜지스터(TR1)(TR6)(TR10)는 온상태가 되므로 전원전압단자(Vcc)로부터 입력된 전압은 저항(R5)(R13)(R20) 각각을 통하여 트랜지스터(TR1)(TR6)(TR10)의 콜렉터 단자 에미터단자 및 저항(R6)(R14)(R23)을 통하여 흘러나가게 되는데 이때 저항(R6)(R14)(R23)에 생기는 전압은 트랜지스터(TR2)(TR4)(TR5)(TR7)(TR8)(TR9)(TR11)(TR12)(TR13)로 구성된 차동증폭회로(나)(나')(나")의 출력단자(O1)(O2)(O3)로 출력되는데 이때 출력전압은 콘트라스트 조절회로(다)에 의하여 조절을 하게 된다.
이 동작 과정에 대하여 상세히 설명하면 다음과 같다.
색상 신호 입력단자(I1)(I2)(I3)로 적색(R), 녹색(G), 푸른색(B) 신호의 레벨이 다른 경우 입력레벨 조정회로(나)(나")의 가변저항(VR1)(VR2)을 가변하여 전원전압단자(Vcc)측에서의 저항값은 VR1+R2/R3및 VR2+R19/R20로 되므로 저항치가 감소된다.
즉 합성저항이 감소하면 트랜지스터(TR1)(TR10)의 베이스단자에 인가되는 바이어스 전압이 증가하게 되어 트랜지스터(TR1)(TR10)의 에미터저항(R6)(R23)의 단자전압이 높아져서 레빌차를 보정할 수 있게 된다.
또한 트랜지스터(TR1)(TR6)(TR10)의 에미터 저항(R6)(R14)(R23) 양단의 전압이 각각 가해지는 트랜지스터(TR2)(TR4)(TR5)(TR7)(TR8)(TR9)(TR11)(TR12)(TR13)로 구성된 차동증폭회로(다)(다')(다")에는 저항(R27~R30), 콘덴서(C7), 가변저항(VR3) 트랜지스터(TR3)로 구성된 콘트라스트 조정회로(마)의 조정값을 저항(R9)(R7)(R17)(R16)(R26)을 통하여 차동증폭회로(다)(다')(다")의 트랜지스터(TR2)(TR7)(TR12)의 베이스단자에 각각 가해지고 저항(R9)(R17)(R26)을 통하여 트랜지스터(TR5)(TR8)(TR12)의 의 베이스단자에 각각 가해지게 되는데 이 동작 상태를 차동증폭회로(다)에 대해서만 설명하면 다음과 같다.
차동증폭회로(다)의 트랜지스터(TR5)의 콜렉터단자에 흐르는 전류는 일정하므로 트랜지스터(TR2)의 베이스 전압이 트랜지스터(TR4)의 베이스 전압보다 높다면 트랜지스터(TR5)의 콜렉터전압이 상승하므로 트랜지스터(TR4)의 에미터 전류를 IE2라 하면 트랜지스터(TR5)의 콜렉터에 흐르는 전류 IE1+IE2가 되며 각 차동증폭회로(다)(다')(다")의 출력은 트랜지스터(TR2)와 트랜지스터(TR4) 트랜지스터(TR7)와 트랜지스터(TR8), 트랜지스터(TR11)와 트랜지스터(TR12)이 출력 차이를 출력하게 되므로 각 차동증폭회로(다)(다')(다")에서는 항상 일정한 차벨신호를 얻게 되는데 이때 각 차동증폭회로(다)(다')(다")의 출력레벨전압은 콘트라스트조정회로(마)에 의하여 조정되게 된다.
즉 콘트라스트 조정회로(마)이 가변저항(VR3)의 값을 작게 하면 가변저항(VR3)의 베이스단자에 인가되는 전압은 높아지게 되므로 트랜지스터(TR3)의 베이스 전류가 증가하게 되어 콜렉터에 흐르는 전류로 증가하게 되므로 콜렉터단자의 전압이 낮아 진다.
따라서 아 낮은 전압은 차동증폭회로(다)(다')(다")의 트랜지스터(TR2)(TR4)(TR5)(TR7)(TR8)(TR9)(TR11)(TR12)의 베이스 단자에 가해지는 전압이 낮아지므로 각 차동증폭회로(다)(다')(다")에 출력되는 신호에 레베이 낮아 진다.
반면에 상기 가변저항(VR3)의 값을 크게 하면 트랜지스터(TR3)의 베이스 단자에 가해지는 전압이 낮아지게 되므로 트랜지스터(TR3)의 콜렉터단자에 전류가 감소하여 콜렉터단자에 전압이 증가하게 되어 이 증가된 전압이 차동증폭회로(다)(다')(다")의 트랜지스터(TR2)(TR7)(TR8)(TR11)(TR12)에 각각 출력되는 차동증폭회로(다)(다')(다")의 출력신호 레벨은 높아지게 되는 것이다.
이상에서 설명한 바와 같이 본 고안은 아날로그 디스플레이 장치의 영상신호의 입력되는 색상신호의 레벨을 조정하기 위하여 입력신호 레벨 조정회로 부가하여 줌으로써 다른 레벨신호로 입력되는 전압에 대하여 항상 일정하게 출력 레벨을 출력할 수 있어 디스플레이 장치의 고해상도를 유지할 수 있으므로 디스플레이 장치의 고품질화를 기할 수 있는 이점이 있는 것이다.

Claims (1)

  1. 입력되는 색상신호(R) (G) (B)를 받아 영상 증폭회로(라)를 통하여 증폭해서 디스플레이하는 디스플레이 장치의 입력레벨 회로에 있어서 적색신호(R)가 입력되는 색상신호 입력단자(I1)는 입력 매칭회로(가)와 입력레벨 조정회로(나)에 연결하고 녹색신호(G) 가 입력되는 색상신호 입력단자(I2)는 입력매칭회로(가')와 입력레벨회로(바)에 연결하며 푸른색신호(B)가 입력되는 색상신호 입력단자(I3)는 입력매칭회로(가")와 입력레벨조정회로(나')에 연결하되 입력레벨 조정회로(나)(나')와 입력레벨회로(바)는 차동증폭회로(다)(다')(다")를 통하여 영상 증폭회로(라)에 연결하고 차동증폭회로(다)(다')(다")에는 콘트라스트 조정회로(마)를 연결하여서된 것을 특징으로 하는 디스플레이 장치의 입력 레벨 조정회로.
KR2019870011098U 1987-07-07 1987-07-07 디스플레이 장치의 입력 레벨 조정회로 KR900002303Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870011098U KR900002303Y1 (ko) 1987-07-07 1987-07-07 디스플레이 장치의 입력 레벨 조정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870011098U KR900002303Y1 (ko) 1987-07-07 1987-07-07 디스플레이 장치의 입력 레벨 조정회로

Publications (2)

Publication Number Publication Date
KR890003998U KR890003998U (ko) 1989-04-14
KR900002303Y1 true KR900002303Y1 (ko) 1990-03-17

Family

ID=19265002

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870011098U KR900002303Y1 (ko) 1987-07-07 1987-07-07 디스플레이 장치의 입력 레벨 조정회로

Country Status (1)

Country Link
KR (1) KR900002303Y1 (ko)

Also Published As

Publication number Publication date
KR890003998U (ko) 1989-04-14

Similar Documents

Publication Publication Date Title
KR20010020410A (ko) 선형성 및 대역폭이 개선된 가변 이득 증폭기
JPS60117880A (ja) 直流回復回路
KR950006235B1 (ko) 텔레비젼 수상기용 명도 제어회로
JPS5843606A (ja) 差動増幅器の利得を制御する装置
KR900002303Y1 (ko) 디스플레이 장치의 입력 레벨 조정회로
CA1078504A (en) Video amplifier including an a-c coupled voltage follower output stage
US4275417A (en) Aperture correction signal processing circuit
JP2740211B2 (ja) 映像信号補正回路
JPS6311839B2 (ko)
KR900000712Y1 (ko) 모니터 휘도 제어회로
CA1142608A (en) Symmetrically gain controlled differential amplifier
KR940003513Y1 (ko) 모니터의 화이트 밸런스 보상회로
KR890005765Y1 (ko) Tv의 화이트 밸런스 보상회로
KR890007508Y1 (ko) Crt의 rgb 바이어스 가변회로
JPS62117404A (ja) 可変利得増幅回路
KR900003545Y1 (ko) 자동 휘도 제어회로
JPS6113403B2 (ko)
KR790001792B1 (ko) 제어가능 이득신호 증폭기
KR910005231Y1 (ko) Tv영상 신호의 입출력 레벨 등화 회로
KR960007152Y1 (ko) 모니터 음극선관의 바이어스 회로
KR890005764Y1 (ko) Tv의 화이트 밸런스 보상회로
KR910004405Y1 (ko) 휘도조절회로
KR820002310B1 (ko) 증 폭 기
KR920002233Y1 (ko) 펄스폭 변조회로 출력의 특성 보상회로
KR910005932Y1 (ko) 휘도 및 콘트라스트 조정회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980220

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee