KR900003543B1 - 신호 전송장치 - Google Patents

신호 전송장치 Download PDF

Info

Publication number
KR900003543B1
KR900003543B1 KR1019840004748A KR840004748A KR900003543B1 KR 900003543 B1 KR900003543 B1 KR 900003543B1 KR 1019840004748 A KR1019840004748 A KR 1019840004748A KR 840004748 A KR840004748 A KR 840004748A KR 900003543 B1 KR900003543 B1 KR 900003543B1
Authority
KR
South Korea
Prior art keywords
signal
gate signal
gate
memory
storage means
Prior art date
Application number
KR1019840004748A
Other languages
English (en)
Other versions
KR850002530A (ko
Inventor
즁이찌 다니노
Original Assignee
미쓰비시전기 주식회사
카다야마 히도하지로
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시전기 주식회사, 카다야마 히도하지로 filed Critical 미쓰비시전기 주식회사
Publication of KR850002530A publication Critical patent/KR850002530A/ko
Application granted granted Critical
Publication of KR900003543B1 publication Critical patent/KR900003543B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G08SIGNALLING
    • G08CTRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
    • G08C19/00Electric signal transmission systems
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66BELEVATORS; ESCALATORS OR MOVING WALKWAYS
    • B66B1/00Control systems of elevators in general
    • B66B1/34Details, e.g. call counting devices, data transmission from car to control system, devices giving information to the control system
    • B66B1/3415Control system configuration and the data transmission or communication within the control system
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66BELEVATORS; ESCALATORS OR MOVING WALKWAYS
    • B66B1/00Control systems of elevators in general
    • B66B1/34Details, e.g. call counting devices, data transmission from car to control system, devices giving information to the control system
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66BELEVATORS; ESCALATORS OR MOVING WALKWAYS
    • B66B1/00Control systems of elevators in general
    • B66B1/34Details, e.g. call counting devices, data transmission from car to control system, devices giving information to the control system
    • B66B1/46Adaptations of switches or switchgear
    • B66B1/468Call registering systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Elevator Control (AREA)
  • Selective Calling Equipment (AREA)
  • Bidirectional Digital Transmission (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)
  • Small-Scale Networks (AREA)

Abstract

내용 없음.

Description

신호 전송장치
제 1 도 및 제 2 도는 종래의 신호 전송장치를 나타내며, 제 1 도는 신호 전송장치의 전체를 나타낸 블럭도.
제 2 도는 동작설명용 도면.
제 3 도-제 6 도는 본 발명의 한 실시예를 나타내며, 제 3 도는 제 1 도 해당도.
제 4 도는 제어장치(1)의 일부를 상세히 나타낸 전기 회로 접속도.
제 5 도는 제 3 도의 일부를 상세히 나타낸 전기 회로 접속도.
제 6 도는 동작설명용 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : 제어장치 3 : 신호기
4 : 신호선 5 : 신호선
81-89 : 기억장치 121-129 : AND게이트
101 : 신호단말수단.
본 발명은 제어장치와 복수개의 신호단말수단과의 사이에서 신호를 전송하는 신호 전송장치에 관한 것이다.
가령 엘리베이터에서는 기계실에 제어장치가 설치되고, 이 제어장치와 각 층계에 설치된 탑승장보턴 및 엘리베이터카(이하 카라 한다) 안에 설치된 조작반(盤)과의 사이에 신호가 전송되어 있다.
기계실은 항상 승강로의 직상에 위치하며, 층계가 많아짐에 따라서 신호의 단말인 탑승장 보턴이나 카의 조작반은 제어장치에서 멀리 떨어지게 된다.
이같은 제어장치와 신호단말과의 신호선의 접속을 쉽게하기 위하여 신호를 직렬로 전송하는 장치가 채용되기에 이르렀다. 엘리베이터에 채용된 신호 전송장치는 제 1 도 및 제 2 도에 보인다.
이 도면들중 (1)은 엘리베이터의 기계실에 설치된 제어장치이며, 클럭펄스신호 및 기준신호를 발생하여 탑승장 호출 및 카호출의 등록을 행하는 것이다. (3)은 일정한 주기(가령 500마이크로초)로 발해지는 클럭신호(3a)를 전송하는 신호기이며, (4)는 탑승장 호출신호(4a)를 보내는 신호선, (5)는 탑승장호출 등록신호(5a)를 보내는 신호선, (61)-(69)는 1층-9층의 탑승장보턴(상승호출 및 하강호출의 구별은 생략), (71)-(79)는 마찬가지로 탑승장호출의 등록을 표시하는 탑승장호출등(燈), (81)-(89)는 각각 1층-9층에 치되어 신호선(3)이 단자 CL에 접속된 D플립플롭(flip-flop)으로 구성된 기억장치, (91)은 제어장치(1)과 기억장치(81)을 접속한 클럭펄스신호(3a)의 I주기(단시간에 지체를 포함)만 「H」가 되는 기준신호(91a)를 보내는 신호선,(92)-(99)는 각각 기억장치(81)-(89) 사이를 접속하여 각기 시간적으로 늦어져 차례로 클럭펄스신호(3a)의 I주기(단시간의 지체를 포함)만 「H」가 되는 기준신호(92a)-(99a)(신호(95a)-(99a)는 도면에 도시안함)를 보내는 신호선, (111)-(119)는 단자 D가 신소선(5)에, 단자 CL이 각각 기억장치(81)-(89)의 단자 Q에, 단자 Q가 탑승장호출등록등 (71)-(79)에 각각 접속된 D플립플롭(이하 메모리라고 부른다), (121)-(129)는 입력측이 각각 신호선(92)-(100)과 탑승장보턴(61)-(69)에 접속되어서 출력측이 신호선(4)에 접속된 AND게이트이다.
또, (101)은 탑승장보턴(61), 신호등(71), 메모러(111), AND게이트(121)로 이루어진 신호단말수단, 마찬가지로 (102)-(109)도 2층-9층의 신호단말수단이다.
다음에 동작을 설명한다.
이제 신호선(3)에 클럭펄스신호(3a)를 신호선(91)에 기준신호(91a)를 보내면, 기억장치(81)의 단자 Q의 출력(92a)는 단자 CL의 입력이 상승시의 단자 D의 입력(91a)가 되므로 출력(92a)는 기준신호(91a)가 「L」이 되었을때의 클록펄스신호(3a)의 I주기만 「H」가 된다. 마찬가지로 기준신호(92a)-(94a)···는 제 3 도에 보이듯이 시간적으로 늦여져 차례로 「H」가 된다.
여기에서 2층의 탑승장보턴(62)가 눌려졌다고 하면, 기준신호(93a)가 「H」가 된때, AND게이트(122)의 출력은 「H」가 되어 신호선(4) 위에 탑승장호출신호(4a)로서 제어반(1)으로 보내진다. 또 3층의 탑승장보턴(63)이 눌려졌다면, 기준신호(94a)가 「H」가 된때 AND게이트(123)의 출력은 「H」가 되어 동일한 신호선(4) 위에 탑승장호출신호(4a)로서 보내진다. 2층의 탑승장보턴(62)와 3층의 탑승장보턴(63)이 동시에 눌려졌더라도 클럭신호(3a)의 주기는 극히 단시간이므로 동일신호선(4) 위에 직렬화된 탑승장호출신호(4a)로서 보내진다. 이것을 차례로 거듭함으로써 탑승장보턴(61)-(69)의 상태가 얻어질 수가 있다.
소정의 펄스수를 클럭신호(3a)로서 보내고 나면 데이터가 모두 모아진다. 이들 신호는 제어장치(1)에서 처리되어 탑승장호출로 등록된다. 이같이하여 등록된 탑승장호출등록신호(5a)는 신호선(5)에 의하여 보내어져서 메모리(112)의 단자D의 입력은 「H」가 된다. 이때 메모리(112)의 단자 CL의 입력인 신호(93a)는「H」이므로 단자 Q의 출력은 「H」가 되어 이것이 유지된다. 이로서 2층의 탑승장호출등록등(72)는 점등이되고, 탑승장호출이 등록된 것을 표시한다. 마찬가지로 3층의 탑승장호출등록등(73)도 점등된다.
또 상기 점등중의 등록등(72),(73)의 소등에 관하여는 상세한 설명은 생략하지만, 상술한 것과 같은 차례로 행할 수 있다. 즉 엘리베이터의 카가 2층에 도착한때, 신호선(5)의 탑승장호출등록신호(5a)를 「L」로 하면 기준신호(93a)가 상승하였을때 메모리(112) 단자 Q의 출력은 「L」이 되고, 2층의 탑승장호출등륵등(72)는 꺼진다. 3층의 등록등(73)도 마찬가지다.
즉 탑승장과 기계실을 접속하는 신호선은 신호선 (3)-(5),(91)의 4개로서 족하게 된다. 신호선이 적어지는 반면, 단선등의 사고에 대한 영향이 커진다. 가령 기억장치(82)가 고장이 나있어서 신호(93a)가 항시「L」이 되면 기억장치(83)-(89)는 모두 「L」대로가 되고 탑승장보턴(62)-(69)에 의하여 호출을 등록할 수가 없게 된다.
다시 기억장치(81)이 고장이 나면 탑승장보턴(61),(62)···에 의하여 호출을 등록할 수가 없게 되고 엘리베이터를 이용할 수 없는 불합리성이 있었다. 본 발명은 상기 불합리성을 개량하기 위해 안출된 것으로서, 게이트에 의하여 제어되는 복수개의 신호단말수단을 병렬로 접속하여 제어장치와 신호전송을 하는 신호전달장치에 있어서, 상기 게이트는 여는 게이트신호를 클럭펄스신호에 응동하여 차례로 다음층으로 보내는 기억수단을 상기 신호단말수단에 대응시켜서 복수개를 직렬로 접속하고 또 시단(始端)과 종단을 제어장치에 접속하여 클럭펄스신호가 기억수단을 일주하였는지의 여부를 검지하고 이 검지결과에 따라서 상기 게이트신호의 송출을 절환하여 시단이나 종단에서 송출하도록 하여 도중의 고장으로, 상기 게이트신호가 다음층의 기억장치로 전송되지 않게 되었을경우, 절환에 의하여 역방향으로 게이트신호를 보내서 신호전달의 게이트를 열고, 고장에 의한 영향을 적게 하는 것을 목적으로 하는 것이다.
이 목적달성을 위하여 본 발명에 있어서는 제어장치에서의 신호선에 각각 병렬로 접속되고, 이 신호선에 게이트를 거쳐서 신호를 전달하는 복수개의 신호단말수단과 상기 제어장치에 설치되어 클럭펄스를 발생시키는 펄스발생수단과, 상기 클럭펄스를 계산하고 상기 신호단말수단의 개수 이상의 소정수에 도달할때마다 게이트신호를 발생시키는 카운터와, 상기 신호단말수단에 대응시켜 복수개가 설치되어 서로 직렬로 접속됨과 아울러 시단과 종단이 상기 제어장치에 접속되어서 페루프를 이루는 기억수단이며, 상기 시단과 또는 종단의 기억수단이 상기 게이트신호를 받아서 일단 기억을 하고, 대응하는 상기 신호단말수단의 게이트를 열음과 동시에 상기 클럭펄스에 응동하여 상기 게이트신호를 차례로 단음층으로 보내는 기억수단과, 상기 카운터가 최초의 게이트 신호를 발생하고 나서 적어도 다음의 게이트신호를 발할때까지 상기 최초의 게이트신호가 상기 기억수단으로 구성된 페루프를 순환하였는지의 여부를 검지하는 검지수단과, 이 검지수단의 검지결과에 따라서 상기 게이트신호의 송출을 절환하여 상기 시단과 종단의 기억수단의 어느것엔가에 송출하는 절환수단을 갖추도록 하고 있다.
본 발명의 한 실시예를 제 3 도-제 6 도에 따라서 설명한다. 우선 제 3 도에서 (7)은 제 6 도에 보인 절환신호(7a)를 보내는 신호선, (211)-(215)는 각각 1층-5층에 마련된 기억장치이며 신호선(3), (7)이 공통으로 접속되고 신호선(91)-(96), 메모리(111)-(115) 및 AND게이트(121)-(125)가 각각 대응하여 접속되어있다.
제 4 도는 제어장치(1)의 일부 상세도이며, (301)은 제 6 도에 보인 클럭펄스신호(3a)를 발하는 발진기, (302)는 정지층수가 기억되어 있는 층수 기억수단이며, 이 실시예에서는 총수가 5이므로 수치 5가 기억되어있다.
(303)은 발진기(301)의 펄스수를 카운트하는 카운터이며, 층수 기억수단(302)의 내용과 같게 될때마다 제 6 도에 보인 게이트신호(303a)를 출력하는 것이다. (304)는 NAND소자로서, 신호(3a)와 게이트신호(303a)가 입력되어 제 6 도에 보인 신호(304a)가 출력되는 것이다.(305)는 J-K플립플롭(이하 J-KFF하고 칭함)이며, 단자 C에 신호(304a)가 입력되어 단자 Q에서 제 6 도에 보인 절환신호(7a)가 출력되는 것이다.(306)은 케이트신호(306a)가 입력되는 논리소자이며, 저임피던스 상태가 되어서 신호(306a)를 반전시켜 H,L을 출력하여 고임피던스 상태가 되어 신호(306a)를 차단하는 개방상태의 3치(値) 상태를 출력하여 J-KFF(305)의 J,K단자에 입력하는 것이다. (307)은 게이트(91a)가 입력되는 논리소자이며, 이 게이트신호(91a)를 반전시켜서 H, 개방, L의 3치상태를 출력하여 J-KFF(305)의 J, K단자에 입력하는 것이다. (308)은 게이트신호(303a)가 입력되어서 H, 개방, L의 3치상태를 신호선(96)에 출력하는 논리소자, (309)는 마찬가지로 신호선(91)에 출력하는 논리소자다. (310)은 절환신호(7a)를 반전시키는 반전소자이며, L신호를 출력하여 논리소자(307),(3608)을 개방상태로 하는 것이다.
또 J-KFF(305) 및 논리소자(306),(307)은 게이트신호(303a) 가 기억 장치(211)-(215)를 일주하였는지를 검지하는 검지수단(320)을 구성하는 것이다. 제 5 도는 기억장치(211)-(215)의 상세한 것을 보이고, 도면에 있어서 (401)은 신호선(91)의 게이트신호(91a)가 입력되어서, H, 개방, L의 3치상태를 출력하여 메모리(101)의 단자 D로 입력하는 논리소자이다. (501)은 메모리(101)의 단자 Q의 신호가 입력되어서 H, 개방, L의 3치상태를 신호선(92)에 출력하는 논리소자,(601)은 메모리(101)의 단자 Q의 신호가 입력되어서, H,개방, L의 3치상태를 신호선(91)에 출력하는 논리소자,(701)은 신호선(92)의 게이트(92a)가 입력되어서, H, 개방, L의 3치상태를 출력하여 메모리(101)의 단자 D으로 입력하는 논리소자, (801)은 절환신호(7a)를반전시켜서 L신호를 출력함으로서 논리소자(601), (701)을 개방상태로 하는 반전소자이다.
기억장치(212), (213), (214), (215)도 기억장치(211)과 마찬가지 회로로 구성된 것이다. 다음에 상기 구성의 신호전달장치의 동작에 관하여 풀이한다. 발진기(301)은 클럭펄스신호(3a)을 연속적으로 출력하고 있다.
이제 클럭펄스신호(3a)가 제 6 도에 보이는 0번째인때 카운터(303)에서 H신호가 출력되었다고 하자. NAND소자(304)의 출력(304a)는 클럭펄스신호(3a)가 H의 기간만 L가 된다. 한편 J-KFF(305)는 단자 Q에서의 절환신호(7a)는 H가 계속하여 출력되어 있다고 하자. 논리소자(309)는 저입피던스가 되어 있으며, 게이트신호(303a)가 신호선(91)에 전달된다. 기억장치(211)에 있어서 절환신호(7a)가 H이므로 논리소자(401), (501)은 다같이 저임피던스 상태가 된다.
게이트신호(92a)는 종래예와 마찬가지로 게이트신호(91a)가 L가 되었을때의 클럭펄스신호(3a)의 1주기 기간만 H가 된다. 마찬가지로 게이트신호(92a)는 제 6 도에 보이듯이 1주기만 늦어서 H가 된다. 그리고 게이트신호(92a)가 H인때에 승장보턴(61)의 신호를 제어장치(1)로 보내고, 또 게이트신호(93a)가 H인때에 탑승장보턴(62)의 신호를 보낸다.
또 게이트신호(92a),(93a)가 H인때에 신호선(5)에 보내어지는 신호를 메모리(111),(112)가 각각 기억하여 단자 Q에 H신호를 출력하고 이 출력에 의하여 등록등(71), (72)를 점등시킨다. 가령 제 3 도에 보이는 E점에서 신호선(93)이 단선하였다고 하자. 신호(93a)는 기억장치(213)에는 입력되지 않으므로 기억장치(213), (214), (215)는 모두 작동하지 않게 된다. 클럭펄스신호(3a)가 제 6 도에 보인 5번째에 이르르면 게이트신호(303a)가 H가 되고 신호(304a)가 L가 된다. 게이트신호(96a)는 기억장치(215)가 작동하지 않으므로 L그대로 있게 된다.
따라서 논리소자(301)의 출력은 H가 되어서 J-KFF(305)의 단자 K, J에 입력된다. 신호(304a)가 클럭펄스신호(3a)의 반주기에서 다시 H가 되면, J-KFF(305)에서 출력되는 절환신호(7a)는 L가 된다. 이 때문에 논리소자(306), (309)는 고임피던스 상태가 되고 논리소자(307),(308)은 저임피던스 상태가 된다. 논리소자(309)가 고임피던스로 됨으로 인하여 게이트신호(91a)는 클럭펄스신호(3a)의 반주기에서 L가 되고 또 논리소자(308)가 저임피던스로 되므로 인하여 반주기분만 계이트선호(303a)가 도통하여 게이트신호(96a)가 H가 된다. 제 5 도에 있어서, 절환신호(7a)는 L로 되어 있으므로 논리소자(405),(505)는 고임피던스 상태이며, 논리소자(605),(705)는 저임피던스 상태가 된다. 6번째 클럭펄스신호(3a)가 발신되면 메모리(101)의 출력은 H가 되고, 논리소자(605)를 거쳐서 신호선(95)에 H의 게이트신호(95a)가 기억장치(214)로 전달된다.
게이트신호(96a)가 H의 기간에 신호선(5)의 신호가 메모리(115)로 편입되어서 기억되고, 또 탑승장보턴(65)의 신소가 AND소자(125)를 거쳐서 신호선(4)를 거쳐 제어장치(1)로 전송된다. 이점을 종래의 예와 같다. 마찬가지로 기억장치(214)는 게이트신호(95a)에 의하여 작동하여 게이트신호(94a)를 출력하고, 기억장치(213)으로 전한다. 기억장치(213)은 정상적으로 작동하지만 E점에서 단선되어 있기 때문에 메모리(112)및 탑승장보턴(62)와 제어장치(1)과의 신호의 주고받기는 불가능하다.
또 기억장치(212),(211)에도 신호는 전달되지 않는다. 클럭펄스신호(3a)가 제 6 도에 보이는 10번째에 이르면 상술한 대로 게이트신호(303a)가 H가 되고, 게이트신호(304a)가 L이 된다. 또 게이트신호(91a)는 L이므로 J-KFF(305)의 단자 J, K에는 논리소자(307)를 거쳐서 H신호가 입력된다. 이 때문에 신호(304a)가 H가 되면 절환신호(7a)는 반전하여 H가 된다.
이 반전에 의하여 논리소자(306), (309)가 저임피던스 상태가 되어 논리소자(307), (308)이 고임피던스 상태가 된다. 이로 인하여 논리소자(309)를 거쳐서 게이트신호(91a)가 H가 된다. 이 게이트신호(91a)는 상기한대로 기억장치(211),(212)를 차례로 작동시켜 간다.
상기 실시예에 의하면 신호선이 단선된 경우에도 탑승장보턴 및 동록등과의 신호의 주고받기가 가능하게 된다. 또 상기 실시예에서는 신호선이 단선된 경우에 관하여 풀이하였지만, 기억장치가 내부에서 고장이 나서 신호가 차례로 전달되지 않게 되었을경우도 마찬가지여서, 기억장치(211)과 기억장치(215)의 쌍방에서서로 신호가 전달되므로 탑승장보턴 및 신호등은 정상적으로 작동시킬수가 있다. 또 상기 실시예에서는 엘리베이터에 관하여 풀이하였지만, 엘리베이터뿐 아니라 복수의 장소에로 신호를 직렬로 보내게 되어 있는 모든 물건에 사용한 경우에도 소기의 목적을 달성할 수가 있는 것이다.
또 상기 실시예에서는 클럭펄스신호의 수가 탑승장보턴의 수에 같아질때마다 게이트신호(303a)을 발생시키도록 하였지만, 이런것들에만 국한되는 것이 아니라 클럭펄스신호가 탑승장보턴의 수를 넘는 소정수만큼 출력된뒤 게이트신호를 발생시키도록 하여도 소기의 목적을 달성할수가 있는 것이다.

Claims (11)

  1. 신호선(4)(5)을 통하여 외부정보를 나타내는 신호(4a)(5a)를 입력하며, 게이트신호를 발하는 제어장치(1)와, 상기 신호선(4)(5)과 병렬로 각각 접속되고 상기 신호(4a)(5a)를 상기 제어장치(1)에 전송하는 복수의 신호단말수단(101)-(105)과, 상기 제어장치(1)에 설치되고 클럭펄스(3a)를 계수하며 상기 클럭펄스(3a)가 상기 신호단말수단(101)-(105)의 개수이상의 소정수에 달할때마다 게이트신호(303a)를 발생하는 카운터(303)와 상기 복수의 신호단말수단(110)-(105)에 대응시켜서 시단에서 종단으로 서로 직렬접속된복수개의 기억수단(21l)-(215)으로서 시단과 종단의 기억수단(211)(215)이 상기 제어장치(1)에 접속되어서 페루프를 이루고 상기 시단 또는 종단의 기억수단(211) 또는 (215)가 상기 카운터(303)로부터 최초의 게이트신호를 받아서 일단 기억하고 대응하는 상기 신호단말수단을 동작시키는 동시에 상기 클럭펄스(3a)에 응동하여 나머지의 기억수단으로 순차전송하는 기억수단(211)-(215)과, 상기 제어장치(l)에 설치되고 상기카운터(303)가 최초의 게이트신호를 발한후 다음의 게이트신호를 발하기전에 상기 최초의 게이트신호가 시단에서 종단까지의 기억수단(211)-(215)으로 구성된 페루프를 일순하였는지의 여부를 검지하는 검지수단(320)과, 상기 제어장치(1)에 설치되고 상기 검지수단(320)의 검지 수단(320)의 검지결과에 의하여 게이트신호의 송출선을 상기 시단 또는 종만의 기억수단(211) 또는 (215)으로 절환하는 절환수단(308)(309)을 구비한 신호 전송장치.
  2. 제 1 항에 있어서, 상기 절환수단(308)(309)은 최초의 게이트신호가 상기 시단의 기억수단(211)에서 상기 종단의 기억수단(215)으로 일순한 것을 상기 검지수단(320)이 검지하면은 다음의 게이트신호를 시단의 기억수단(211)으로 전송하고, 상기 최초의 게이트신호가 일순한 것을 상기 검지수단(320)이 검지하지 않으면은 다음의 게이트신호를 종단의 기억수단(215)으로 전송하는 신호 전송장치.
  3. 제 2 항에 있어서, 상기 최초의 게이트선호의 일순이 검지되지 않으면 상기 종단의 기억수단(215)은 상기 클럭펄스(3a)에 대응하여 상기 다음의 게이트신호를 나머지 기억수단으로 순차 전송하는 신호 전송장치.
  4. 제 2 항에 있어서, 상기 절환수단(308)(309)은 상기 검지수단(320)의 최초의 게이트신호의 일순을 검지하면은 다음의 게이트신호를 시단의 기억수단(211)으로 전송하는 제1소자(309)와 상기 최초의 게이트신호의 일순을 검지하지 않으면 상기 다음의 게이트신호를 상기 종단의 기억수단(215)으로 전송하는 제2소자(308)를 갖추고 있는 신호 전송장치.
  5. 제 4 항에 있어서, 상기 제1및 제2의 소자(309)(308)은 논리소자에 의하여 구성되고, 그 입력에 따라서 H신호출력상태, L신호출력상태 및 신호를 차단하는 개방상태 중 하나의 동작상태가 되는 신호 전송장치.
  6. 제 1 항에 있어서, 상기 검지수단(320)은 상기 기억수단중 종단에 위치하는 기억수단(215)외 출력을 입력하고 상기 전송되는 게이트신호에 응답하여 상기 종단기억수단(215)이 동작한 것을 검지함으로써 상기 게이트신호의 페루프일순을 검지하는 신호 전송장치.
  7. 제 6 항에 있어서, 상기 검지수단(320)에는 상기 절환수단(308)(309)을 동작시키기 위한 절환신호발생수단(305)이 있으며 이 절환신호발생수단(305)에 상기 종단의 기억수단(215)의 동작신호가 입력되면 그 동작신호의 내용에 따른 절환신호(7a)를 출력하는 신호 전송장치.
  8. 제 7 항에 있어서, 상기 절환신호발생수단(305)은 플립플롭에 의하여 구성된 신호 전송장치.
  9. 제 1 항에 있어서, 상기 각 기억수단(211)-(215)은 상기 순차 전송되는 게이트신호를 입력하는 입력단자가 2개 있으며 상기 검지수단(320)으로부터의 신호에 따라 그중 하나의 단자로 상기 게이트신호를 입력하는 신호 전송장치.
  10. 제 9 항에 있어서, 상기 기억수단(211)-(215)중 상기 시단 및 종단의 기억수단(211)(215)에는 각각 나머지의 기억수단(212)-(214)로부터 순차 전송되는 상기 게이트신호를 수신하기 위한 입력단자와, 상기 카운터(303)로부터의 게이트신호를 수신하기 위한 입력단자가 있으며 상기 시단 및 종단이외의 나머지 기억수단(2l2)-(214)에는 각각 인접하는 2개의 기억수단으로부터 전송되는 게이트신호를 수신하도록 2개의 입력단자가 있고, 상기 검지수단(320)으로부터의 신호에 의하여 각각 기억수단(211)-(215)에 설치된 2개의입력단자 중 하나로부터 게이트신호를 입력하는 신호 전송장치.
  11. 제 10 항에 있어서, 상기 각 기억수단(211)-(215)에 설치된 2개의 입력단자는 상기 검지수단(320)으로부터의 신호를 수신하여 동작하는 논리소자(308)(309)에 의하여 절환제어되어서 그중 하나의 단자에서 게이트신호를 수신하는 신호 전송장치.
KR1019840004748A 1983-09-30 1984-08-09 신호 전송장치 KR900003543B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP58182203A JPS6074840A (ja) 1983-09-30 1983-09-30 信号伝送装置
JP58-182203 1983-09-30

Publications (2)

Publication Number Publication Date
KR850002530A KR850002530A (ko) 1985-05-13
KR900003543B1 true KR900003543B1 (ko) 1990-05-21

Family

ID=16114153

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840004748A KR900003543B1 (ko) 1983-09-30 1984-08-09 신호 전송장치

Country Status (3)

Country Link
US (1) US4639912A (ko)
JP (1) JPS6074840A (ko)
KR (1) KR900003543B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4779093A (en) * 1986-03-04 1988-10-18 Lsi Logic Corporation Bus interface with programmable window for data transfer
JPS63282074A (ja) * 1987-05-12 1988-11-18 三菱電機株式会社 エレベ−タの信号伝送装置
JPS6413384A (en) * 1987-07-06 1989-01-18 Mitsubishi Electric Corp Signal transmitter for elevator
JPH0686273B2 (ja) * 1988-05-13 1994-11-02 三菱電機株式会社 エレベーターの信号伝送装置
JP2021130534A (ja) * 2020-02-19 2021-09-09 株式会社日立製作所 エレベーター制御装置及びエレベーター制御方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2034371A1 (ko) * 1969-03-21 1970-12-11 Lignes Telegraph Telephon
FR2159630A5 (ko) * 1971-11-05 1973-06-22 Philips Ind Commerciale
FR2237552A5 (ko) * 1973-07-10 1975-02-07 Sercel Rech Const Elect
JPS52108703A (en) * 1976-03-08 1977-09-12 Mitsubishi Electric Corp Abnormality detecting system
DE3028946A1 (de) * 1979-08-02 1981-02-19 Molins Ltd Steuer- und kontrolleinrichtung fuer zigarettenverpackungsmaschinen
JPS5696555A (en) * 1979-12-28 1981-08-04 Koito Mfg Co Ltd Loop transmission system of bidirectional sequential feed
JPS56125136A (en) * 1979-12-28 1981-10-01 Koito Mfg Co Ltd Loop transmitter of bidirectional sequential feed
US4386426A (en) * 1980-11-03 1983-05-31 Burlington Industries, Inc. Data transmission system

Also Published As

Publication number Publication date
US4639912A (en) 1987-01-27
JPS6074840A (ja) 1985-04-27
KR850002530A (ko) 1985-05-13

Similar Documents

Publication Publication Date Title
US4048446A (en) Data transmission system
EP0254981B1 (en) Diagnostic circuit
US4085403A (en) Combined on-board remote control energy supply distribution and signaling system, particularly for automotive vehicles
CA1266729A (en) Elevator communication controller
JPH032271B2 (ko)
US3444521A (en) Supervisory control system combining scanning and direct selection modes of operation
KR900003543B1 (ko) 신호 전송장치
US3782504A (en) Multiplex system for elevator control
US3493922A (en) Car call signalling system
US4825189A (en) Train monitoring equipment
US3516061A (en) Electrical signaling apparatus
US3832688A (en) Status sensing and transmitting circuit
CA1065511A (en) Elevator system
US5341029A (en) Method for supervising a switch
US4369493A (en) Response time monitor
US4365164A (en) Vital contact isolation circuit
EP0190697A2 (en) System for interconnecting sensor and actuating devices
US5812596A (en) Repeater for use in a control network
JP2000510632A (ja) データ・制御バス
US3725877A (en) Self contained memory keyboard
US3845467A (en) Analog signal transmission system for digital data communication system
US4333159A (en) Combination shift register, counter and memory device
EP0110104A2 (en) Edge-triggered latch circuit
US4846310A (en) Signal transmission apparatus for elevator
KR900007059B1 (ko) 백보드 어셈블리 검사장치의 단자간 연결상태 체크회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040507

Year of fee payment: 15

EXPY Expiration of term